硅上液晶芯片中的管道化像素應用
【技術領域】
[0001]在本文中所描述的實施例通常涉及光學開關。更具體地,示例實施例涉及可以被包括在光學開關中的硅上液晶集成電路(LCOS IC)o
【背景技術】
[0002]信號攜帶光可以被復用到光纖上,以增加光纖的容量和/或使能進行雙向傳輸。光學開關通常被用于對信號攜帶光的特定信道進行復用、解復用或動態路由。一種類型的光學開關為波長選擇器開關(WSS),波長選擇器開關基于特定信道的波長對特定信道進行路由。
[0003]在一些WSS中,硅上液晶(LCOS)技術被用于建立顯示引擎,該顯示引擎使特定信道的波長偏轉。在LCOS技術中,液晶可以被應用到硅芯片的表面。硅芯片可以涂覆有反射層。例如,反射層可以包括鍍鋁(aluminized)層。另外,在LCOS技術中,顯示引擎可以包括多個像素。通過被施加到像素的電壓的引入和交變,像素建立電控制的光柵,該電控制的光柵沿偏轉方向對特定信道進行路由。
[0004]在一些WSS中,像素之間的電壓差異可以損壞像素。為了避免該差異,像素可以預充電至目標電壓的引入之間的特定電壓。
[0005]本文所要求保護的主題不限于下述實施例:該實施例解決任何不利,或該實施例僅在諸如上述的環境的環境中進行操作。相反,本【背景技術】僅被提供為示出可以實踐在本文中所描述的一些實施例的一個示例性技術領域。
【發明內容】
[0006]在本文中所描述的實施例通常涉及光學開關。更具體地,示例實施例涉及可以被包括在光學開關中的硅上液晶集成電路(LCOS IC)o
[0007]示例實施例包括LCOS IC0 LCOS IC包括多個像素、列驅動器以及多個傳導線。像素布置成像素陣列。列驅動器被配置成將多個信號供給至在像素陣列中所包括的像素列。傳導線中的每個將列驅動器耦接至像素列中的像素的子集。傳導線被配置成使得信號中的兩個或更多個可以在具有一些重疊的持續時間的情況下被供給至像素的子集中的兩個或更多個。
[0008]另一示例實施例可以包括硅上液晶集成電路中管道化像素信號通信的方法。該方法包括對像素的第一行進行使能,第一像素行包括位于第一列中的第一像素。該方法還包括對第二像素行進行使能,第二像素行包括位于第一列中的第二像素。該方法還包括將第一信號供給至第一像素。至少在供給第一信號的時間段的一些部分期間,方法還包括將第二信號供給至第二像素。
[0009]另一實施例可以包括硅上液晶(LCOS)系統。LCOS系統包括LCOS 1C、驅動器芯片以及多個列驅動器。LCOS IC包括布置在行和列中的多個像素。每列包括第一傳導線,第一傳導線耦接至位于偶數編號的行中的像素;以及第二傳導線,第二傳導線耦接至位于奇數編號的行中的像素。驅動芯片被配置成將可變電壓信號供給至LCOS IC0每個列驅動器被配置成將可變電壓信號供給至LCOS IC0每個列驅動器被配置成根據可變電壓信號產生驅動信號,將驅動信號供給至第一傳導線或第二傳導線,以及至少部分地在驅動信號的供給期間,將閃存器信號供給至第一傳導線或第二傳導線中的另一個。
[0010]提供本
【發明內容】
來以簡化形式介紹在以下【具體實施方式】中進一步描述的構思集合。本
【發明內容】
不旨在識別所要求保護的主題的主要特征或實質特性,也不旨在用作輔助確定所要求保護的主題的范圍。
[0011]將在下面的描述中陳述本發明的另外的特征和優點,并且根據描述本發明的另外的特征和優點將在某種程度上變得明顯,或可以根據本發明的實踐來學習本發明的另外的特征和優點。本發明的特征和優點可以借助于在所附的權利要求中特別的指出的工具和組合來實現和獲得。本發明的這些和其他特征將根據下面的描述和所附的權利要求變得更加充分地明顯,或可以根據如在下文中所陳述的本發明的實踐來學習本發明的這些和其他特征。
【附圖說明】
[0012]為了進一步闡明本發明的上述和其它的優點和特征,將通過參考在附圖中所示出的本發明的特定實施例描述本發明的更具體的說明。應理解這些附圖僅描繪本發明的典型實施例并且因此不被認為限制本發明的范圍。將通過使用附圖、采用另外的特征和詳情描述和說明本發明,在附圖中:
[0013]圖1是可以實現在本文中公開的實施例的示例硅上液晶(LCOS)系統100的框圖;
[0014]圖2是示出了在圖1的LCOS系統中可以實現的示例列驅動器的框圖;
[0015]圖3是示出了圖2的列驅動器的示例操作的示例波形;
[0016]圖4是在圖2的列驅動器中可以實現的示例主電路的框圖;
[0017]圖5是在圖2的列驅動器中可以實現的示例閃存器電路的框圖;以及
[0018]圖6是諸如圖1的LCOS系統的LCOS系統中的管道化像素寫入的示例方法的流程圖。
【具體實施方式】
[0019]在本文中所描述的實施例通常涉及光學開關。更具體地,示例實施例涉及可以被包括在光學開關中的硅上液晶集成電路(LC0S 1C)。一個示例實施例包括LCOS 1C,該LCOSIC包括:列驅動器和布置在像素陣列中的像素。像素驅動器包括第一傳導線、第二傳導線、主電路、閃存器電路以及線開關。第一傳導線耦接至像素陣列中的像素的第一子集。第二傳導線耦接至像素陣列中的像素的第二子集。主電路輸出驅動信號。閃存器電路輸出閃存器信號。線開關被配置成將主電路耦接至第一傳導線或第二傳導線中之一,以及將閃存器電路耦接至第一傳導線或第二傳導線中的另一個,使得驅動信號和閃存器信號至少部分地同時被供給。另外,將參考附圖描述本發明的示例實施。
[0020]圖1是可以實現在本文中所描述的實施例的示例硅上液晶(LCOS)系統100的框圖。通常,LCOS系統100寫入被用于選擇光學信號攜帶光(光學信號)的波長或信道的圖像。LCOS系統100可以包括諸如現場可編程門陣列(FPGA) 102的驅動器芯片,FPGA 102控制硅上液晶集成電路(LCOS 10124。為了控制LCOS IC 124,FPGA 102傳達命令、同步信號、數字數據、變化的模擬和/或數字信號、或者上述的一些組合。另外,FPGA 102可以從LCOS IC 124接收各種模擬和/或數字數據信號、輸出同步信號等。
[0021]FPGA 102是具有邏輯塊的集成電路(1C),該邏輯塊可以被配置成執行LCOS IC124的一個或更多個控制功能。在LCOS系統100被遞送到用戶之后或在FPGA 102的制造之后,FPGA 102可以被配置和/或被編程。在一些替選實施例中,驅動器芯片可以包括基本上具有與FPGA 102等價的能力的應用特定的集成電路(ASIC)或其他適合的驅動器芯片。
[0022]FPGA 102可以包括數字端口 142,該數字端口 142可以與在LCOS IC 124中所包括的解復用模塊116進行通信。數字端口 142的示例可以包括低電壓差異信號(LVDS)配對。FPGA 102可以通過數字端口 142將數字數據傳達至解復用模塊116。在圖1中,箭頭132代表數字數據到解復用模塊116的傳達。數字數據可以包括但是不限于數字時鐘信號,該數字時鐘信號可以被用作針對在LCOS IC 124中所包括的一個或更多個像素126A至1261(通常,一個像素126或多個像素126)的同步信號和數字圖像數據。數字圖像數據包括LCOSIC 124所顯示的圖像的數字表示。數字圖像數據可以被格式化為例如每像素6位、每像素7位或每像素8位。數字數據或其一些部分,可以被傳達至一個或更多個列驅動器112A至112C(通常,一個列驅動器112或多個列驅動器112);然后,數字數據或其一些部分可以被傳達至像素126。以下提供列驅動器112和像素126的一些另外的詳情。
[0023]FPGA 102的一些實施例可以包括多個數字端口 142和/SLCOS IC124A可以包括多個解復用模塊116。在FPGA 102包括多個數字端口 142的實施例中,FPGA 102可以通過數字端口 142中的每個并行地傳達特定量的數字數據或所設置的量的數字數據。例如,在一些實施例中,FPGA102包括32個數字端口 142。32個數字端口 142中的每個可以針對包括60個像素126的列的像素126的組傳達數字圖像數據。
[0024]FPGA 102還可以包括命令端口 144,命令端口 144將命令傳達至命令解碼器108。在