,LED)等等。需要說明的是,圖1僅以四行五列的像素區域作為示例,實際應用場景下可以根據顯示需要設置像素區域和發光元件的數量。
[0038]在此基礎之上,上述顯示面板還包括開關單元11、掃描單元12和傳感單元13,具體來說:
[0039]上述開關單元11設置在每一像素區域PO內,用于在開關單元11的第一端(如圖1中開關單元11的上端)為有效電平時將發光元件LO的第一端(如圖1中發光元件LO的上端)處的電壓傳導至開關單元11的第二端(如圖1中開關單元11的右端)。其中需要說明的是,有效電平是開關單元11的一項參量,具體可以包括一個或一個以上的電壓數值范圍;由此,開關單元11的上述功能可由現有技術中的電子元器件或其組合實現,例如霍爾開關、晶體管或者數字開關電路等等,本領域技術人員可以根據需要進行選取和設置,本發明對此不做限制。
[0040]上述掃描單元12與多行第一掃描線(如圖1所示的Gl、G2、G3、G4等四行第一掃描線)相連,用于按照預設時序逐行地向多行第一掃描線輸出開關單元11的有效電平。同時如圖1所示,任一開關單元11的第一端連接一行第一掃描線,從而在掃描單元12向任一行的第一掃描線輸出開關單元11的有效電平的期間,與該第一掃描線相連的所有開關元件11就可以將所在像素區域PO內的發光元件LO的第一端處的電壓傳導至開關單元11的第二端。需要說明的是,上述預設時序包括了向每行第一掃描線輸出上述有效電平的持續時間,以及向多行第一掃描線輸出上述有效電平的先后順序。而可以理解的是,該掃描單元12的上述功能可由現有技術中的信號發生電路或其改型來實現,比如采用多級移位寄存器在時鐘信號的作用下依次輸出每行第一掃描線的上述有效電平,本領域技術人員可以根據需要進行選取和設置,本發明對此不做限制。
[0041]上述傳感單元13與多列傳感線(如圖1所示的51、52、53、54、55等五列傳感線)相連,用于配合上述預設時序接收來自多列傳感線的電壓信號。同時如圖1所示,任一開關單元11的第二端連接一列傳感線,而且,連接同一行的所述第一掃描線的任意兩個所述開關單元連接不同列的所述傳感線。從而,在任一開關元件11將所在像素區域PO內的發光元件LO的第一端處的電壓傳導至開關單元11的第二端時,該傳感單元13就可以通過與該開關單元11相連的傳感線接收其電壓信號,從而獲取到發光元件LO的第一端處的電壓的具體數值。需要說明的是,由于開關元件11的開啟時間和順序由上述預設時序決定,因此傳感單元13需要配合該預設時序才能按照預定的順序通過上述多列傳感線實現所有發光元件LO的第一端處的電壓的具體數值的獲取。而可以理解的是,該傳感單元13的功能可以通過現有的信號采集電路或其改型來實現,比如傳感單元13可以在電壓信號的接收順序上依次包括緩沖器(Buffer)、模數轉換器(Analog-to-Digital Converter,ADC)和存儲器,本領域技術人員可以根據需要進行選取和設置,本發明對此不做限制。
[0042]可以看出,本發明實施例基于顯示面板內的開關單元、第一掃描線和傳感線的設置,可以實現發光元件的第一端處電壓值的獲取;從而,可以在測試時通過比較這一電壓值與理論值之間的差別就可以實現Mura不良的檢測。相比于現有技術而言,本發明實施例直接以量化的數值來檢測Mura不良的存在,不僅具有更高的準確程度,還可以實現檢測過程的自動化,有利于提高工藝流程中測試過程的效率。
[0043]另外需要說明的是,如圖1所示的顯示面板的結構中,多個像素區域PO呈行列設置,而任一行第一掃描線位于相鄰兩行的像素區域PO之間、任一列傳感線位于相鄰兩列的像素區域PO之間。由此,本發明實施例中第一掃描線和傳感線的設置方式與現有技術中柵線和數據線的設置方式一致,有利于實現降低布線難度,并實現掃描驅動電路和數據驅動電路的復用。而在本發明的其他實施例中,像素區域PO的排列方式可以不嚴格地按照行列方式進行設置,例如行向交錯或者列向交錯的排列方式。而在任意一種排列方式下,由于顯示面板中任一開關單元的第一端連接一行第一掃描線,任一開關單元的第二端連接一列傳感線,因此只要滿足與同一行第一掃描線相連的任意兩個開關單元分別連接不同列的傳感線這一條件,就可以實現顯示面板中多個發光元件的第一端處電壓值的獲取并解決現有技術中Mura不良容易漏檢的問題,因此本發明對此不做限制。
[0044]作為一種具體的示例,圖2是本發明一個實施例中一種顯示面板在像素區域內的電路結構圖。參見圖2,本發明實施例中,每一上述像素區域內除了上述發光元件LO和開關單元11之外,還設有與發光元件LO的第一端(如圖2中發光元件LO的上端)相連的像素電路14,且每一像素區域內的像素電路14連接一行第二掃描線和一列數據線,用于在第二掃描線上為有效電平時接收來自數據線的數據電壓,并根據數據電壓的幅值向發光元件提供驅動電流。可以理解的是,第二掃描線可以設有多行,并與圖1所示的多行第一掃描線成對設置;數據線可以設有多列,并與圖1所示的多列掃描線成對設置。具體地,任一行第二掃描線可位于相鄰兩行的像素區域之間;任一列數據線位于相鄰兩列的像素區域之間。舉例來說,圖2所示的像素區域內的像素電路14連接第二掃描線Gm'和數據線Dn,其中的第二掃描線Gn/與第一掃描線Gm是一對平行設置的行向導線,而數據線Dn與傳感線Sn是一對平行設置的列向導線。可以理解的是,隨著多行第二掃描線逐行地輸出有效電平,任一像素電路可以在所連接的第二掃描線上為有效電平時根據所連接的數據線上的數據電壓的幅值,向所在像素區域內的發光元件提供驅動電流。從而,可以在適當的時序配合下完成每一像素區域內的發光元件的驅動電流的設置,從而實現整個顯示面板的發光顯示。當然,視顯示需求的不同,上述第二掃描線與數據線可以在本發明的其他實施例中具有不同的具體設置方式(例如具有不同的數量或位置),本發明對此不做限制。
[0045]作為一種具體的像素電路14的電路結構示例,圖2內的像素電路14具體包括第一晶體管Tl、第二晶體管T2和第一電容Cl,其中:第一晶體管Tl的柵極連接第一電容Cl的第一端,源極與漏極中的一個連接偏置電壓線VDD,另一個連接第一電容Cl的第二端及發光元件的第一端L0;第二晶體管T2的柵極連接一行第二掃描線Gn/,源極與漏極中的一個連接一列數據線Dn,另一個連接第一電容Cl的第一端。可以理解的是,圖2中第一電容Cl的上端為上述第一電容Cl的第一端,而下端為上述第一電容Cl的第二端。而且,由于圖2所示出的第一晶體管Tl和第二晶體管T2均為N型晶體管,因此第一晶體管Tl與偏置電壓線VDD相連的電極為漏極,與第一電容Cl的第二端相連的電極為源極;第二晶體管T2與數據線Dn相連的電極為漏極,與第一電容Cl的第一端相連的電極為源極。可以理解的是,若第一晶體管Tl和第二晶體管T2均為P型晶體管,則需要將上述源極與漏極的連接關系相互交換;特別地,在晶體管具有源極與漏極對稱的結構時,可以將源極與漏極視為不作特別區分的兩個電極。
[0046]由此,在第二掃描線Gn/輸出該像素電路14的有效電平一一高電平(由N型的第二晶體管T2的器件特性決定)時,第二晶體管T2可以開啟,使得數據線Dn上的數據電壓為第一電容Cl充電;從而,工作在線性區的第一晶體管Tl的柵極與源極之間的電壓差(可以決定流經第一晶體管Tl漏極和源極的最大電流的大小)由第一電容Cl所存儲的電荷量決定,即間接地由數據線Dn上的數據電壓的幅值決定,因而第一晶體管Tl可以在偏置電壓線VDD(可以施加有發光元件的偏置高電壓ELVDD)與發光元件LO第二端所連接的公共電壓線(可以施加有發光元件的偏置低電壓ELVSS)之間形成大小由該數據電壓的幅值決定的驅動電流,實現上述像素電路14的功能。當然,該像素電路14可以在本發明的其他實施例中具有進一步的附加結構或者具有其他不同的電路結構,舉例來說可以參照現有技術中OLED顯示裝置中像素電路的結構進行設置,本發明對此不做限制。
[0047]另外,在圖2所示的電路結構中,上述開關單元11具體包括一第三晶體