本實施方式中GOA單元的數量,而在具體應用中,顯示面板中GOA電路的每級GOA單元的gate端(即第N級掃描線G(N))均連接該第一開關電路102和第二開關電路103,用于在顯示面板黑屏喚醒時,向gate端依次通入一開啟信號以使每個像素的gate端打開。
[0027]參閱圖2,在一具體的實施方式中,第一開關電路包括第一薄膜晶體管Tl,其源極連接第N級掃描線G(N),在液晶顯示器顯示前,第一薄膜晶體管Tl的柵極接入一高電平的第一開啟信號Gasl,以使第一薄膜晶體管Tl的源極和漏極導通,并向第N級掃描線G(N)通入高電平信號;第二開關電路包括第二薄膜晶體管T2,其漏極連接第N級掃描線G(N),在向第N級掃描線G(N)通入高電平信號后,向第二薄膜晶體管T2的柵極接入一高電平的第二開啟信號Gas2,以使第二薄膜晶體管T2的源極和漏極導通,并向第N級掃描線G(N)通入低電平信號,在該實施方式中,每個像素中的TFT也均為N型。
[0028]可以理解的是,在本實施方式中,第一薄膜晶體管Tl為N型,在All Gate On階段,當第一開啟信號Gasl為高電平時,第一晶體管Tl導通,將其漏極的第一開啟信號Gasl傳遞至源極,進而第N級掃描線G(N)也為高電平,即將該級水平掃描線打開并通入低電平信號。在All Gate On階段過后,第一開啟信號Gasl為低電平,第一晶體管Tl關閉,但第二開啟信號Gas2為高電平,第二晶體管T2導通,繼而向第N級掃描線G(N)通入低電平信號,該階段可以稱之為復位階段。
[0029]值得注意的是,在All Gate On階段和復位階段,每級GOA單元均執行相同的操作,第一開啟信號Gasl和第二開啟信號Gas2可以是每級GOA單元共用的。
[0030]在其他實施方式中,若第一晶體管Tl和第二晶體管T2為P型,則第一晶體管Tl和第二晶體管T2為P型的柵極連接的第一開啟信號Gasl和第二開啟信號Gas2可以互相調換。同理,以下各個實施方式或各個電路中的薄膜晶體管的P型或N型均可以替換,本領域技術人員可以根據本發明的電路得到僅改變薄膜晶體管型號的其他變形電路,以下不再贅述。
[0031]區別于現有技術,本實施方式中在GOA電路的每級GOA單元的第N級掃描線G(N)上增加第一開關電路和第二開關電路,該第一開關電路用于在顯示面板顯示前,向每級GOA單元的第N級掃描線G(N) —開啟信號以使每個像素的TFT打開,并對每個像素通入低電平信號,該第二開關電路用于在第N級掃描線G(N)通入低電平信號后,以清除像素電容中的殘留的電荷,進而實現All Gate On功能,有利于防止顯示器在黑屏喚醒時漏電的情況,同時提尚電路的穩定性。
[0032]參閱圖3,本發明GOA電路第二實施方式的電路結構示意圖,第N級掃描驅動電路包括第N級級傳電路301、第N級Q點控制電路302、第N級P點控制電路303以及第N級輸出電路304。
[0033]第N級級傳電路301連接第N級Q點控制電路302,第N級Q點控制電路302通過Q點連接第N級輸出電路304,用于在掃描期間上拉Q點的電平,以使第N級輸出電路304
輸出掃描信號。
[0034]第N級級傳電路301連接第N級P點控制電路303,第N級P點控制電路303通過P點連接第N級輸出電路304,用于在非掃描期間上拉P點的電平,以使第N級輸出電路304輸出低電平的信號。
[0035]參閱圖4,本發明GOA電路第二實施方式的電路圖,在一具體的電路中:
[0036]第N級級傳電路301包括第三薄膜晶體管T3、第四薄膜晶體管T4、第五薄膜晶體管T5以及第六薄膜晶體管T6 ;第三薄膜晶體管T3和第四薄膜晶體管T4的柵極接入正向掃描控制信號U2D,用于在正向掃描期間通過第三薄膜晶體管T3接入第N-2級掃描信號G (N-2),并通過第四薄膜晶體管T4接入第N+1級時鐘信號CK (N+1);第五薄膜晶體管T5和第六薄膜晶體管T6的柵極接入反向掃描控制信號D2U,用于在反向掃描期間通過第五薄膜晶體管T5接入第N+2級掃描信號G (N+2),并通過第六薄膜晶體管T6接入第N-1級時鐘信號 CK(N-1) ο
[0037]第N級Q點302控制電路包括:第七薄膜晶體管T7,其柵極接入第N_2級時鐘信號CK(N-2),其漏極在正向掃描期間接入第N-2級掃描信號G(N-2)或在反向掃描期間接入第N+2級掃描信號G (N+2),其源極連接Q點;第八薄膜晶體管T8,其柵極接入第N-2級掃描信號G(N-2),其漏極連接P點,其源極接入一低電平信號;第九薄膜晶體管T9,其柵極連接第八薄膜晶體管T8的漏極,其漏極連接第七薄膜晶體管T7的源極,其源極連接一低電平信號。
[0038]第N級P點控制電路303包括:第十薄膜晶體管T10,其柵極在正向掃描期間接入第N+1級時鐘信號CK(N+1)或在反向掃描期間接入第N-2級時鐘信號CK(N-1),其漏極接入一高電平信號,其源極連接P點;第^^一薄膜晶體管Tl I,其柵極連接Q點,其漏極連接P點,其源極接入一低電平信號。
[0039]第N級P點控制電路303還可以包括:第十二薄膜晶體管T12,其柵極接入第一開啟信號GasI,其漏極連接P點,其源極接入一低電平信號。
[0040]第N級輸出電路304包括:第十三薄膜晶體管T13,其柵極連接Q點,其漏極接入第N級時鐘信號CK(N),其源極連接第N級掃描線G(N);第十四薄膜晶體管T14,其柵極連接P點,其漏極連接第N級掃描線G (N),其源極連接一低電平信號。
[0041]在圖4中,H表不高電平信號,L表不低電平信號。
[0042]具體地,在正向掃描期間,U2D為高電平,D2U為低電平,以使第三薄膜晶體管T3和第四薄膜晶體管T4導通,而第五薄膜晶體管T5和第六薄膜晶體管T6關閉,以向第N級Q點302和第N級P點控制電路303通入第N-2級掃描線G (N-2)和第N+1級時鐘信號CK (N+1)。在其他實施方式中,例如反向掃描期間,U2D為低電平,D2U為高電平,以使第三薄膜晶體管T3和第四薄膜晶體管T4關閉,而第五薄膜晶體管T5和第六薄膜晶體管T6導通,以向第N級Q點302和第N級P點控制電路303通入第N+2級掃描線G(N+2)和第N-1級時鐘信號CK(N-1) ο
[0043]同時參閱圖5,本發明GOA電路第二實施方式的電路時序圖,下面以正向掃描為例,對本電路的實施方式進行具體說明:
[0044]在第一作用區間,即all gate on作用期間,在all gate on作用期間的開始階段,Gasl信號為高電平,導通第一薄膜晶體管Tl,則向第N級掃描線G(N)輸入高電平信號,從而使每個像素中的TFT打開,在該階段中,像素的信號線通入觸摸信號,以便隨時對顯示屏進行黑屏喚醒,喚醒后,向像素的信號線通入低電平(即黑電壓),以像素點進行放電,以消除像素點的殘留電荷。,具體地,在all gate on作用期間,由于Gasl信號直接通入第N級掃描線G (N),則無論第N級掃描驅動電路如何工作,第N級掃描線G (N)均輸出高電平信號。
[0045]在第二作用區間,即復位區間,Gasl信號為低電平,第一薄膜晶體管Tl關閉,Gas2信號為高電平,導通第二薄膜晶體管T2,則向第N級掃描線G(N)輸入低電平信號,從而使每個像素中的TFT關閉,實現第N級掃描線G(N)輸出信號的復位。具體地,在復位區間,由于低電平信號L直接通入第N級掃描線G (N),則無論第N級掃描驅動電路如何工作,第N級掃描線G(N)均輸出低電平信號。
[0046]在第三作用區間,即正常顯示區間,Gasl信號和Gas2信號均為低電平,第一薄膜晶體管Tl和第二薄膜晶體管T2均關閉,第N級掃描線G(N)均輸出的信號則由第N級級傳電路301、第N級Q點控制電路302、第N級P點控制電路303以及第N級輸出電路304來決定。
[0047]具體地,當第N-2級時鐘信號CK(N_2)為高電平,第N+1級時鐘信號CK (N+1)為低電平,G(N-2)為高電平時,第八薄膜晶體管T8導通,P點為低電平,從而使第十四薄膜晶體管T14關閉,而此時第七薄膜晶體管T7導通,Q點為高電平,則第十三薄膜晶