一種耳機降噪芯片的外圍電路的制作方法
【技術領域】
[0001]本實用新型屬于耳機設備技術領域,尤其涉及一種耳機降噪芯片的外圍電路。
【背景技術】
[0002]降噪耳機是采用電子降噪技術,可以營造局部安靜的聽覺環境,在嘈雜的環境中達到清晰、高質的聽覺享受,前饋降噪耳機是該降噪耳機中的一種,前饋降噪耳機的降噪電路均已分立元件或使用專用降噪芯片配合外部的電路實現降噪的功能。
[0003]其中,該前饋降噪耳機的降噪電路采用上述分立元件或使用專用降噪芯片配合外部的電路實現降噪的方式,存在整體降噪頻寬范圍較窄的情形,其降噪頻寬大概在100HZ至500HZ,其無法實現較寬頻段范圍的降噪。
【實用新型內容】
[0004]本實用新型的目的在于提供一種耳機降噪芯片的外圍電路,旨在解決現有技術中前饋降噪耳機的降噪電路采用上述分立元件或使用專用降噪芯片配合外部的電路實現降噪的方式,存在整體降噪頻寬范圍較窄的情形,其降噪頻寬大概在100HZ至500HZ,其無法實現較寬頻段范圍的降噪的問題。
[0005]本實用新型是這樣實現的,一種耳機降噪芯片的外圍電路,所述耳機降噪芯片的外圍電路包括與耳機降噪芯片的連接的第一端口和第二端口,所述第一端口通過電阻R1與陷波器輸入端電路連接,所述陷波器的輸出端連接電阻R2,所述電阻R2的另一端連接有帶寬增益電路,所述帶寬增益電路的輸出端連接有電阻R3,所述電阻R3的另一端連接所述第二端口,其中:
[0006]所述第一端口與所述電阻R1之間設有第一電流節點,所述第一電流節點與所述陷波器之間設有電容C1 ;
[0007]所述陷波器與所述帶寬增益電路之間設有與所述電阻R2并聯的高架電路;
[0008]所述電阻R3與所述第二端口之間設有第二電流節點,所述第二電流節點與所述帶寬增益電路之間設有補償電路。
[0009]作為一種改進的方案,所述陷波器與所述電阻R1的輸出端連接的電阻R4和電阻R5,所述電阻R4和電阻R5依次串接,所述電阻R1與所述電阻R4之間設有第三電流節點,所述電阻R5與所述電阻R2之間設有第四電流節點,所述第三電流節點與所述第四電流節點之間設有電容C2和電容C3,其中,所述電容C2和電容C3串接。
[0010]作為一種改進的方案,所述電阻R4和電阻R5之間設有第五電流節點,所述第五電流節點引出的線路設有電容C4和電阻R6,所述電容C4和電阻R6串接,所述電阻R6的另一端接地。
[0011]作為一種改進的方案,所述電容C2和電容C3之間設有第六電流節點,所述第六電流節點引出的線路設有電阻R7,所述電阻R7的另一端接地。
[0012]作為一種改進的方案,所述第三電流節點與所述電阻R4之間設有第七電流節點,所述電容Cl的另一端連接至所述第七電流節點。
[0013]作為一種改進的方案,所述第四電流節點與所述電阻R5之間設有第八電流節點。
[0014]作為一種改進的方案,所述高架電路包括電阻R8和電容C5,所述電阻R8和電容C5串接,所述電阻R8的另一端連接所述第八電流節點,所述電容C5的另一端連接至所述帶寬增益電路。
[0015]作為一種改進的方案,所述補償電路包括電容C6和電容C7,所述電容C6和電容C7串接,所述電容C6和電容C7之間設有第九電流節點,第九電流節點引出的線路設有電阻R9,所述電阻R9的另一端接地。
[0016]作為一種改進的方案,所述帶寬增益電路包括電阻R10和電阻R11,所述電阻R10和電阻R11串接,所述電阻R2與所述電阻R10之間設有第十電流節點,所述電阻R11與所述電阻R3之間設有第十一電流節點,其中,所述第十電流節點引出的線路連接至所述耳機降噪芯片的反向器的10P1L端,所述第十一電流節點引出的線路連接至所述耳機降噪芯片的反向器的Q0P1L端;
[0017]所述電容C5與所述第十電流節點之間設有第十二電流節點,所述第十一電流節點與所述電容C6之間設有第十三電流節點,所述第十二電流節點與所述第十三電流節點之間依次串聯的電容C8和電容C9,所述電容C9與所述第十三電流節點15之間還設電阻R13 ;
[0018]所述電阻R10與電阻R11之間設有第十四電流節點,所述電容C8和電容C9之間設有第十五電流節點,所述第十四電流節點與所述第十五電流節點線路連接。
[0019]作為一種改進的方案,所述第二電流節點與所述第二端口之間設有電阻R12。
[0020]由于耳機降噪芯片的外圍電路包括與耳機降噪芯片的連接的第一端口和第二端口,第一端口通過電阻R1與陷波器輸入端電路連接,陷波器的輸出端連接電阻R2,電阻R2的另一端連接有帶寬增益電路,帶寬增益電路的輸出端連接有電阻R3,電阻R3的另一端連接第二端口,第一端口與電阻R1之間設有第一電流節點,第一電流節點與陷波器之間設有電容C1 ;陷波器與帶寬增益電路之間設有與電阻R2并聯的高架電路;電阻R3與第二端口之間設有第二電流節點,第二電流節點與帶寬增益電路之間設有補償電路,從而在結合耳機降噪芯片的基礎上,達到較寬的降噪頻率范圍,整體提升耳機降噪效果,給用戶帶來優質的體驗。
【附圖說明】
[0021]圖1是本實用新型提供的耳機降噪芯片的外圍電路的電路示意圖;
[0022]其中,1-第一端口,2-第二端口,3-第一電流節點,4-第二電流節點,5-第三電流節點,6-第四電流節點,7-第五電流節點,8-第六電流節點,9-第七電流節點,10-第八電流節點,11-第九電流節點,12-第十電流節點,13-第^^一電流節點,14-第十二電流節點,
15-第十三電流節點,16-第十四電流節點,17-第十五電流節點,18-陷波器,19-高架電路,20-補償電路,21-帶寬增益電路。
【具體實施方式】
[0023]為了使本實用新型的目的、技術方案及優點更加清楚明白,以下結合附圖及實施例,對本實用新型進行進一步詳細說明。應當理解,此處所描述的具體實施例僅僅用以解釋本實用新型,并不用于限定本實用新型。
[0024]圖1示出了本實用新型提供的耳機降噪芯片的外圍電路的電路示意圖,為了便于說明,圖中僅給出了與本實用新型相關的部分。
[0025]耳機降噪芯片的外圍電路包括與耳機降噪芯片的連接的第一端口 1和第二端口2,第一端口 1通過電阻R1與陷波器18輸入端電路連接,陷波器18的輸出端連接電阻R2,電阻R2的另一端連接有帶寬增益電路21,帶寬增益電路21的輸出端連接有電阻R3,電阻R3的另一端連接第二端口 2,其中:
[0026]第一端口 1與電阻R1之間設有第一電流節點3,第一電流節點3與陷波器18之間設有電容C1 ;
[0027]陷波器18與帶寬增益電路21之間設有與電阻R2并聯的高架電路19 ;
[0028]電阻R3與第二端口 2之間設有第二電流節點4,第二電流節點4與帶寬增益電路21之間設有補償電路20。
[0029]其中,上述陷波器18、帶寬增益電路21、高架電路19以及補償電路20的具體電路結構為:
[0030]陷波器18與電阻R1的輸出端連接的電阻R4和電阻R5,電阻R4和電阻R5依次串接,電阻R1與電阻R4之間設有第三電流節點5,電阻R5與電阻R2之間設有第四電流節點6,第三電流節點5與第四電流節點6之間設有電容C2和電容C3,其中,電容C2和電容C3
串接;
[0031]其中,電阻R4和電阻R5之間設有第五電流節點7,第五電流節點7引出的線路設有電容C4和電阻R6,電容C4和電阻R6串接,電阻R6的另一端接地;
[0032]