一種模擬自干擾抑制電路及自干擾抑制方法
【技術領域】
[0001] 本發明屬于無線通信中的同時同頻全雙工通信領域,特別是一種模擬自干擾抑制 電路及自干擾抑制方法。
【背景技術】
[0002] 同時同頻全雙工通信在相同頻率進行同時收發,能夠將現有半雙工通信的吞吐量 提高一倍。同時同頻全雙工的核屯、問題是自干擾抑制,由模擬自干擾抑制和數字自干擾抑 制兩部分組成。模擬自干擾抑制負責將強自干擾信號降低到接收通道的動態范圍W內,然 后由數字自干擾抑制負責殘余自干擾及其多徑分量的抑制。本文關注的是模擬自干擾抑 制。
[0003] 目前與本發明方案相近的技術文獻有兩個:一個是深圳大學張勝利等人發表的 BlindKnownInterferenceCancellation(IEEEJournalonSelectedAreasinCommun ications,vol. 31,no. 8,Aug. 2013),另一個是《一種多信道盲已知干擾消除方法》(申請號 201310010968.8)。前者針對平坦衰落情況下,在數字域進行干擾抑制。運種方法由于存在 除法操作難W應用在模擬域,并且此方法對過零點其敏感。還有,此方法針對的是符號級采 樣率上面的干擾抑制處理,處理的是數字信號。后者針對多信道的干擾抑制提出新方法來 提高抑制性能。運種方法針對的是多信道信號,也存在除法操作難W應用在模擬域,并且運 種方法的多信道分離技術采用的是傅里葉變化,因此也只能應用在數字域中。最后,運兩種 方法主要針對的是基帶處理,并沒有考慮射頻載波的影響。
【發明內容】
[0004] 本發明的目的在于克服現有技術的不足,提供一種模擬自干擾抑制電路及自干擾 抑制方法,該干擾電路結構簡單,易于集成,模塊性強,對自干擾信道跟蹤速度快,對延時誤 差敏感度低。
[0005] 本發明的目的是通過W下技術方案來實現的:一種模擬自干擾抑制電路,它包括 第一延時器、第二延時器、第=延時器、第四延時器、第一乘法器、第二乘法器、第=乘法器、 第四乘法器、第一加法器、第二加法器、第一低通濾波、第二低通濾波和-90°移相器;接收 信號y(t)連接至第一延時器、第二乘法器、第=延時器和第四乘法器,參考信號X(t)連接 至第一乘法器、第二延時器和-90°移相器,-90°移相器連接至第=乘法器和第四延時器, 第二延時器連接至第二乘法器第四延時器連接至第四乘法器,第一乘法器和第二乘法器連 接至第一加法器,第=乘法器和第四乘法器連接至第二加法器,第一加法器連接至第一低 通濾波,第二加法器連接至第二低通濾波,第一低通濾波連接輸出信號知(f),第二低通濾 波輸出信號多(/^)。
[0006] 該電路還包括第一幅相調整和第二幅相調整,第一幅相調整連接在第二延時器與 第二乘法器之間,第二幅相調整連接在第四延時器與第四乘法器之間,第一低通濾波的輸 出還與第一幅相調整連接,第二低通濾波的輸出還與第二幅相調整連接。
[0007] 所述的第一延時器、第二延時器、第=延時器和第四延時器為四個相同延時T的 延時器,其中T> 0。
[0008] 所述的第一幅相調整根據輸入信號知(0的大小調整來自第二延時器的信號的幅 值和相位,所述第二幅相調整根據輸入信號_/^)的大小調整來自第四延時器的信號的幅 值和相位。
[0009] 所述的第一低通濾波和第二低通濾波的通帶包含O-B頻帶范圍,阻帶覆蓋2f-BW 上頻帶,其中B為自干擾信號帶寬,f為自干擾信號載頻.
[0010] 一種模擬自干擾抑制電路的自干擾抑制方法,該方法包括同相支路接收流程和正 交支路接收流程;
[0011] 所述的同相支路接收流程包括:接收信號y(t)經過第一延時器延時T后和參考信 號X(t)在第一乘法器中相乘得到a(t),參考信號X(t)經過第二延時器延時T后和接收信 號y(t)在第二乘法器中相乘得到Mt),a(t)和Mt)在第一加法器中相加后由第一低通濾 波濾除高頻項得到同相支路輸出信號丸(/);
[0012] 所述的正交支路接收流程包括:參考信號X(t)經過-90°移相器移相得到參考信 號(0,接收信號y(t)經過第=延時器延時T后和參考信號X(/)在第一乘法器中相乘得 到C(t),參考信號I(封經過第四延時器延時T后和接收信號y(t)在第四乘法器中相乘得 到d(t),C(t)和d(t)在第二加法器中相減后由第二低通濾波濾除高頻項得到正交支路輸 出信號VyU)。
[0013] 本發明的有益效果是:
[0014] 1)結構簡單、易集成:并且本發明所需的延時器、乘法器、加法器、低通濾波等模 塊集成技術成熟,易于實現。尤其本發明僅僅要求第一延時器、第二延時器、第=延時器和 第四延時器具有相同的延時即可,并不要求具有特定的延時量,因此易于實現。
[001引。模塊性強:本發明沒有自干擾信道估計操作,因此不需要數字忍片輔化便于 單片集成。
[0016] 3)跟蹤速度快:本發明不存在信道估計操作,因此對于自干擾信道的變化能夠快 速跟蹤。
[0017] 4)對延時誤差敏感度低:第一幅相調整可W近似補償第一延時器和第二延時器 之間的延時差。第二幅相調整可W近似補償第=延時器和第四延時器之間的延時差。
【附圖說明】
[001引圖1為自干擾抑制電路邏輯框圖;
[0019] 圖2為實施例一示意圖;
[0020] 圖3為實施例二示意圖。
【具體實施方式】
[0021] 下面結合附圖進一步詳細描述本發明的技術方案,但本發明的保護范圍不局限于 W下所述。
[0022] 如圖1所示,一種模擬自干擾抑制電路,它包括第一延時器、第二延時器、第=延 時器、第四延時器、第一乘法器、第二乘法器、第=乘法器、第四乘法器、第一加法器、第二 加法器、第一低通濾波、第二低通濾波和-90°移相器;接收信號y(t)連接至第一延時器、 第二乘法器、第=延時器和第四乘法器,參考信號x(t)連接至第一乘法器、第二延時器 和-90°移相器,-90°移相器連接至第=乘法器和第四延時器,第二延時器連接至第二乘 法器第四延時器連接至第四乘法器,第一乘法器和第二乘法器連接至第一加法器,第=乘 法器和第四乘法器連接至第二加法器,第一加法器連接至第一低通濾波,第二加法器連接 至第二低通濾波,第一低通濾波連接輸出信號J,//),第二低通濾波輸出信號少/。。
[0023] 該電路還包括第一幅相調整和第二幅相調整,第一幅相調整連接在第二延時器與 第二乘法器之間,第二幅相調整連接在第四延時器與第四乘法器之間,第一低通濾波的輸 出還與第一幅相調整連接,第二低通濾波的輸出還與第二幅相調整連接。
[0024] 所述的第一延時器、第二延時器、第=延時器和第四延時器為四個相同延時T的 延時器,其中T> 0。
[00巧]所述的第一幅相調整根據輸入信號興a)的大小調整來自第二延時器的信號的幅 值和相位,所述第二幅相調整根據輸入信號的大小調整來自第四延時器的信號的幅 值和相位。在參考信號x(t)來源于數字域的時候,自干擾抑制電路不包括第一幅相調整和 第二幅相調整,在參考信號X(t)來源于發射通道的射頻域的時候,自干擾抑制電路包括第 一幅相調整和第二幅相調整。
[00%] 所述的第一低通濾波和第二低通濾波的通帶包含O-B頻帶范圍,阻帶覆蓋2f-BW上頻帶,其中B為自干擾信號帶寬,f為自干擾信號載頻.
[0027] 一種模擬自干擾抑制電路的自干擾