符號時鐘恢復電路的制作方法
【技術領域】
[0001 ] 本公開涉及符號時鐘恢復電路的領域。
【發明內容】
[0002]根據本發明的第一方面,提供了一種符號時鐘恢復電路,包括:
[0003]ADC,包括ADC輸入端子、ADC輸出端子和ADC時鐘端子,其中所述ADC輸入端子配置為接收基帶信號,其中所述基帶信號代表一個或更多個符號,其中ADC輸出子端配置為提供ADC輸出信號;
[0004]可控反相器,包括反相器輸入端子、反相器輸出端子和反相器控制端子,其中所述反相器輸入端子配置為接收載波頻率信號,反相器輸出端子配置為向ADC時鐘端子提供可配置的時鐘信號;其中根據在反相器控制端子處接收到的第一反饋信號,相對接收到的載波頻率信號,選擇性地將所述可配置時鐘信號反相;
[0005]定時檢測器,包括定時檢測器輸入端子、定時檢測器輸出端子、第一定時檢測器反饋端子,其中:
[0006]定時檢測器輸入端子配置為從ADC輸出端子接收ADC輸出信號;
[0007]定時檢測器輸出端子配置為提供數字輸出信號;以及
[0008]第一定時檢測器反饋端子配置為向反相器控制端子提供第一反饋信號;
[0009]其中定時檢測器配置為確定與接收到的ADC輸出信號相關聯的誤差信號,根據誤差信號設置第一反饋信號。
[0010]定時檢測器可以配置為將誤差信號的表示與閾值進行比較,根據誤差信號的表示與閾值的比較結果,設置第一反饋信號。
[0011]可控反相器可以配置為以二分之一載波頻率的分辨率設置可配置時鐘信號的上升沿或下降沿的定時。
[0012]ADC可以配置為:在接收到ADC時鐘端子處接收到的可配置時鐘信號的上升沿或下降沿時,執行模數轉換。
[0013]定時檢測器可以配置為通過將⑴表示ADC輸出信號的信號與(ii)表示數字輸出信號的信號進行比較,確定與接收到的ADC輸出信號相關聯的誤差信號。
[0014]定時檢測器可以配置為:
[0015]將誤差信號的第一表示與第一閾值進行比較;
[0016]將誤差信號的第二表示與第二閾值進行比較;以及
[0017]根據(i)誤差信號的第一表不與第一閾值的比較和(ii)誤差信號的第二表不與第二閾值的比較中的任何一個或二者的結果,設置第一反饋信號。
[0018]定時檢測器可以配置為:
[0019]將誤差信號的第一表不和誤差的第二表不的合并值(consolidated value)與閾值進行比較,其中所述閾值是符號間隔的預定小數;以及
[0020]根據合并值與閾值的比較結果,設置第一反饋信號。
[0021]誤差信號的第一表示可以包括誤差信號的最大值。誤差信號的第二表示可以包括誤差信號的最小值。
[0022]第一閾值可以與第二閾值是相同的或不同的。
[0023]定時檢測器可以配置為根據⑴誤差信號的表示與閾值的比較結果,以及(ii)早期誤差信號的表示與閾值的比較結果,來設置第一反饋信號。
[0024]可以經由定時選擇器將反相器輸出端子間接連接到ADC時鐘端子,定時選擇器包括定時選擇器輸入端子、定時選擇器輸出端子和定時選擇器控制端子。定時選擇器輸入端子可以配置為從可控反相器接收可配置時鐘信號。定時選擇器輸出端子可以配置為向ADC時鐘端子提供調整后的可配置時鐘信號。定時選擇器控制端子可以配置為接收第二反饋信號。定時選擇器可以配置為提供調整后的可配置時鐘信號,使得該時鐘信號在接收到的基帶信號的單個符號期間具有與載波頻率信號中的多個轉變之一相對應的轉變。多個轉變中的所選轉變是可以根據第二反饋信號選擇的。定時檢測器可以具有配置為提供第二反饋信號的第二反饋端子。定時檢測器可以配置為順序地將第二反饋信號設置為多個控制值,隨后針對多個控制值,根據接收到的ADC輸出信號,設置第二反饋信號。
[0025]定時檢測器可以配置為:
[0026]針對多個控制值中的每個,確定代表轉換質量的轉換度量;
[0027]根據所確定的轉換度量,隨后將第二反饋信號設置為多個控制值之一。
[0028]定時檢測器可以配置為對接收到的可配置時鐘信號執行整數分頻操作,使得調整后的可配置時鐘信號的頻率與相干基帶信號中符號的頻率相匹配。
[0029]提供了一種包括本文所公開的任何符號時鐘恢復電路的數據通信系統。
[0030]提供了一種包括本文所公開的任何符號時鐘恢復電路或本文所公開的任何數據通信系統的集成電路。
[0031]提供了一種計算機程序,當在計算機上運行時所述計算機程序引起計算機配置任何裝置(包括電路、控制器、轉換器或本文所公開的設備)或執行本文所公開的任何方法。計算機程序可以是軟件實現方案,可以將計算機程序認為是任何適合硬件,包括數字信號處理器、微控制器和在只讀存儲器(R0M)、可擦除可編程只讀存儲器(EPROM)、或電可擦除可編程只讀存儲器(EEPROM)中的實現方案,作為非限制性示例。所述軟件可以是匯編程序。
[0032]計算機程序可以提供在計算機可讀介質上(計算機可讀介質可以是諸如磁盤或存儲器設備的物理計算機可讀介質),或可以提供為固件,或可以體現為瞬時信號。這種瞬時信號可以是包括互聯網下載的網絡下載。
【附圖說明】
[0033]現在參照附圖僅作為示例給出描述,在附圖中:
[0034]圖1示出了符號時鐘恢復電路;
[0035]圖2示出了圖1電路中的多種信號的示例值;
[0036]圖3示出了信號處理電路;
[0037]圖4示出了數字接收機的示例實現方案;
[0038]圖5示出了在檢測器模塊接收的輸入信號以及由檢測器模塊提供的輸出信號的示例;
[0039]圖6示出了針對使用第一反饋信號的接收機可以實現的示例誤差信號;以及
[0040]圖7示出了不使用第一反饋信號的接收機的示例誤差信號。
【具體實施方式】
[0041]本文檔所公開的示例涉及一種符號時鐘恢復電路,可以選擇性地將接收到的載波信號反相以便針對ADC產生可配置時鐘信號。這樣,接收到的載波信號的下降沿可以作為可配置時鐘信號的上升沿出現,從而實現了由一種類型的信號轉變觸發(無論上升沿或下降沿)而使用的ADC也能夠在與原始載波信號的上升沿或下降沿相對應的時刻被觸發。因此,這樣實現二分之一載波準確性定時,并且可以提高符號時鐘恢復電路的性能。如下所述,這種性能提高特別有利于使用射頻標識(RFID)的高數據速率通信系統。
[0042]圖1不出了一種符號時鐘恢復電路100,可以準確地恢復符號時鐘信號,使得可以根據接收到的基帶信號104確定準確的數字輸出信號102。基帶信號104代表一個或多個符號。具體地,即使在符號時長是載波信號周期的較小整數倍的情況下,例如,符號時長僅是載波信號周期的兩倍,仍可以獲得準確數字輸出信號102。
[0043]符號時鐘恢復電路100包括模數轉換器(ADC) 106,ADC 106具有ADC輸入端子108,ADC輸出端子110和ADC時鐘端子112。如現有技術所知,ADC 106將在其ADC輸入端子108處接收到的模擬信號轉換為輸出數字信號,在其ADC輸出端子110處提供該輸出數字信號。轉換定時由在ADC始終端子112處接收到的時鐘信號設置,更具體地,在接收到時鐘信號的上升沿或下降沿之一時。在該示例中,在接收到時鐘信號的上升沿時,由ADC 106執行轉換操作。
[0044]ADC輸入端子108接收到代表一個或更多個符號的基帶信號104。如本領域所公知的,可以將一個或更多個符號認為是被調制到用于作為高頻(HF)信號發送的載波信號上的調制符號。解調后載波的采樣具有與所發送的HF信號相干的定時。采樣頻率可以小于或等于載波的頻率。ADC輸出端子110提供ADC輸出信號134。
[0045]符號時鐘恢復電路100包括可控反相器114,該可控反相器114具有反相器輸入端子116、反相器輸出端子118和反相器控制端子120。反相器輸入電阻116配置為接收載波頻率信號136,如下所述,可以根據接收到的HF信號獲得載波頻率信號136。反相器輸出端子118向ADC時鐘端子112提供可配置時鐘信號122。在該示例中,盡管可配置時鐘信號122直接提供給ADC時鐘端子112,然而根據以下描述認識到,在其它示例中,可以將可配置時鐘信號122間接提供給ADC時鐘端子112 ;也就是說,經由另一處理模塊/組件(例如可編程分頻器)。根據在反相器控制端子120處接收到的第一反饋信號124,相對接收到的載波頻率信號136,選擇性地將可配置組塊信號122反相。也就是說,根據第一反饋信號124,可配置時鐘信號122是接收到的載波頻率信號136的反相版本,或與接收到的載波頻率信號136相同(也就是說,未反相)。這樣,在與載波頻率信號136的上升沿相對應的時刻(當可控時鐘信號122與載波頻率信號136是相同的時),ADC106可以是時鐘定時的;或在與載波頻率信號136的下降沿相對應的時刻(當可控時鐘信號