接口電路中的輸出電路的制作方法
【專利說明】
【技術領域】
[0001 ] 本實用新型涉及接口設計技術領域,特別涉及一種接口電路中的輸出電路。
【【背景技術】】
[0002]DDR(DoubIe Data Rate,雙倍數據速率)技術,即在時鐘的上升沿和下降沿都傳送數據,能在保持時鐘速率不變的情況下將數據傳送速率提高一倍,因此,DDR接口廣泛用于芯片之間的互連,如ASIC(Applicat1n Specific Integrated Circuit,專用集成電路)和SDRAM (Synchronous Dynamic Random Access Memory,同步動態隨機存儲器)之間的接口。
[0003]隨著工作速度的提高,現有的很多DDR接口(例如,DDR2/DDR3/LPDDR2/LPDDR3接口等)不但對輸出驅動電阻的大小有要求,而且對輸出驅動電阻的線性度也有比較嚴格的要求,其要求輸出電壓在從O至電源電壓的變化過程始終保持在一定范圍內(比如,
+/_10% ) ο
[0004]但由于CMOS (Complementary Metal Oxide Semiconductor)管本身的局限,通常需要CMOS管串聯電阻做成小單元來改善電阻的線性度,然后通過進一步調整小單元的數量來達到所要求的電阻的大小,例如,由CMOS管串聯電阻作成小電阻單元,小單元根據工藝、溫度及電壓的變化調整出一個240歐姆的大電阻單元,大電阻單元根據實際工作需要配置成34.4,40,48歐姆等不同的輸出驅動電阻。如此設置將導致小單元數量眾多,從而造成CMOS管及電阻所占芯片面積過大,不利于芯片小型化。
[0005]每個電阻單元都需要一個前級驅動邏輯,以將每個電阻單元的電阻值調整為240歐姆。但是,各個電阻單元的前級驅動邏輯的控制信號的上升沿或/和下降沿無法對齊,影響最終輸出波形眼圖。
[0006]因此,有必要提供一種改進的技術方案來解決上述問題。
【【實用新型內容】】
[0007]本實用新型的目的在于提供一種接口電路中的輸出電路,可以改善最終輸出信號的輸出波形眼圖。
[0008]為了解決上述問題,本實用新型提供一種接口電路中的輸出電路,其包括:多個連接于電源端和驅動輸出端之間的輸出驅動模塊,每個輸出驅動模塊包括連接于電源端和驅動輸出端之間的一個或并聯的多個輸出驅動單元,每個輸出驅動單元包括連接于電源端和驅動輸出端之間的多個輸出驅動開關,每個輸出驅動開關具有連接至所述電源端的第一連接端,連接至所述驅動輸出端的第二連接端和控制端,同一個輸出驅動模塊內的并聯的多個輸出驅動單元中的對應輸出驅動開關的控制端互聯在一起;與所述輸出驅動模塊對應的多個輸出控制邏輯模塊,每個輸出控制邏輯模塊包括多個輸出控制邏輯單元,每個輸出控制邏輯單元的輸出端連接至對應輸出驅動模塊的輸出驅動單元中的一個輸出驅動開關的控制端,每個輸出控制邏輯模塊內的每個輸出控制邏輯單元接收對應的驅動模塊使能信號、對應的驅動開關使能信號以及輸入控制信號,其中接收到有效的驅動模塊使能信號的輸出控制邏輯模塊控制對應的輸出驅動模塊被引入該輸出電路,接收到無效的驅動模塊使能信號的輸出控制邏輯模塊控制對應的輸出驅動模塊被去除出該輸出電路,接收到無效的驅動開關使能信號的輸出控制邏輯單元控制對應的輸出驅動開關被去除出該輸出電路,接收到有效的驅動開關使能信號和有效的驅動模塊使能信號的輸出控制邏輯單元控制對應的輸出驅動開關被引入該輸出電路;協調控制邏輯模塊,其包括有多個協調控制開關,每兩個輸出控制邏輯模塊中的對應輸出控制邏輯單元的輸出端之間設置一個協調控制開關,該協調控制開關的控制端接收其連接的兩個輸出控制邏輯模塊所接收到的驅動模塊使能信號。
[0009]進一步的,每個輸出驅動單元包括多個輸出電阻,每個輸出電阻與一個對應輸出驅動開關串聯在電源端和驅動輸出端之間;或者每個輸出驅動單元包括一個輸出電阻,各個輸出驅動開關并聯在一起,所述輸出電阻和各個并聯的輸出驅動開關串聯在電源端和驅動輸出端之間。
[0010]進一步的,所述輸出驅動開關為PMOS晶體管,PMOS晶體管的源極為所述輸出驅動開關的第一連接端,PMOS晶體管的漏極為所述輸出驅動開關的第二連接端,PMOS晶體管的柵極為所述輸出驅動開關的控制端,所述電源端為輸入電源端;或者所述輸出驅動開關為NMOS晶體管,NMOS晶體管的源極為所述輸出驅動開關的第一連接端,NMOS晶體管的漏極為所述輸出驅動開關的第二連接端,?OS晶體管的柵極為所述輸出驅動開關的控制端,所述電源?而為接地立而。
[0011]進一步的,每個輸出控制邏輯單元包括第一邏輯門和第二邏輯門,該第一邏輯門的第一輸入端接收所述輸入控制信號,第二輸入端接收對應的驅動開關使能信號,第一邏輯門的輸出端與第二邏輯門的第一輸入端相連,第二邏輯門的第二輸入端接收對應的驅動模塊使能信號,同一個輸出控制邏輯模塊中的各個輸出控制邏輯單元接收到的驅動模塊使能信號是同一信號,同一個輸出控制邏輯模塊中的各個輸出控制邏輯單元接收到的驅動開關使能信號是不同信號,不同輸出控制邏輯模塊中的對應輸出控制邏輯單元接收到的驅動開關使能信號是同一信號。
[0012]進一步的,每個協調控制開關包括串聯的第一協調控制開關單元和第二協調控制開關單元,各個協調控制開關單元的控制端分別接收該協調控制開關所連接的兩個輸出控制邏輯模塊所接收到的驅動模塊使能信號。
[0013]進一步的,在所述協調控制開關所連接的兩個輸出控制邏輯模塊所接收到的驅動模塊使能信號都有效時,所述協調控制開關導通以連通該協調控制開關連接的兩個輸出控制邏輯單元的輸出端,否則,所述協調控制開關截止。
[0014]進一步的,接口電路中的輸出電路還包括有與對應輸出控制邏輯模塊的輸出端相連的多個塊內協調邏輯模塊,每個塊內協調模塊包括微調控制開關,對應的輸出控制邏輯模塊中每兩個輸出控制邏輯單元的輸出端之間設置一個微調控制開關,該微調控制開關的控制端接收該兩個輸出控制邏輯單元所接收到的驅動開關使能信號。
[0015]進一步的,每個微調控制開關包括串聯的第一微調開關單元和第二微調開關單元,各個微調開關單元的控制端分別接收該微調開關所連接的兩個輸出控制邏輯單元所接收到的驅動開關使能信號。
[0016]進一步的,在所述微調控制開關所連接的兩個輸出控制邏輯單元所接收到的驅動開關使能信號都有效時,所述微調控制開關導通以連通該微調控制開關連接的兩個輸出控制邏輯單元的輸出端,否則,所述微調控制開關截止。
[0017]與現有技術相比,本實用新型通過對齊所述輸出控制邏輯電路輸出的控制信號的上升沿和/下降沿,從而改善該輸出電路的最終輸出信號的輸出波形眼圖。
【【附圖說明】】
[0018]為了更清楚地說明本實用新型實施例的技術方案,下面將對實施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本實用新型的一些實施例,對于本領域普通技術人員來講,在不付出創造性勞動性的前提下,還可以根據這些附圖獲得其它的附圖。其中:
[0019]圖1為本實用新型在一個實施例中的輸出電路的部分模塊示意圖;
[0020]圖2為圖1中的輸出驅動電路在一個實施例中的模塊示意圖;
[0021]圖3為圖1中的輸出控制邏輯電路在一個實施例中的模塊示意圖;
[0022]圖4為本實用新型中的輸出驅動單元在第一實施例中的電路示意圖;
[0023]圖5為本實用新型中的輸出驅動單元在第二實施例中的電路示意圖;
[0024]圖6為本實用新型中的輸出驅動單元在第三實施例中的電路示意圖;
[0025]圖7a至圖7c為本實用新型中的各個輸出控制邏輯單元在一個實施例中的電路示意圖;
[0026]圖8為圖3所示的各個輸出控制邏輯模塊輸出的各個控制信號的波形示意圖;
[0027]圖9為本實用新型的協調控制邏輯模塊在一個實施例中的結構示意圖;
[0028]圖10為圖9中的協調控制開關在一個實施例中的結構示意圖;
[0029]圖11為本實用新型塊內協調邏