組合保護型安全雙功率放大式邏輯系統的制作方法
【技術領域】
[0001]本發明涉及一種放大電路,具體是指組合保護型安全雙功率放大式邏輯系統。
【背景技術】
[0002]目前,功率放大電路的運用非常廣泛,其主要是根據需求將相關的電壓信號、電流信號及其他脈沖信號進行功率放大。然而,傳統的功率放大電路在進行功率驅動放大后,不僅其放大信號的衰減幅度較大,而且還會受到外部的電磁干擾,進而使得放大信號性能較為不穩定,嚴重的制約了其深層次的使用和推廣。
【發明內容】
[0003]本發明的目的在于克服目前功率放大電路存在的放大后的信號衰減幅度較大以及放大后信號性能不穩定的缺陷,提供組合保護型安全雙功率放大式邏輯系統。
[0004]本發明的目的通過下述技術方案實現:
[0005]組合保護型安全雙功率放大式邏輯系統,主要由功率邏輯放大電路,與該功率邏輯放大電路相連接的開關功率放大電路,串接在功率邏輯放大電路與開關功率放大電路之間的邏輯開關電路,以及在功率邏輯放大電路上設置的組合式保護電路組成;所述開關功率放大電路由功率放大器P2,功率放大器P3,串接在功率放大器P2的輸出端與負極輸入端之間的電阻Rl和電容Cl,基極與功率放大器P2的輸出端相連接、集電極經電阻R3后與功率放大器P3的正極輸入端相連接的三極管Q1,基極與三極管Ql的發射極相連接、集電極經電阻R4后與功率放大器P3的負極輸入端相連接的三極管Q2,正極與功率放大器P3的負極輸入端相連接、而負極與三極管Q2的發射極相連接并接地的電容C3,以及N極與三極管Ql的集電極相連接、P極外接-4V電壓的二極管Dl組成;所述功率放大器P2的正極輸入端與功率邏輯放大電路相連接,三極管Q2的基極與邏輯開關電路相連接,功率放大器P3的輸出端則形成總輸出端。同時,在功率放大器P2的負極輸入端與三極管Q2的基極之間還串接有邏輯保護放大電路;該邏輯保護放大電路主要由功率放大器P4,功率放大器P5,與非門IC5,與非門IC6,負極與功率放大器P4的正極輸入端相連接、正極經電阻R17后與與非門IC6的負極輸入端相連接的極性電容C6,一端與與非門IC5的負極輸入端相連接、另一端與功率放大器P4的正極輸入端相連接的電阻R14,串接在功率放大器P4的負極輸入端與輸出端之間的電阻R15,一端與與非門IC5的輸出端相連接、另一端與功率放大器P5的負極輸入端相連接的電阻R16,串接在功率放大器P5的正極輸入端與輸出端之間的極性電容CS,正極與與非門IC6的輸出端相連接、負極順次經穩壓二極管D3和電阻R18后與功率放大器P4的輸出端相連接的電容C7,P極與功率放大器P5的輸出端相連接、N極順次經電阻R20和電阻R19后與穩壓二極管D3和電阻R18的連接點相連接的二極管D4,以及N極與電容C7的負極相連接、P極與二極管D4和電阻R20的連接點相連接的穩壓二極管D5組成。
[0006]所述組合式保護電路由輸入線路,變壓器T101,二極管整流器U101,穩壓集成芯片Q101,運算放大器P101,運算放大器P102,三極管VT101,三極管VT102,三極管VT103,三極管VT104,三極管VT105,三極管VT106,負極接地、正極與二極管整流器UlOl的正輸出端相連接的電容C101,負極接地、正極與穩壓集成芯片QlOl的OUT管腳相連接的電容C102,一端與電容C102的正極相連接、另一端與運算放大器PlOl的負輸入端相連接的電阻R101,N極與電容C102的正極相連接、負極與三極管VTlOl的集電極相連接的二極管D101,與二極管DlOl并聯的繼電器K101,一端與二極管DlOl的P極相連接、另一端經電阻R102后接地的電阻R103,一端與三極管VTlOl的基極相連接、另一端與運算放大器PlOl的輸出端相連接的電阻R104,負極接地、正極與運算放大器PlOl的正輸入端相連接的電容C103,一端接地、另一端與電容C103的正極相連接的滑動變阻器RP101,負極接地、正極經電阻R109后與電容C102的正極相連接的電容C104,P極與運算放大器P102的正輸入端相連接、N極與電容C104的正極相連接的穩壓二極管D102,一端與電容C102的正極相連接、另一端與運算放大器P102的負輸入端相連接的電阻R108,一端接地、另一端與運算放大器P102的負輸入端相連接的電阻R107,一端與運算放大器P102的輸出端相連接、另一端與三極管VT102的基極相連接的電阻R106,一端與二極管DlOl的N極相連接、另一端與三極管VT103的基極相連接的電阻R105,一端與三極管VT104的發射極相連接、另一端與三極管VT105的集電極相連接的電阻R110,以及一端與三極管VT104的基極相連接、另一端與三極管VT106的發射極相連接、滑動端與三極管VT105的基極相連接的滑動變阻器RP102組成;其中,變壓器TlOl的原邊的兩端分別連接在輸入線路的兩根輸入線上,其副邊的兩端分別連接在二極管整流器UlOl的兩個輸入端上,二極管整流器UlOl的負輸出端接地,穩壓集成芯片QlOl的GND管腳接地、其IN管腳與電容ClOl的正極相連接,運算放大器P102的負輸入端與三極管VT102的集電極相連接,三極管VT102的發射極同時與三極管VT103的基極和三極管VT106的基極以及三極管VTlOl的發射極相連接,二極管DlOl的N極還與三極管VT104的集電極和三極管VT103的集電極相連接,三極管VT104的基極同時與三極管VT103的發射極和三極管VT105的發射極相連接,三極管VT104的發射極與三極管VT106的集電極相連接,三極管VT106的發射極接地,所述繼電器KlOl的常閉觸點開關SlOl設置在輸入線路上。
[0007]所述與非門IC5的正極輸入端與功率放大器P4的負極輸入端相連接;功率放大器P5的輸出端與非門IC6的正極輸入端相連接,其正極輸入端則與功率放大器P4的輸出端相連接;所述極性電容C6的正極與功率放大器P2的負極輸入端相連接,電阻R20和電阻R19的連接點則與三極管Q2的基極相連接。
[0008]進一步地,所述功率邏輯放大電路由功率放大器P1,與非門IC1,與非門IC2,N極與功率放大器Pl的輸出端相連接、P極經電阻R12后與與非門ICl的負極輸入端相連接的二極管D2,一端與與非門ICl的正極輸入端相連接、另一端經電容C2后與與非門IC2的輸出端相連接的電阻R13,一端與與非門ICl的輸出端相連接、另一端與電阻R13和電容C2的連接點相連接的電阻R10,以及一端與功率放大器Pl的負極輸入端相連接、另一端接地的電阻Rll組成;所述功率放大器Pl的輸出端與開關功率放大電路相連接,而與非門IC2的輸出端則與邏輯開關電路相連接,同時,與非門ICl的輸出端還與與非門IC2的正極輸入端相連接,與非門IC2的負極輸入端與功率放大器Pl的正極輸入端一起形成總輸入端。
[0009]所述邏輯開關電路由與非門IC3,與非門IC4,三極管Q3,一端與與非門IC3的輸出端相連接、另一端經電阻R5后與三極管Q3的集電極相連接的電阻R2,一端與與非門IC4的輸出端相連接、另一端經電阻R6后與三極管Q3的基極相連接的電阻R9,與電阻R6相并聯的電容C5,一端與三極管Q3的基極相連接、另一端外接-4V電壓的電阻R7,一端與三極管Q3的發射極相連接、另一端外接-4V電壓的電阻R8,以及與電阻R8相并聯的電容C4組成;所述與非門IC2的輸出端則分別與與非門IC3的正極輸入端和與非門IC4的負極輸入端相連接,與非門IC3的負極輸入端與與非門IC4的正極輸入端相連接;所述三極管Q2的基極則與電阻R2和電阻R5的連接點相連接。
[0010]為確保使用效果,所述電容Cl和電容C2均為貼片電容,而電容C3、電容C4和電容C5則均為電解電容。
[0011]本發明較現有技術相比,具有以下優點及有益效果:
[0012](I)本發明的整體結構較為簡單,便于制作和推廣應用。
[0013](2)本發明能有效的降低放大信號的衰減幅度,從而確保放大信號的性能。
[0014](3)本發明能有效的降低外部電磁環境的干擾,從而避免放大信號參雜其余的電磁波,保證放大信號的純度。