(B2)后與MIPI核電路(Ml)相連。4.根據權利要求1和權利要求2所述的一種能兼容MIPI和GP1控制的射頻功放模組的接口電路的主要特征在于:所述的GP1輸入電平轉換模塊包括第一輸入電平轉換器(LI)、第二輸入電平轉換器(L2)和第三輸入電平轉換器(L3);所述第一輸入電平轉換器(LI)、第二輸入電平轉換器(L2)和第三輸入電平轉換器(L3)均是具有遲滯功能的電平轉換器;所述的三個輸入端(SDATA_TXEN、SCLK_MODE和IN_BS2)分別與GP1輸入電平轉換模塊中的第一輸入電平轉換器(LI)、第二輸入電平轉換器(L2)和第三輸入電平轉換器(L3)對應相連。5.根據權利要求1和權利要求2所述的一種能兼容MIPI和GP1控制的射頻功放模組的接口電路的主要特征在于:所述的選擇器模塊包括第一選擇器(SI)、第二選擇器(S2)、第三選擇器(S3)、第四電平轉換器(L4)、第五電平轉換器(L5)和第六電平轉換器(L6);其中第一選擇器(SI)、第二選擇器(S2)和第三選擇器(S3)都是具有選擇控制位的二選一選擇器;所述的第一選擇器(SI)的兩個信號輸入端(A和B)分別與MIPI模塊中MIPI核的輸出端(txen)和GP1輸入電平轉換模塊中的第一輸入電平轉換器(LI)的輸出端(sdata_txen)對應相連;所述的第二選擇器(S2)的兩個信號輸入端(A和B)分別與MIPI模塊中MIPI核的輸出端(mode)和GP1輸入電平轉換模塊中的第二輸入電平轉換器(L2)的輸出端(sclk_mode)對應相連;所述的第三選擇器(S3)的兩個信號輸入端(A和B)分別與MIPI模塊中MIPI核的輸出端(bs2)和GP1輸入電平轉換模塊中的第三輸入電平轉換器(L3)的輸出端(in_bs2)對應相連;所述的第一選擇器(SI)、第二選擇器(S2)和第三選擇器(S3)的信號輸入選擇端(SEL)均與MIPI模塊中MIPI核的輸出端(gp1n)相連;所述的第四電平轉換器(L4)、第五電平轉換器(L5)和第六電平轉換器(L6)的輸入端分別與第一選擇器(SI)、第二選擇器(S2)和第三選擇器(S3)的信號輸出端對應相連;所述的第四電平轉換器(L4)、第五電平轉換器(L5 )和第六電平轉換器(L6 )的輸出端分別與接口電路的輸出端(TXEN、M0DE和BS2)對應相連。6.根據權利要求1所述的一種能兼容MIPI和GP1控制的射頻功放模組的接口電路的主要特征在于:所述的輸入控制端(V10_BS1)僅作為電源口為MIPI模塊提供電源,GP1輸入電平轉換模塊和選擇器模塊由(VCC)電源供電。7.根據權利要求1和權利要求6所述的一種能兼容MIPI和GP1控制的射頻功放模組的接口電路的主要特征在于:所述的選擇器模塊包括第四電平轉換器(L4)、第五電平轉換器(L5)、第六電平轉換器(L6)、第七電平轉換器(L7)、第一選擇器(SI)、第二選擇器(S2)和第三選擇器(S3);所述的第四電平轉換器(L4)、第五電平轉換器(L5)、第六電平轉換器(L6)和第七電平轉換器(L7)的輸入端分別與MIPI模塊中MIPI核(Ml)的輸出端(gp1n、txen, mode和bs2)對應相連;第一選擇器(SI)、第二選擇器(S2)和第三選擇器(S3)都是具有選擇控制位的二選一選擇器;所述的第一選擇器(SI)的兩個信號輸入端(A和B)分別與第五電平轉換器(L5)的輸出端(Is_txen)和GP1輸入電平轉換模塊中的第一輸入電平轉換器(LI)的輸出端(ls_sdata_txen)對應相連;所述的第二選擇器(S2)的兩個信號輸入端(A和B)分別第六電平轉換器(L6)的輸出端(Isjnode)和GP1輸入電平轉換模塊中的第二輸入電平轉換器(L2)的輸出端(lS_SClk_mode)對應相連;所述的第三選擇器(S3)的兩個信號輸入端(A和B)分別第六電平轉換器(L6)的輸出端(ls_bs2)和GP1輸入電平轉換模塊中的第三輸入電平轉換器(L3)的輸出端(ls_in_bs2)對應相連;所述的第一選擇器(SI)、第二選擇器(S2)和第三選擇器(S3)的信號輸入選擇端(SEL)均與第四電平轉換器(L4)的輸出端(ls_gp1n)相連;所述的第一選擇器(SI)、第二選擇器(S2)和第三選擇器(S3)的信號輸出端分別與接口電路的輸出端(TXEN、MODE和BS2)對應相連。8.一種能兼容MIPI和GP1控制的射頻功放模組的接口電路的主要特征在于:包括MIPI模塊、GP1輸入電平轉換模塊和選擇器模塊;其中三個輸入控制端(V10_BS1、SDATA_TXEN和SCLK_M0DE)分別與MIPI模塊和GP1輸入電平轉換模塊相連,另一個輸入控制端(IN_BS2)直接與GP1輸入電平轉換模塊相連,MIPI模塊的五個輸出端(txen、mode、bsl、bs2和gp1n)與選擇器模塊對應的輸入端相連,GP1輸入電平轉換模塊的四個輸出(ls_v1_bsl、ls_sdata_txen、ls_sclk_mode和ls_in_bs2)和選擇器模塊對應輸入端相連,選擇器模塊的輸出端分別與接口電路的輸出端(TXEN、MODE、BSl和BS2)對應相連。9.根據權利要求8所述的一種能兼容MIPI和GP1控制的射頻功放模組的接口電路的主要特征在于:GP10輸入電平轉換模塊和選擇器模塊由(VCC)電源供電,所述的輸入控制端(V10_BS1)不僅作為MIPI模塊的供電電源口,而且也作為一個GP1輸入的邏輯口使用。10.根據權利要求8和權利要求9所述的一種能兼容MIPI和GP1控制的射頻功放模組的接口電路的主要特征在于:所述的GP1輸入電平轉換模塊包括第一輸入電平轉換器(LI)、第二輸入電平轉換器(L2)、第三輸入電平轉換器(L3)和第四輸入電平轉換器(L4),其中第一輸入電平轉換器(LI)、第二輸入電平轉換器(L2)、第三輸入電平轉換器(L3)和第四輸入電平轉換器(L4)均是具有遲滯功能的電平轉換器;所述的四個輸入端(V10_BS1、SDATA_TXEN、SCLK_M0DE和IN_BS2)分別與GP1輸入電平轉換模塊中的第三輸入電平轉換器(L3)、第一輸入電平轉換器(LI)、第二輸入電平轉換器(L2)和第四輸入電平轉換器(L4)對應相連。11.根據權利要求8和權利要求9所述的一種能兼容MIPI和GP1控制的射頻功放模組的接口電路的主要特征在于:所述的選擇器模塊包括第五電平轉換器(L5)、第六電平轉換器(L6)、第七電平轉換器(L7)、第八電平轉換器(L8)、第九電平轉換器(L9)、第一選擇器(SI)、第二選擇器(S2)、第三選擇器(S3)和第四選擇器(S4);所述的第六電平轉換器(L6)、第七電平轉換器(L7)、第八電平轉換器(L8)、第九電平轉換器(L9)和第五電平轉換器(L5)的輸入端分別與MIPI模塊中MIPI核(Ml)的輸出端(txen、mode、bsl、bs2和gp1n)對應相連;其中第一選擇器(SI)、第二選擇器(S2)、第三選擇器(S3)和第四選擇器(S4)都是具有選擇控制位的二選一選擇器;所述的第一選擇器(SI)的兩個信號輸入端(A和B)分別與第六電平轉換器(L6)的輸出端(Is_txen)和GP1輸入電平轉換模塊中的第一輸入電平轉換器(LI)的輸出端(ls_sdata_txen)對應相連;所述的第二選擇器(S2)的兩個信號輸入端(A和B)分別與第七電平轉換器(L7)的輸出端(Isjnode)和GP1輸入電平轉換模塊中的第二輸入電平轉換器(L2)的輸出端(lS_SClk_mode)對應相連;所述的第三選擇器(S3)的兩個信號輸入端(A和B)分別與第八電平轉換器(L8)的輸出端(ls_bsl)和GP1輸入電平轉換模塊中的第三輸入電平轉換器(L3)的輸出端(lS_V1_bSl)對應相連;所述的第四選擇器(S4)的兩個信號輸入端(A和B)分別與第九電平轉換器(L9)的輸出端(ls_bs2)和GP1輸入電平轉換模塊中的第四輸入電平轉換器(L4)的輸出端(ls_in_bs2)對應相連;所述的第一選擇器(SI)、第二選擇器(S2)、第三選擇器(S3)和第四選擇器(S4)的信號輸入選擇端(SEL)均與第五電平轉換器(L5)的輸出端(lS_gp1n)相連;所述的第一選擇器(SI)、第二選擇器(S2)、第三選擇器(S3)和第四選擇器(S4)的信號輸出端分別與接口電路的輸出端(TXEN、M0DE、BS1和BS2)對應相連。
【專利摘要】本發明公開一種能兼容MIPI和GPIO控制的射頻功放模組的接口電路,包括MIPI模塊、GPIO輸入電平轉換模塊和選擇器模塊,其中輸入控制端VIO_BS1為MIPI模塊提供電源,輸入控制端SDATA_TXEN和SCLK_MODE分別與MIPI模塊和GPIO輸入電平轉換模塊相連,另一個輸入控制端IN_BS2直接與GPIO輸入電平轉換模塊相連,MIPI模塊的輸出端與選擇器模塊相連,其中MIPI模塊輸出端gpion用來控制選擇器模塊對MIPI信號和GPIO信號進行選擇,GPIO輸入電平轉換模塊的輸出端分別與選擇器模塊相連。本發明能兼容MIPI和GPIO控制,在模式控制上更為靈活性,實用性更好,能滿足不同的應用需求,可廣泛應用于集成電路技術領域。
【IPC分類】H03K19/0175
【公開號】CN104917511
【申請號】CN201510241444
【發明人】劉斌, 陶亮, 鄭衛國, 章國豪
【申請人】廣州鈞衡微電子科技有限公司
【公開日】2015年9月16日
【申請日】2015年5月13日