振蕩電路、振蕩器、pll電路及頻率決定方法、設備、移動體的制作方法
【技術領域】
[0001] 本發明設及振蕩電路、振蕩器、分數N-P化電路、電子設備、移動體W及分數N-P化 電路的參考頻率的決定方法。
【背景技術】
[0002] 公知有如下的振蕩器;在振蕩電路的后級連接分數從外部端子改變分數 N-P化的分頻比的設定,由此,能夠輸出多個頻率。在該種振蕩器中,W能夠得到利用分數 N-P化對參考頻率進行分數分頻后的期望頻率的方式決定分數分頻比,但是,由于產生整數 值邊界寄生的頻率根據分數分頻比而變化,因此,根據參考頻率與輸出頻率之間的關系,有 時會因整數值邊界寄生的影響而使振蕩器的相位噪聲或相位抖動惡化。
[0003] 對此,在專利文獻1所述的頻率轉換器中,提出如下對策:作為分數N-P化的參考 頻率,通過切換地使用兩種頻率,使得在環路頻段內不產生整數值邊界寄生。
[0004] 專利文獻1 ;美國專利第8305115號說明書
[0005] 但是,在專利文獻1所述的方法中,存在該樣的問題;為了產生兩種參考頻率,需 要兩個振子,該阻礙了小型化和低成本化,另外,由于部件較多,在可靠性方面也欠佳。該 樣,W往,在使用分數N-PLL產生多個頻率的情況下,存在使用多個振子(參考頻率)來減 少整數值邊界寄生的方法,但不存在能夠利用1個振子(參考頻率)來減少整數值邊界寄 生的影響并輸出多個頻率的方法。
【發明內容】
[0006] 本發明是鑒于W上問題而完成的,根據本發明的幾個方式,可提供能夠W1個參 考頻率減少整數值邊界寄生的影響并輸出多個頻率的振蕩電路、振蕩器W及分數N-P化電 路。此外,根據本發明的幾個方式,能夠提供使用該振蕩電路且可靠性高的電子設備W及移 動體。此外,根據本發明的幾個方式,能夠提供能夠用于決定能夠減少整數值邊界寄生的影 響并輸出多個頻率的參考頻率的分數N-PLL電路的參考頻率的決定方法。
[0007] 本發明是為了解決上述問題的至少一部分而完成的,可W作為W下的方式或應用 例來實現。
[000引[應用例^
[0009] 在本應用例的振蕩電路中,包含;振蕩用電路,其用于使振子振蕩;分數N-P化電 路,其被輸入來自所述振蕩用電路的信號;W及存儲部,其存儲有所述分數N-PLL電路的能 夠從外部選擇的多個分頻比,所述多個分頻比中的至少兩個分頻比的分數部分為0.05 W 上且0. 95 W下。
[0010] 振蕩用電路例如可W是皮爾斯振蕩電路、反相型振蕩電路、考畢茲振蕩電路、哈特 利振蕩電路等各種振蕩電路的一部分。
[0011] 根據本應用例的振蕩電路,所存儲的至少兩個分頻比的分數部分為0.05W上且 0.95 W下,因此,在將分數N-P化電路設定為該些分頻比中的任意一個的情況下,失諧頻率 變得較高,容易利用分數N-P化電路的環路濾波器使整數值邊界寄生衰減。因此,根據本應 用例,可提供能夠基于1個參考頻率而使整數值邊界寄生的影響下降并輸出多個頻率的振 湯電路。
[001引[應用例引
[0013] 在上述應用例的振蕩電路中,也可W是,所有的所述多個分頻比的分數部分為 0. 05 W上且0. 95 W下。
[0014] 根據本應用例的振蕩電路,設定為分數N-P化電路存儲的多個分頻比中的任意一 個,即可降低整數值邊界寄生的影響。
[00巧][應用例引
[0016] 本應用例的振蕩電路包含;振蕩用電路,其用于使振子振蕩;分數N-P化電路,其 被輸入來自所述振蕩用電路的信號,且具有環路濾波器;W及存儲部,其存儲有所述分數 N-P化電路的能夠選擇的多個分頻比,所述多個分頻比中的至少1個是該樣的分頻比;該分 頻比使得所述分數N-P化電路具有的振蕩部的輸出頻率與作為參考頻率的整數倍的頻率 之間的失諧頻率高于所述環路濾波器的截止頻率。
[0017] 根據本應用例的振蕩電路,在設定為分數N-P化電路存儲的至少兩個分頻比中的 任意一個的情況下,利用分數N-P化電路的環路濾波器,使整數值邊界寄生衰減。因此,根 據本應用例,可提供能夠基于1個參考頻率而使整數值邊界寄生的影響下降并輸出多個頻 率的振蕩電路。
[001引[應用例句
[0019] 也可W是,無論選擇所述多個分頻比中的哪一個,所述失諧頻率都高于所述截止 頻率。
[0020] 根據本應用例的振蕩電路,無論設定為分數N-P化電路存儲的多個分頻比中的哪 一個,都可降低整數值邊界寄生的影響。
[0021] [應用例引
[0022] 本應用例的振蕩器包含上述的任意一個振蕩電路和振子。
[0023] 根據本應用例的振蕩器,由于包含能夠基于1個參考頻率而使整數值邊界寄生的 影響下降并輸出多個頻率的振蕩電路,因此,即使振子為1個,也能夠確保實用性和可靠 性,并實現小型化和低成本化。
[0024][應用例6]
[0025] 在本應用例的分數N-P化電路為了對決定的參考頻率進行分頻并分別輸出所決 定的多個頻率中的至少兩個頻率而設定的分頻比的分數部分為0. 05 W上且0. 95 W下。
[0026] 根據本應用例的分數N-P化電路,決定出的至少兩個分頻比的分數部分為0. 05 W 上且0. 95 W下,因此,在設定為該些分頻比中的任意一個的情況下,失諧頻率較高,容易利 用環路濾波器使整數值邊界寄生衰減。因此,根據本應用例,可提供能夠基于1個參考頻率 而使整數值邊界寄生的影響下降并輸出多個頻率分數N-P化電路。
[0027][應用例7]
[002引本應用例的分數N-P化電路在對決定的參考頻率進行分頻并分別輸出所決定的 多個頻率中的至少兩個頻率時,振蕩部的輸出頻率與作為參考頻率的整數倍的高次諧波的 頻率之間的失諧頻率高于環路濾波器的截止頻率。
[0029] 根據本應用例的分數N-P化電路,在設定為決定出的至少兩個分頻比中的任意一 個的情況下,利用環路濾波器使整數值邊界寄生衰減。因此,根據本應用例,可提供能夠基 于1個參考頻率而使整數值邊界寄生的影響下降并輸出多個頻率的分數N-P化電路。
[0030] [應用例8]
[0031] 本應用例的電子設備包含上述的任意一個振蕩電路或上述的任意一個分數N-P化 電路。
[003引[應用例9]
[0033] 本應用例的移動體包含上述的任意一個振蕩電路或上述的任意一個分數N-P化 電路。
[0034] 根據該些應用例的電子設備W及移動體,由于包含能夠基于1個參考頻率而使整 數值邊界寄生的影響下降并輸出多個頻率的振蕩電路或分數N-P化電路,因此,實現能夠 高實用性和可靠性。
[003引[應用例10]
[0036] 在本應用例的分數N-P化電路的參考頻率的決定方法中,針對分數N-P化電路的 多個參考頻率,分別計算所述分數N-P化電路具有的振蕩部的多個輸出頻率中的各輸出頻 率與該作為參考頻率的整數倍的高次諧波的頻率之間的失諧頻率,針對所述多個參考頻率 分別計算多個所述失諧頻率的倒數之和或者多個所述失諧頻率之和,根據所述失諧頻率的 倒數之和或者所述失諧頻率之和決定參考頻率。
[0037] 根據本應用例的N-P化電路的參考頻率的決定方法,能夠決定參考頻率,該參考 頻率使得能夠降低在分別選擇了振蕩部的多個輸出頻率的情況下產生的整數值邊界寄生 的影響。
【附圖說明】
[003引圖1是本實施方式的振蕩器的結構圖。
[0039] 圖2是示出分數N-P化電路的結構例的圖。
[0040] 圖3是振蕩信號的波形圖。
[0041] 圖4是示出分數N-P化電路的輸出信號的頻譜的一例的圖。
[0042] 圖5是示出分數N-P化電路的輸出信號的頻譜的另一例的圖。
[0043] 圖6是示出分數N-P化電路的輸出信號的頻譜的另一例的圖。
[0044] 圖7是示出分數N-P化電路具有的低通濾波器的頻率特性的一例的圖。