一種抗干擾的定時開關電路的制作方法
【技術領域】
[0001]本發明涉及一種定時開關電路,尤其涉及一種抗干擾的定時開關電路。
【背景技術】
[0002]隨著電子技術的發展,特別是隨大規模集成電路出現,加速了工業發展的進度,目前工業生產設備總會有些元件受到外部較強的電場,磁場或者靜電場的干擾,這些干擾會通過電源或者傳輸導線影響電器元件的正常工作,總之,在工業控制中,特別是高頻火花干擾、電磁干擾及繼電器的吸合與釋放等,常常給電路帶來有害影響,現今的定時開關電路不但結構復雜,而且普遍容易受到外界干擾。
【發明內容】
[0003]本發明的目的就在于為了解決上述問題而提供一種抗干擾的定時開關電路。
[0004]本發明通過以下技術方案來實現上述目的:
[0005]本發明包括電源、第一三極管、第二三極管、第三三極管、第四三極管、第一電容、第二電容、第三電容、第四電容、第五電容、第六電容、第七電容、第一二極管、第二二極管、第三二極管、第四二極管、第五二極管、第六二極管、第一電阻、第二電阻、第三電阻、第四電阻、第五電阻、第六電阻、第七電阻、第八電阻、第九電阻、第十電阻、電位器、時基芯片和繼電器,所述電源的正極同時與所述第一電容的第一端和所述第一二極管的負極連接,所述電源的負極同時與所述第二電阻的第一端、所述第四電阻的第一端和所述第八電阻的第一端連接,所述第一電容的第二端同時與所述第一三極管的集電極、所述第三電阻的第一端和所述第四電阻的第二端連接,所述第一二極管的正極同時與所述第二二極管的負極和所述第二電阻的第二端連接,所述第二二極管的正極同時與所述第一三極管的基極和所述第一電阻的第一端連接,所述第一三極管的發射極同時與所述第一電阻的第二端、所述第二三極管的發射極、所述第三電容的負極、所述第四電容的第一端、所述第五電容的負極、所述時基芯片的接地端、所述第六電容的第一端、所述第三二極管的正極、所述第五二極管的正極和所述第九電阻的第一端連接并接地,所述第三電阻的第二端與所述第二三極管的基極連接,所述第二三極管的集電極同時與所述第五電阻的第一端和所述第六電阻的第二端連接,所述第五電阻的第二端同時與所述第三電容的正極、所述第四電容的第二端和所述時基芯片的觸發端連接,所述第六電阻的第二端同時與所述第二電容的第一端、所述第七電阻的第一端、所述時基芯片的復位端、所述時基芯片的電源端、所述第三三極管的發射極和所述第七電容的第一端連接,所述第二電容的第二端和所述第七電容的第二端均接地,所述第七電阻的第二端與所述電位器的第一端連接,所述電位器的滑動端同時與所述時基芯片的閾值端、所述時基芯片的放電端、所述電位器的第二端和所述第五電容的正極連接,所述時基芯片的控制端與所述第六電容的第二端連接,所述時基芯片的輸出端與所述第四二極管的正極連接,所述第四二極管的負極同時與所述第三二極管的負極和所述第十電阻的第一端連接,所述第八電阻的第二端同時與所述繼電器線圈的第一端、所述第三三極管的集電極、所述第十一電阻的第一端和所述第六二極管的負極連接,所述第三三極管的基極同時與所述第十一電阻的第二端和所述第五二極管的負極連接,所述繼電器線圈的第二端同時與所述第六二極管的正極和所述第四三極管的集電極連接,所述第四三極管的基極與所述第十電阻的第二端連接,所述第四三極管的發射極與所述第九電阻的第二端連接。
[0006]進一步地,所述第二二極管和所述第五二極管均為穩壓二極管。
[0007]進一步地,所述第三電容和所述第五電容均為極性電容。
[0008]本發明的有益效果在于:
[0009]本發明電路結構簡單,性能穩定,通過三極管、穩壓二極管和阻容元件等組成降壓穩壓電路和高閾值反相器,從而抑制各種干擾脈沖,提高了抗干擾性能,可以運用于多種工業控制系統當中。
【附圖說明】
[0010]圖1是本發明電路原理圖。
【具體實施方式】
[0011]下面結合附圖對本發明作進一步說明:
[0012]如圖1所示,本發明包括電源、第一三極管VT1、第二三極管VT2、第三三極管VT3、第四三極管VT4、第一電容Cl、第二電容C2、第三電容C3、第四電容C4、第五電容C5、第六電容C6、第七電容C7、第一二極管、第二二極管、第三二極管、第四二極管、第五二極管、第六二極管、第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4、第五電阻R5、第六電阻R6、第七電阻R7、第八電阻R8、第九電阻R9、第十電阻R10、電位器RP、時基芯片IC和繼電器J,第二二極管D2和第五二極管D5均為穩壓二極管,第三電容C3和第五電容C5均為極性電容,電源的正極同時與第一電容Cl的第一端和第一二極管Dl的負極連接,電源的負極同時與第二電阻R2的第一端、第四電阻R4的第一端和第八電阻R8的第一端連接,第一電容Cl的第二端同時與第一三極管VTl的集電極、第三電阻R3的第一端和第四電阻R4的第二端連接,第一二極管Dl的正極同時與第二二極管D2的負極和第二電阻R2的第二端連接,第二二極管D2的正極同時與第一三極管VT的基極和第一電阻Rl的第一端連接,第一三極管VTl的發射極同時與第一電阻Rl的第二端、第二三極管VT2的發射極、第三電容C3的負極、第四電容C4的第一端、第五電容C5的負極、時基芯片IC的接地端1、第六電容C6的第一端、第三二極管D3的正極、第五二極管D5的正極和第九電阻R9的第一端連接并接地,第三電阻R3的第二端與第二三極管VT2的基極連接,第二三極管VT2的集電極同時與第五電阻R5的第一端和第六電阻R6的第