具有交叉耦接的晶體管對的讀出放大器的制造方法
【技術領域】
[0001]本發明大體上涉及讀出放大器,且更特定來說,涉及具有交叉耦接的晶體管對的讀出放大器。
【背景技術】
[0002]隨著目前科技的高速發展,存儲器廣泛用于電子裝置中。在存儲器中,讀出放大器用于通過差分信號來感測數據輸送以用于寫入到存儲器或者從存儲器讀出。
[0003]當前使用的讀出放大器技術使用需要完全轉態的數字信號的多個裝置,且讀出放大器中產生了大量電流。現有技術中,遭受鄰近放大器和數字干擾的影響,從而導致數據信號感測的表現降級。也就是說,常規的讀出放大器產生大量噪聲,所述噪聲是由于電路的緊密的布局空間以及數字信號上所需的大量電壓擺動而導致。本發明的技術在低功率消耗下提供提高的感測速度以及準確性。
【發明內容】
[0004]本發明提供多個具有交叉耦接的晶體管對的讀出放大器,以用于減少功率消耗、鄰近的數字和讀出放大器之間的噪聲干擾,且以低功率實現提高的感測速度。
[0005]本發明提供一種讀出放大器。所述讀出放大器包括第一交叉耦接的晶體管對和第二交叉耦接的晶體管對、第一電流源和第二電流源、第一數字輸入晶體管以及第二數字輸入晶體管。所述第一交叉耦接的晶體管對具有第一端、第二端、第一背柵極端和第二背柵極端。所述第一交叉耦接的晶體管對的第一端和第二端耦接到操作電壓,所述第一交叉耦接的晶體管對的第一背柵極端和第二背柵極端分別耦接到第一輸出端和第二輸出端。所述第二交叉耦接的晶體管對具有第一端、第二端、第一背柵極端和第二背柵極端。所述第二交叉耦接的晶體管對的第一背柵極端和第二背柵極端分別耦接到第一輸出端和第二輸出端,且所述第二交叉耦接的晶體管對的第一端和第二端分別耦接到第一數字輸入端和第二數字輸入端。所述第一電流源耦接在所述第一數字輸入端與接地電壓之間,所述第二電流源耦接在所述第二數字輸入端與接地電壓之間。所述第一數字輸入晶體管具有第一端、第二端和控制端。所述第一數字輸入晶體管的第一端接收第一數字輸入信號,所述第一數字輸入晶體管的第二端耦接到第一數字輸入端,且所述第一數字輸入晶體管的控制端耦接到第二交叉耦接的晶體管對的第二背柵極端。所述第二數字輸入晶體管具有第一端、第二端和控制端,所述第一數字輸入晶體管的第一端接收第二數字輸入信號,所述第二數字輸入晶體管的第二端耦接到第二數字輸入端,且所述第二數字輸入晶體管的控制端耦接到第二交叉耦接的晶體管對的第一背柵極端。
[0006]本發明提供另一種讀出放大器。所述讀出放大器包括第一交叉耦接的晶體管對和第二交叉耦接的晶體管對、第一電流源和第二電流源以及第一數字輸入晶體管和第二數字輸入晶體管。所述第一交叉耦接的晶體管對具有第一端、第二端、第一背柵極端和第二背柵極端,所述第一交叉耦接的晶體管對的第一端和第二端耦接到操作電壓,所述第一交叉耦接的晶體管對的第一背柵極端和第二背柵極端分別耦接到第一輸出端和第二輸出端。所述第二交叉耦接的晶體管對具有第一端、第二端、第一背柵極端和第二背柵極端,所述第二交叉耦接的晶體管對的第一背柵極端和第二背柵極端分別耦接到第一輸出端和第二輸出端,且所述第二交叉耦接的晶體管對的第一端和第二端分別耦接到第一數字輸入端和第二數字輸入端。所述第一電流源和第二電流源耦接在所述第一數字輸入端與接地電壓之間,所述第二電流源耦接在所述第二數字輸入端與接地電壓之間。所述第一數字輸入晶體管具有第一端、第二端和控制端,所述第一數字輸入晶體管的第一端接收第一數字輸入信號,所述第一數字輸入晶體管的第二端耦接到第一數字輸入端,且所述第一數字輸入晶體管的控制端接收讀取信號。所述第二數字輸入晶體管具有第一端、第二端和控制端,所述第二數字輸入晶體管的第一端接收第二數字輸入信號,所述第二數字輸入晶體管的第二端耦接到第二數字輸入端,且所述第二數字輸入晶體管的控制端接收讀取信號。
[0007]因此,本申請案提供具有第一交叉耦接的晶體管對和第二交叉耦接的晶體管對的多個讀出放大器。在此結構中,讀出放大器的功率消耗減少,且數據線之間的噪聲也減少。另外,讀出放大器的數據感測速度提高,且裝置失配的敏感性降低。
[0008]應理解,以上一般描述和以下詳細描述都是示范性的,且希望提供對如所主張的本發明的進一步解釋。
【附圖說明】
[0009]包含附圖以提供對本發明的進一步理解,且附圖并入本說明書中并構成本說明書的一部分。所述圖式說明本發明的實施例,且與描述一起用以解釋本發明的原理。
[0010]圖1A是根據本發明的實施例的讀出放大器100的電路圖;
[0011]圖1B到圖1D是根據本發明的實施例的讀出放大器100的波形示意圖;
[0012]圖2A是根據本發明的實施例的讀出放大器200的電路圖;
[0013]圖2B到圖2C是根據本發明的實施例的讀出放大器200的波形示意圖;
[0014]圖3A是根據本發明的實施例的讀出放大器300的電路圖;
[0015]圖3B到圖3D是根據本發明的實施例的讀出放大器300的波形示意圖;
[0016]圖4A是根據本發明的實施例的讀出放大器400的電路圖;
[0017]圖4B和圖4C是在讀出放大器400處理讀取命令時的波形示意圖;
[0018]圖4D是在讀出放大器400處理寫入命令時的波形示意圖;
[0019]圖5A是根據本發明的實施例的讀出放大器500的電路圖;
[0020]圖5B和圖5C是在讀出放大器500處理讀取命令時的波形示意圖;
[0021]圖是在讀出放大器500處理寫入命令時的波形示意圖;
[0022]圖6A是根據本發明的實施例的讀出放大器600的電路圖;
[0023]圖6B和圖6C是在讀出放大器600處理讀取命令時的波形示意圖;
[0024]圖6D是在讀出放大器600處理寫入命令時的波形示意圖;
[0025]圖6E說明讀出放大器600的波形曲線圖;
[0026]圖7A是根據本發明的實施例的讀出放大器700的電路圖;
[0027]圖7B是在讀出放大器700處理讀取命令時的波形示意圖;
[0028]圖7C是在讀出放大器700處理寫入命令時的波形示意圖;
[0029]圖8A是根據本發明的實施例的讀出放大器800的電路圖;
[0030]圖8B和圖8C是在讀出放大器800處理讀取命令時的波形示意圖;
[0031]圖8D是在讀出放大器800處理寫入命令時的波形示意圖;
[0032]圖9A是根據本發明的實施例的讀出放大器900的電路圖;
[0033]圖9B和圖9C是讀出放大器900的波形示意圖;
[0034]圖1OA是根據本發明的實施例的讀出放大器1000的電路圖;
[0035]圖1OB和圖1OC是讀出放大器1000的波形示意圖;
[0036]圖1lA是根據本發明的實施例的讀出放大器1100的電路圖;
[0037]圖1lB和圖1lC是讀出放大器1100的波形示意圖。
[0038]附圖標記說明:
[0039]100:讀出放大器;
[0040]110:第一交叉耦接的晶體管對;
[0041]120:第二交叉耦接的晶體管對;
[0042]130:第一電流源;
[0043]140:第二電流源;
[0044]200:讀出放大器;
[0045]210:第一交叉耦接的晶體管對;
[0046]220:第二交叉耦接的晶體管對;
[0047]230:第一電流源;
[0048]240:第二電流源;
[0049]300:讀出放大器;
[0050]310:第一交叉耦接的晶體管對;
[0051]320:第二交叉耦接的晶體管對;
[0052]330:第一電流源;
[0053]340:第二電流源;
[0054]400:讀出放大器;
[0055]410:第一交叉耦接的晶體管對;
[0056]420:第二交叉耦接的晶體管對;
[0057]430:第一電流源;
[0058]440:第二電流源;
[0059]500:讀出放大器;
[0060]510:第一交叉耦接的晶體管對;
[0061]520:第二交叉耦接的晶體管對;
[0062]530:第一電流源;
[0063]540:第二電流源;
[0064]600:讀出放大器;
[0065]610:第一交叉耦接的晶體管對;
[0066]620:第二交叉耦接的晶體管對;
[0067]630:第一電流源;
[0068]640:第二電流源;
[0069]700:讀出放大器;
[0070]710:第一交叉耦接的晶體管對;
[0071]720:第二交叉耦接的晶體管對;
[0072]730:第一電流源;
[0073]740:第二電流源;
[0074]800:讀出放大器;
[0075]810:第一交叉耦接的晶體管對;
[0076]820:第二交叉耦接的晶體管對;
[0077]830:第一電流源;
[0078]840:第二電流源;
[0079]900:讀出放大器;
[0080]910:第一交叉耦接的晶體管對;
[0081]920:第二交叉耦接的晶體管對;
[0082]930:第一電流源;
[0083]940:第二電流源;
[0084]1000:讀出放大器;
[0085]1010:第一交叉耦接的晶體管對;
[0086]1020:第二交叉耦接的晶體管對;
[0087]1030:第一電流源;
[0088]1040:第二電流源;
[0089]1100:讀出放大器;
[0090]1110:第一交叉耦接的晶體管對;
[0091]1120:第二交叉耦接的晶體管對;
[0092]1130:第一電流源;
[0093]1140:第二電流源;
[0094]ACT:啟動信號;
[0095]BGEll:第一背柵極端;
[0096]BGE12:第二背柵極端;
[0097]BGE21:第一背柵極端;
[0098]BGE22:第二背柵極端;
[0099]C2:寫入命令;
[0100]C3:預充電命令;
[0101]CS:控制信號;
[0102]DIGITA:第一數字輸入信號;
[0103]DIGITB:第二數字輸入信號;
[0104]DVC:參考電壓;
[0105]Ell:第一端;
[0106]E12:第二端;
[0107]E21:第一端;
[0108]E22:第二端;
[0109]EOl:第一輸出端;
[0110]E02:第二輸出端;
[0111]EQ:均壓信號;
[0112]IEl:第一數字輸入端;
[0113]IE2:第二數字輸入端;
[0114]Ι0Α:第一 1 信號;
[0115]Ι0Β:第二 1 信號;
[0116]M1-M17:晶體管;
[0117]MEQ:晶體管;
[0118]NBIAS:偏壓電壓;
[01