一種信號轉換電路的制作方法
【技術領域】
[0001]本實用新型涉及顯示領域,特別涉及一種信號轉換電路。
【背景技術】
[0002]LVDS(Low-Voltage Differential Signaling,低電壓差分信號)是 1"4 年由美國國家半導體公司提出的一種信號傳輸模式,是一種電平標準,LVDS接口又稱RS-644總線接口,是20世紀90年代出現的一種數據傳輸和接口技術,廣泛地應用于IXD顯示屏領域。但隨著顯示分辨率的越來越高,傳統的LVDS接口已不能滿足人們的視覺要求,隨后出現了ePD (Embedded DisplayPort,嵌入式顯示接口),其具有傳輸速率大、通道數少、尺寸小、可傳輸封包數據、嵌入式時鐘線、具有內容保護功能等特點。
[0003]現有技術存在以下缺陷:當用戶更新后的設備的主板采用ero接口時,之前使用的具備LVDS接口的IXD顯示屏無法與之匹配。
【實用新型內容】
[0004]本實用新型提供了一種信號轉換電路,旨在解決當設備的主板采用θΗ)接口時,具備LVDS接口的IXD顯示屏無法與之匹配的技術問題。
[0005]本實用新型是這樣實現的,一種信號轉換電路,包括第一濾波單元、第二濾波單元、第三濾波單元、第四濾波單元以及轉換單元;
[0006]所述第一濾波單元的輸入端和所述第二濾波單元的輸入端均接入第一電源,所述第三濾波單元的輸入端和所述第四濾波單元的輸入端均接入第二電源,所述第一濾波單元的輸出端與所述轉換單元的第十三輸入端連接,所述第二濾波單元的輸出端與所述轉換單元的第十四輸入端連接,所述第三濾波單元的輸出端與所述轉換單元的第十五輸入端連接,所述第四濾波單元的輸出端與所述轉換單元的第十六輸入端連接;
[0007]所述第一濾波單元對所述第一電源進行濾波處理以生成第一濾波電源,所述第二濾波單元對所述第一電源進行濾波處理以生成第二濾波電源,所述第三濾波單元對所述第二電源進行濾波處理以生成第三濾波電源,所述第四濾波單元對所述第二電源進行濾波處理以生成第四濾波電源,所述轉換單元根據所述第一濾波電源、所述第二濾波電源、所述第三濾波電源以及所述第四濾波電源進行上電工作,并對輸入的嵌入式顯示接口信號進行轉換以生成低電壓差分信號,并輸出所述低電壓差分信號。
[0008]本實用新型提供的技術方案帶來的有益效果是:
[0009]從上述本實用新型可知,由于包括第一濾波單元、第二濾波單元、第三濾波單元、第四濾波單元以及轉換單元;第一濾波單元對第一電源進行濾波處理以生成第一濾波電源,第二濾波單元對第一電源進行濾波處理以生成第二濾波電源,第三濾波單元對第二電源進行濾波處理以生成第三濾波電源,第四濾波單元對第二電源進行濾波處理以生成第四濾波電源,轉換單元根據第一濾波電源、第二濾波電源、第三濾波電源以及第四濾波電源進行上電工作,并對輸入的嵌入式顯示接口信號進行轉換以生成低電壓差分信號,并輸出低電壓差分信號,因此,實現了將嵌入式顯示接口信號轉換為低電壓差分信號。
【附圖說明】
[0010]為了更清楚地說明本實用新型實施例中的技術方案,下面將對實施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本實用新型的一些實施例,對于本領域普通技術人員來講,在不付出創造性勞動的前提下,還可以根據這些附圖獲得其他的附圖。
[0011]圖1為本實用新型實施例提供的信號轉換電路的模塊結構圖;
[0012]圖2為本實用新型實施例提供的信號轉換電路的示例電路結構圖。
【具體實施方式】
[0013]為使本實用新型的目的、技術方案和優點更加清楚,下面將結合附圖對本實用新型實施方式作進一步地詳細描述。
[0014]本實用新型實施例提供信號轉換電路的一種示例電路結構圖,如圖1所示,其包括第一濾波單元01、第二濾波單元02、第三濾波單元03、第四濾波單元04以及轉換單元05ο
[0015]第一濾波單元01的輸入端和第二濾波單元02的輸入端均接入第一電源VCCl,第三濾波單元03的輸入端和第四濾波單元04的輸入端均接入第二電源VCC2,第一濾波單元01的輸出端與轉換單元05的第十三輸入端連接,第二濾波單元01的輸出端與轉換單元05的第十四輸入端連接,第三濾波單元03的輸出端與轉換單元05的第十五輸入端連接,第四濾波單元04的輸出端與轉換單元05的第十六輸入端連接。
[0016]第一濾波單元01對第一電源進行濾波處理以生成第一濾波電源,第二濾波單元02對第一電源進行濾波處理以生成第二濾波電源,第三濾波單元03對第二電源進行濾波處理以生成第三濾波電源,第四濾波單元04對第二電源進行濾波處理以生成第四濾波電源,轉換單元05根據第一濾波電源、第二濾波電源、第三濾波電源以及第四濾波電源進行上電工作,并對輸入的嵌入式顯示接口信號進行轉換以生成低電壓差分信號,并輸出低電壓差分信號。
[0017]如圖2所示,轉換單元05包括轉換器Ul、第一電阻Rl、第二電阻R2、第三電阻R3、第四電阻R4、第五電阻R5、第六電阻R6、第七電阻R7、第八電阻R8、第九電阻R9、第十電阻R10、第^^一電阻R11、第十二電阻R12、第十三電阻R13、第十四電阻R14以及第一電容Cl。
[0018]轉換器Ul的3.3V數字電源端DVDD33為轉換單元05的第十三輸入端,轉換器Ul的3.3V模擬電源端AVDD33為轉換單元05的第十四輸入端,轉換器Ul的DP (Displayport,顯示接口 )第一通道輸入正極端DPRX_LN1_P與第一電阻Rl第一端連接,轉換器Ul的DP第一通道輸入負極端DPRX_LN1_N與第二電阻R2第一端連接,轉換器Ul的DP第二通道輸入正極端DPRX_LN2_P與第三電阻R3第一端連接,轉換器Ul的DP第二通道輸入負極端DPRX_LN2_N與第四電阻R4第一端連接,轉換器Ul的DP鋪助通道正極端DPRX_AUX_P與第五電阻R5第一端連接,轉換器Ul的DP鋪助通道負極端DPRX_AUX_N與第六電阻R6第一端連接,第一電阻Rl第二端為轉換單元的第一輸入端,第二電阻R2第二端為轉換單元的第二輸入端,第三電阻R3第二端為轉換單元的第三輸入端,第四電阻R4第二端為轉換單元的第四輸入端,第五電阻R5第二端為轉換單元的第五輸入端,第六電阻R6第二端為轉換單元的第六輸入端,轉換器Ul的熱插拔檢測端DPPX_HPD為轉換單元的第七輸入端,轉換器Ul的背光控制端CPU_VARY_BL為轉換單元的第八輸入端,轉換器Ul的開機復位端POR為轉換單元的第九輸入端,轉換器Ul的異步芯片復位端RESET為轉換單元的第十輸入端,轉換器Ul的內部時鐘下拉端CLKSEL與第七電阻R7的第一端連接,轉換器Ul的偏壓電阻端R_BIAS與第八電阻R8的第一端和第一電容Cl的第一端連接,轉換器Ul的時鐘輸入正極端0SC_IN與第九電阻R9的第一端連接,轉換器Ul的時鐘輸入負極端0SC_0UT與第十電阻RlO的第一端連接,轉換器 Ul 的 EEPROM(ElectricalIy Erasable Programmable Read-Only Memory,電可擦可編程只讀存儲器)I2C(Inter — Integrated Circuit,內部集成電路)總線數據端PR0G_SDA為轉換單元的第一輸入輸出端,轉換器Ul的EEPROM I2C總線時鐘端PR0G_SCL為轉換單元的第i 輸入端,轉換器Ul的第一下拉電阻端RSVL與第^ 電阻Rll的第一端連接,轉換器Ul的配置I2C總線數據端CFG_SDA為轉換單元的第二輸入輸出端,轉換器Ul的配置I2C總線時鐘端CFG_SCL為轉換單元的第十二輸入端,轉換器Ul的1.2V數字電源端DVDD12為轉換單元05的第十五輸入端,轉換器Ul的1.2V模擬電源端A