1.一種PCIe從設備測試裝置,其特征在于,包括:測試控制主板和接口轉換底板;測試控制主板包括:測試激勵編輯模塊、被測設備行為監控模塊、嵌入式微處理器、PCIe事物層數據報文處理模塊、PCIe-IP核和鏈路狀態監控模塊;接口轉換底板包括:多個測試控制主板插槽和與之一一對應的多個被測設備插槽;
多個測試控制主板插槽用于與測試控制主板連接;
多個被測設備插槽用于連接被測設備;
PCIe-IP核,用于將PCIE事物層數據報文模塊的輸出數據包,轉換為PCIe線路的物理信號,以及將PCIe線路的物理信號轉換為數據包輸入給PCIE事物層數據報文模塊;
鏈路狀態監控模塊,將PCIe-IP核的鏈路狀態發送給處理器,處理器的對鏈路操作的請求,轉發給PCIe-IP核;
PCIE事物層數據報文處理模塊,用于將PCIe-IP核的數據包進行解包并發送給被測設備行為監控模塊,以及將測試激勵編輯模塊的輸出數據進行打包,發送給PCIe-IP核;
被測設備行為監控模塊,判斷被測設備返回數據包內是否正常,并將判斷結果發送給處理器;
測試激勵編輯模塊,用于按照處理器的測試指令,產生相應的測試數據,發送給PCIE事物層數據報文處理模塊;
處理器,用于根據用戶指令產生相應的命令,并根據被測設備返回的數據包,輸出給用戶。
2.如權利要求1所述的PCIe從設備測試裝置,其特征在于,多個被測設備插槽具有不同鏈路寬度和接口形式。
3.如權利要求1所述的PCIe從設備測試裝置,其特征在于,鏈路狀態包括鏈路的通斷、寬度以及速度。
4.如權利要求1所述的PCIe從設備測試裝置,其特征在于,測試激勵編輯模塊、被測設備行為監控模塊、嵌入式微處理器、PCIe事物層數據報文處理模塊、PCIe-IP核和鏈路狀態監控模塊通過FPGA實現。
5.如權利要求1所述的PCIe從設備測試裝置,其特征在于,接口轉換底板還包括測試控制主板與被測設備的供電模塊、電源復位管理模塊和按照PCIe規范設計的時鐘驅動模塊。
6.如權利要求1所述的PCIe從設備測試裝置,其特征在于,測試控制主板還包括:用戶交互接口控制模塊,用于測試控制主板與用戶的外部設備連接。
7.如權利要求1所述的PCIe從設備測試裝置,其特征在于,還包括:顯示模塊,連接嵌入式微處理器,用于顯示嵌入式微處理器的輸出結果。
8.如權利要求1所述的PCIe從設備測試裝置,其特征在于,按鍵操作模塊,連接嵌入式微處理器,用于將用戶的操作指令輸入給嵌入式微處理器。
9.如權利要求1所述的PCIe從設備測試裝置,其特征在于PCIe-IP核配置為RC-Port。
10.如權利要求1所述的PCIe從設備測試裝置,其特征在于,測試控制主板還包括:PCIe連接器,用于與主板插槽連接。