系統時鐘產生裝置及電子設備的制造方法
【技術領域】
[0001]本實用新型涉及電子技術領域,特別是涉及一種系統時鐘產生裝置及電子設備。
【背景技術】
[0002]系統時鐘作為電子系統(如:音箱設備等)的重要組成部分,為電子系統提供基準時鐘。目前,在傳統的電子系統中,基本都是單一的采用晶振裝置為電子系統提供基準時鐘,這就需要在MCU(Microcontroller Unit,微控制單元,又稱單片微型計算機或單片機)芯片外部掛載晶振。其中,晶振也稱為石英晶體,是目前產生系統基準時鐘的重要組成部分。但是,隨著消費類的電子設備集成化要求越來越高,這種單一的通過在MCU芯片外部掛載晶振產生系統基準時鐘形式也就越來越難以滿足電子設備的高集成化要求。同時,也不利于降低電子設備的成本。
【實用新型內容】
[0003]基于此,有必要針對現有的采用MCU芯片外部掛載晶振以產生系統基準時鐘難以滿足電子設備高集成化的要求,且不利于降低電子設備的成本的問題,提供一種系統時鐘產生裝置及電子設備。
[0004]為實現本實用新型目的提供的一種系統時鐘產生裝置,包括與電子設備的電源模塊電連接的單片機芯片;且所述單片機芯片配置有RC振蕩器和鎖相環電路;
[0005]所述RC振蕩器的輸出端與所述鎖相環電路的第一輸入端電連接,適用于產生周期信號,并將所述周期信號通過所述第一輸入端輸入至所述鎖相環電路;
[0006]所述鎖相環電路接收所述周期信號,并根據所述周期信號產生系統時鐘。
[0007]在其中一個實施例中,所述單片機芯片還配置有校驗值生成電路;
[0008]所述校驗值生成電路與所述鎖相環電路的第二輸入端電連接。
[0009]在其中一個實施例中,所述RC振蕩器采用:受溫度影響產生的振蕩頻率偏差在± I %以內的RC振蕩器。
[0010]在其中一個實施例中,所述單片機芯片還配置有數字接口模塊、數模轉換器/模數轉換器、控制器和/或存儲器;
[0011]所述數字接口模塊的輸入端、所述數模轉換器/模數轉換器的輸入端、所述控制器的輸入端和/或所述存儲器的輸入端均與所述鎖相環電路的輸出端電連接。
[0012]相應的,本實用新型還提供了一種電子設備,包括如上任一所述的系統時鐘產生
目.0
[0013]在其中一個實施例中,所述電子設備為音箱設備。
[0014]在其中一個實施例中,所述音箱設備包括音頻功放電路;所述系統時鐘產生裝置的單片機芯片配置有數字模擬轉換器;
[0015]所述音頻功放電路的電源輸入端與所述電子設備的電源模塊電連接;
[0016]所述音頻功放電路的信號輸入端與所述數字模擬轉換器的輸出端電連接。
[0017]在其中一個實施例中,所述音箱設備還包括揚聲器;
[0018]所述揚聲器與所述音頻功放電路的信號輸出端電連接。
[0019]上述系統時鐘產生裝置的有益效果:
[0020]其通過設置系統時鐘產生裝置包括與電子設備的電源模塊電連接的單片機芯片,并對單片機芯片配置RC振蕩器和鎖相環電路,RC振蕩器的輸出端與鎖相環電路的第一輸入端電連接,用于將產生的周期信號通過第一輸入端輸入至鎖相環電路。鎖相環電路接收周期信號并根據接收到的周期信號產生系統時鐘。其通過在單片機芯片上設置RC振蕩器和鎖相環電路來產生系統時鐘,突破了在單片機芯片外部掛載晶振產生系統時鐘的單一形式。同時,相對于在單片機芯片外部掛載晶振產生系統時鐘的形式,其大大減少了系統時鐘產生裝置的體積,從而提高了集成度,能夠滿足各種電子設備高集成度的要求。并且,通過采用RC振蕩器代替晶振,還節省了生產成本。
【附圖說明】
[0021]圖1為本實用新型的系統時鐘產生裝置的一具體實施例的結構示意圖;
[0022]圖2為本實用新型的系統時鐘產生裝置的另一具體實施例的結構示意圖;
[0023]圖3為本實用新型的音箱設備的一具體實施例的結構示意圖。
【具體實施方式】
[0024]為使本實用新型技術方案更加清楚,以下結合附圖及具體實施例對本實用新型做進一步詳細說明。
[0025]參見圖1,作為本實用新型的系統時鐘產生裝置的一具體實施例,其包括單片機芯片100,即MCU芯片。其中,單片機芯片100的電源輸入端與電子設備的電源模塊200電連接,由電子設備的電源模塊200為單片機芯片100供電。
[0026]并且,單片機芯片100配置有RC振蕩器110和鎖相環電路120(Phase LockedLoop,簡稱PLL)。其中,RC振蕩器110的輸出端與鎖相環電路120的第一輸入端電連接;RC振蕩器110產生周期信號,并將周期信號通過第一輸入端輸入至鎖相環電路120 ;鎖相環電路120接收周期信號,并根據周期信號產生系統時鐘。
[0027]由于RC振蕩器110是一種基于RC選頻特性(是指由電阻R、電容C構成的頻率選擇特性,可以選擇特定的頻率)的振蕩電路,由RC選頻網絡,反饋網絡,放大器件構成,可以產生周期信號。并且,PLL作為一種反饋控制回路,能夠產生系統時鐘。因此,其通過在單片機芯片100內部配置RC振蕩器110和鎖相環電路120,由RC振蕩器110與鎖相環電路120共同作用產生系統時鐘的結構來代替在單片機芯片100外部掛載晶振產生系統時鐘的結構,突破了傳統的產生系統基準時鐘的單一形式,使得系統時鐘產生裝置的體積大大減小。由此顯著提高了系統時鐘產生裝置的集成度,使其能夠滿足各種電子設備高集成度的要求。并且,通過采用RC振蕩器110代替晶振,節省了外掛晶振的成本,從而節省了生產成本,提尚了生廣效率。
[0028]應當說明的是,由于內置RC振蕩器110由于受到溫度的影響,其頻率容易產生一定的偏差,因此為了保證內置RC振蕩器110的正常工作,并保證本實用新型的系統時鐘產生裝置的可靠性和穩定性,本實用新型的單片機芯片100內置的RC振蕩器110振蕩頻率的偏差必須保證在正常系統的時鐘范圍內。即,本實用新型的系統時鐘產生裝置中,RC振蕩器110優選為在溫度影響下所產生的振蕩頻率偏差在± I %以內的RC振蕩器。
[0029]同時,由于芯片生產工藝、材料的差別,使得不同批次芯片的RC振蕩器的振蕩頻率的偏差是不一樣的,其振蕩頻率偏差有時會取到±20%,甚至更高。因此作為一種可實施方式,可通過燒寫校驗值來修正鎖相環電路的反饋系數,使不同頻率的RC振蕩器經過鎖相環電路后,可以輸出相同的系統時鐘,以確保單片機芯片100安全正常的工作。其中,作為本實用新型的一具體實施例,可通過在單片機芯片100內部配置一校驗值模塊以存儲相應的校驗值。待鎖相環電路120接收到RC振蕩器110輸出的周期信號后,同時讀取校驗值模塊中存儲的校驗值,并根據校驗值及周期信號生成系統時鐘。
[0030]其中,作為本實用新型的系統時鐘產生裝置的另一具體實施例,參見圖2,其單片機芯片100內部還可配置校驗值生成電路130。其中,校驗值生成電路130的輸出端與鎖相環電路120的第二輸入端電連接。通過校驗值生成電路130產生校驗值,使得鎖相環電路120在接收到RC振蕩器110輸出的周期信號的同時,讀取校驗值生成電路130中生成的校驗值,進而根據校驗值和RC振蕩器110產