待機省電裝置、芯片的制作方法
【技術領域】
[0001]本實用新型涉及電子電路領域,尤其涉及一種待機省電裝置、芯片。
【背景技術】
[0002]隨著芯片技術的發展,越來越多的電子產品通過集成更多的芯片來實現更多的功能,但是功耗增加的問題也隨之顯現。因此,為了能夠有效的降低電子產品的功耗,延長電子產品的使用時間,在研究中對芯片的設計提出了新的要求,就是既要有正常工作模式,也要有待機省電模式。在待機省電模式下,要求芯片能夠繼續保持一些狀態和運算數據,并且能夠快速的恢復到正常工作模式。
[0003]現有技術中,通過在芯片上增加大電容來實現電壓的維持,從而使芯片能夠繼續保持一些狀態和運算數據。如圖1所示,為現有技術中芯片在待機省電模式維持電壓的電路原理圖,該原理圖包括:數字電路11、數字穩壓電路12、模擬穩壓電路13、模擬電路14和電容C,其中,數字穩壓電路12和模擬穩壓電路13均與電源VDD連接,模擬電路14包括模擬電路1、模擬電路2、……、模擬電路η,η為大于或等于I的自然數,數字電路11與電容C并聯后一端與數字穩壓電路12連接,另一端與地連接,模擬電路14中模擬電路1、模擬電路2、……、模擬電路η之間均是并聯的關系,且并聯后的一端與模擬穩壓電路13連接,另一端與地連接。在芯片正常工作模式下,數字穩壓電路12為數字電路11提供第二數字電源,模擬穩壓電路13為模擬電路14提供模擬電源。當芯片進入待機省電模式時,數字穩壓電路12和模擬穩壓電路13均關閉,如果沒有電容C,數字穩壓電路12和模擬穩壓電路13關閉后,第二數字電源和模擬電源均掉電,則在數字穩壓電路12和模擬穩壓電路13重新開始工作后,數字電路11需要重新運行一段時間才能恢復到正常工作狀態。而在圖1中,當芯片進入待機省電模式時,數字穩壓電路12和模擬穩壓電路13均關閉,由于電容C的儲能作用,在數字電路11的漏電流非常小的情況下,可以使數字電路11中的第二數字電源維持一段較長時間,從而數字電路11的狀態和運算數據可被保持。當芯片恢復正常工作模式時,數字穩壓電路12和模擬穩壓電路13重新開始工作,由于數字電路11的狀態和運算數據已經存在,數字電路11和模擬電路14均可以較快恢復到正常的工作狀態。需要說明的是,數字電路11的漏電流與正常的電流相比是非常小的,例如:如果正常電流的數量級在毫安級時,則數字電路11的漏電流的數量級只有微安級。
[0004]在圖1所示的現有技術中,電容C的大小和數字電路11的漏電流1、第二數字電源V及待機省電模式下可維持的時間t之間的關系為:C= I*t/V,從上述公式可以看出,數字電路11的漏電流I越小、第二數字電源V越大、待機省電模式下可維持的時間t越短時,電容C越小;在第二數字電源V和電容C不變的條件下,數字電路11的漏電流I越小,待機省電模式下可維持的時間t越長。然而,隨著芯片技術的發展、數字電路規模的增加以及芯片制作工藝上的不斷改進,都會使數字電路漏電流I越來越大,第二數字電源V越來越小,并且隨著電子產品在使用中提出的新挑戰,需要待機省電模式下可維持的時間t也越來越長,這些都需要盡可能大的電容C。但是,若電容C集成在芯片內部,則會占用較大的面積,使芯片的成本升高;若使用片外分離電容,會使電子產品的體積增加,成本升高。
【實用新型內容】
[0005]本實用新型提供一種待機省電裝置、芯片,用以提供穩定的數字電源,實現較長時間的待機,減小芯片的面積和電子產品的體積,降低成本。
[0006]本實用新型提供一種待機省電裝置,所述裝置布置在芯片上,包括數字待機穩壓模塊和控制模塊,其中:
[0007]所述數字待機穩壓模塊用于在所述控制模塊的控制下,根據第二數字電源對第一數字電源進行校準,其中,所述第二數字電源用于當所述芯片正常工作時為所述芯片的數字電路供電;
[0008]所述控制模塊用于當所述芯片進入待機省電模式時,開啟所述數字待機穩壓模塊為所述數字電路提供校準后的第一數字電源,關閉所述第二數字電源和模擬電源,當所述芯片進入正常工作模式時,開啟所述第二數字電源和所述模擬電源,關閉所述數字待機穩壓模塊,其中,所述模擬電源用于當所述芯片正常工作時為所述芯片的模擬電路供電。
[0009]本實用新型還提供一種芯片,包括:
[0010]模擬穩壓電路;
[0011 ] 模擬電路,與所述模擬穩壓電路連接;
[0012]數字穩壓電路;
[0013]數字電路,與所述數字穩壓電路連接;
[0014]還包括待機省電裝置,所述待機省電裝置包括數字待機穩壓模塊和控制模塊,其中:
[0015]所述數字待機穩壓模塊用于在所述控制模塊的控制下,根據第二數字電源對第一數字電源進行校準,其中,所述第二數字電源用于當所述芯片正常工作時為所述芯片的數字電路供電;
[0016]所述控制模塊用于當所述芯片進入待機省電模式時,開啟所述數字待機穩壓電路為所述數字電路提供校準后的第一數字電源,關閉所述第二數字電源和模擬電源,當所述芯片進入正常工作狀態時,開啟所述第二數字電源和所述模擬電源,關閉所述數字待機穩壓電路,所述模擬電源用于當所述芯片正常工作時為所述芯片的模擬電路供電。
[0017]在本實用新型中,通過控制模塊22控制數字待機穩壓模塊21根據第二數字電源對第一數字電源進行校準;在芯片進入待機省電模式時,控制模塊22開啟數字待機穩壓模塊21來為數字電路11提供校準后的第一數字電源,關閉第二數字電源和模擬電源;在芯片進入正常工作模式時,控制模塊22開啟第二數字電源和模擬電源,關閉數字待機穩壓模塊21。這樣,通過基本的電路模塊實現芯片的待機省電功能,不需再使用大電容,減小芯片的面積和電子產品的體積,有效地降低了成本,并且在數字電路11的漏電流較大時,也可以實現長時間的待機,使芯片能夠繼續保持一些狀態和運算數據,避免因長時間待機造成的數據丟失。
【附圖說明】
[0018]圖1為現有技術中芯片在待機省電模式維持電壓的電路原理圖;
[0019]圖2為本實用新型的待機省電裝置實施例的結構示意圖;
[0020]圖3為本實用新型的待機省電裝置實施例中數字待機穩壓模塊21的結構示意圖;
[0021]圖4為本實用新型的芯片實施例的結構示意圖。
【具體實施方式】
[0022]下面結合說明書附圖和【具體實施方式】對本實用新型作進一步的描述。
[0023]如圖2所示,為本實用新型的待機省電裝置實施例的結構示意圖,該裝置可以布置在芯片上,該電路可以包括數字待機穩壓模塊21和控制模塊22,其中,數字待機穩壓模塊21與控制模塊22相連,控制模塊22與數字穩壓電路12、模擬穩壓電路13均相連,數字穩壓電路12和數字電路11連接處與控制模塊22相連,數字電路11與數字待機穩壓模塊21相連,數字待機穩壓模塊21與電源VDD相連。
[0024]在本實施例中,數字待機穩壓模塊21用于在控制模塊22的控制下,根據第二數字電源對第一數字電源進行校準,