本發明涉及設備領域,尤其涉及一種變壓器容量檢測儀。
背景技術:
竊電一直是供電企業多年來被困擾的一個重要問題,而且竊電技術也日漸技術化,隱蔽性更強,他們私自更換銘牌或涂改標注參數值從而達到少交電費的目的。對于這種竊電行為如沒有專門的檢測儀器,稽查人員根本無從下手,甚至是束手無策。
技術實現要素:
本發明的目的在于提供一種變壓器容量檢測儀,以解決上述技術問題,為實現上述目的本發明采用以下技術方案:
一種變壓器容量檢測儀,變壓器容量檢測儀內置連接電路和信息采集電路,芯片ic1、芯片ic2、芯片ic3a及芯片ic3b組成連接電路,芯片ic1和芯片ic4組成信息采集電路。
在上述技術方案基礎上,所述連接電路中芯片ic1中的xa0-xa15端口分別與芯片ic2的sa0-sa15端口連接,芯片ic1的xd0-xd7分別與芯片ic3b的b0-b7端口連接,芯片ic1的xd8-xd15端口分別與芯片ic3a的b0-b7端口連接,芯片ic1的xnm端口與電阻r1連接,電阻r1經與非門ng2接芯片ic2的int0端口,同時芯片的xnm端口經電阻r2接地,芯片ic1的pwm端口接芯片ic2的restdrv端口,芯片ic1的xzcsmnd端口接aen端口,芯片ic1的wr端口接芯片ic2的iowb端口,同時芯片ic1的wr端口經與非門ng1同時接芯片ic3a的dir端口和芯片ic3b的dir端口,芯片ic1的rd端口接芯片ic2的iorb端口,芯片ic3a和芯片ic3b的gnd端口和oe端口同時接地,芯片ic3a和芯片ic3b的vcca端口接3.3v電源,芯片ic3a和芯片ic3b的vccb端口接5v電源,芯片ic3a的a1-a8端口接芯片ic2的sd8-sd15端口,芯片ic3b的a1-a8端口接芯片ic2的sd0-sd7端口,芯片ic2的eesk端口接地,芯片ic2的bd0-bd1端口以及sa16-sa19端口同時接地,芯片ic2的tpin-端口和tpin+端口分別接網絡接口芯片hr91170a的8端口和7端口,芯片ic2的tpout-端口和tpout+端口分別接網絡接口芯片hr91170a的2端口和1端口,芯片ic2的led1端口經二極管vd1接電源,芯片ic2的led0端口經二極管vd2接電源,芯片ic2的smemwb端口和smemrb端口同時接電源,芯片ic2的iocs16b端口經電阻r3接電源,芯片ic2的jp端口經電阻r4接電源,芯片ic2的t2端口和芯片ic2的t1端口分別經電容c1和電容c2接地,同時t2端口經晶振y1接t1端口。
在上述技術方案基礎上,所述信息采集電路中芯片ic1的gpioa1端口接芯片ic4的se端口,芯片ic4的gpioa0端口接芯片ic4的reset端口,芯片ic1的mclkxa端口接芯片ic4的sclk端口,芯片ic1的mdra端口接芯片ic4的sdo端口,芯片ic1的mdxa端口接芯片ic4的sdi端口,芯片ic1的mxsxa端口和mxsra端口同時接芯片ic4的sdifs端口和sdofs端口,芯片ic4的vdd1端口接地電源,芯片ic4的gnd1端口接地,同時在vdd1端口經電容c5接gnd1端口,芯片ic4的mclk端口經電阻r1接晶體振蕩器16_384m的out端口,晶體振蕩器16_384m的gnd端口接地,晶體振蕩器16_384m的vdd端口接電源,同時晶體振蕩器16_384m的gnd端口經電容c4接gnd端口,芯片ic4的vdd端口接電源,同時端口vdd經電容c1接地,芯片ic4的vdd2端口接電源,同時經電容c2接地,同時電容c1和電容c2接芯片ic4的gnd2端口,芯片ic4的refcap端口經電容c3接地,芯片ic4的gnd端口和gnd2端口同時接地,芯片ic4的vinn1端口、vinn2端口及refout端口,同時接芯片ic4的vinn3-vinn6端口。
在上述技術方案基礎上,所述芯片ic1采用tms320f2812型定點微控制單元,芯片ic2采用rtl8019as型以太網控制器,芯片ic3a和芯片ic3b采用74lvc4245型雙電源供電的雙向收發器,芯片ic4采用ad73360型處理器。
本發明設計的變壓器容量檢測電路,通過設置信息采集電路和連接電路,具有實時性好、精度高及人機界面功能齊全優點,可以成為供電部門查處竊電行為的有效武器,有效預防偷電、漏電行為的發生,提高電力相關部門的工作效率。
附圖說明
圖1為連接電路圖。
圖2為信息采集電路圖。
具體實施方式
下面結合附圖和具體實施例對本發明作進一步詳細闡述。
一種變壓器容量檢測儀,變壓器容量檢測儀內置連接電路和信息采集電路,芯片ic1、芯片ic2、芯片ic3a及芯片ic3b組成連接電路,芯片ic1和芯片ic4組成信息采集電路。
所述連接電路中芯片ic1中的xa0-xa15端口分別與芯片ic2的sa0-sa15端口連接,芯片ic1的xd0-xd7分別與芯片ic3b的b0-b7端口連接,芯片ic1的xd8-xd15端口分別與芯片ic3a的b0-b7端口連接,芯片ic1的xnm端口與電阻r1連接,電阻r1經與非門ng2接芯片ic2的int0端口,同時芯片的xnm端口經電阻r2接地,芯片ic1的pwm端口接芯片ic2的restdrv端口,芯片ic1的xzcsmnd端口接aen端口,芯片ic1的wr端口接芯片ic2的iowb端口,同時芯片ic1的wr端口經與非門ng1同時接芯片ic3a的dir端口和芯片ic3b的dir端口,芯片ic1的rd端口接芯片ic2的iorb端口,芯片ic3a和芯片ic3b的gnd端口和oe端口同時接地,芯片ic3a和芯片ic3b的vcca端口接3.3v電源,芯片ic3a和芯片ic3b的vccb端口接5v電源,芯片ic3a的a1-a8端口接芯片ic2的sd8-sd15端口,芯片ic3b的a1-a8端口接芯片ic2的sd0-sd7端口,芯片ic2的eesk端口接地,芯片ic2的bd0-bd1端口以及sa16-sa19端口同時接地,芯片ic2的tpin-端口和tpin+端口分別接網絡接口芯片hr91170a的8端口和7端口,芯片ic2的tpout-端口和tpout+端口分別接網絡接口芯片hr91170a的2端口和1端口,芯片ic2的led1端口經二極管vd1接電源,芯片ic2的led0端口經二極管vd2接電源,芯片ic2的smemwb端口和smemrb端口同時接電源,芯片ic2的iocs16b端口經電阻r3接電源,芯片ic2的jp端口經電阻r4接電源,芯片ic2的t2端口和芯片ic2的t1端口分別經電容c1和電容c2接地,同時t2端口經晶振y1接t1端口。
所述信息采集電路中芯片ic1的gpioa1端口接芯片ic4的se端口,芯片ic4的gpioa0端口接芯片ic4的reset端口,芯片ic1的mclkxa端口接芯片ic4的sclk端口,芯片ic1的mdra端口接芯片ic4的sdo端口,芯片ic1的mdxa端口接芯片ic4的sdi端口,芯片ic1的mxsxa端口和mxsra端口同時接芯片ic4的sdifs端口和sdofs端口,芯片ic4的vdd1端口接地電源,芯片ic4的gnd1端口接地,同時在vdd1端口經電容c5接gnd1端口,芯片ic4的mclk端口經電阻r1接晶體振蕩器16_384m的out端口,晶體振蕩器16_384m的gnd端口接地,晶體振蕩器16_384m的vdd端口接電源,同時晶體振蕩器16_384m的gnd端口經電容c4接gnd端口,芯片ic4的vdd端口接電源,同時端口vdd經電容c1接地,芯片ic4的vdd2端口接電源,同時經電容c2接地,同時電容c1和電容c2接芯片ic4的gnd2端口,芯片ic4的refcap端口經電容c3接地,芯片ic4的gnd端口和gnd2端口同時接地,芯片ic4的vinn1端口、vinn2端口及refout端口,同時接芯片ic4的vinn3-vinn6端口。
所述芯片ic1采用tms320f2812型定點微控制單元,芯片ic2采用rtl8019as型以太網控制器,芯片ic3a和芯片ic3b采用74lvc4245型雙電源供電的雙向收發器,芯片ic4采用ad73360型處理器。
本發明設計的檢測電路中ad73360采樣率和輸入信號增益都是可編程的,當輸入時鐘頻率為16.384mhz時,通過對相關寄存器的設置即可使采樣頻率在64khz、32khz、16khz和8khz四個類型中選擇。考慮到后期數據處理需用到fft,所以在采樣點的選擇上需是2的整次冪,本文采樣頻率取基頻(50hz)的128倍,即128點采樣,頻率為64khz,所以該a/d芯片可以滿足要求。ad73360和tms320f2812的接口設計是基于ad73360的同步串行通信接口sport和tms320f2812多通道緩沖串口mcbsp之間的通信,為了讓該檢測系統的使用者能更好、更清晰地獲得結果,并且使人機界面更加人性化、功能化的同時可以隨時打印或保存變壓器的容量信息狀態,采用以太網接口的方式對tms320f2812外圍接口電路進行設計,從而選用芯片rtl8019as以太網控制器。
以上所述為本發明較佳實施例,對于本領域的普通技術人員而言,根據本發明的教導,在不脫離本發明的原理與精神的情況下,對實施方式所進行的改變、修改、替換和變型仍落入本發明的保護范圍之內。