本實用新型涉及集成電路芯片領域,具體而言,涉及一種衛星抗干擾通信基帶芯片。
背景技術:
:衛星通信是利用運行在地球空間軌道上的通信衛星轉發無線信號,實現地面兩點或多點間通信的一種通信方式。通常在地面上的衛星通信設備上安裝有衛星抗干擾通信基帶芯片,以實現上述的通信。衛星抗干擾通信基帶芯片在通信的過程中,衛星抗干擾通信基帶芯片的上行鏈路和下行鏈路都可能遭受干擾,因此衍生出了具有抗干擾性能的衛星抗干擾通信基帶芯片,可以在衛星抗干擾通信基帶芯片通信的過程中避免外界信號干擾,實現準確實時的通信。對于具有抗干擾性能的衛星抗干擾通信基帶芯片來說,對芯片的性能要求很高,并且抗干擾算法實現邏輯復雜,從而使得衛星抗干擾通信基帶芯片的管腳數目眾多,芯片封裝面積大,從而導致芯片的封裝成本較高,封裝難度也比較大,從而導致技術人員在封裝的過程中,需要很大的時間成本和人力成本,并且使得衛星抗干擾通信基帶芯片的資源消耗大、功耗高。技術實現要素:本實用新型的目的在于提供一種衛星抗干擾通信基帶芯片,以改善上述的問題。本實用新型是這樣實現的:一種衛星抗干擾通信基帶芯片,該衛星抗干擾通信基帶芯片應用于功能模式或者測試模式,共包括23個管腳,在功能模式下,該衛星抗干擾通信基帶芯片包括:射頻接口,用于與一射頻芯片進行數據傳輸;控制接口,用于傳輸流程控制數據和狀態觀測數據;模式選擇接口,用于對時鐘模式、復位模式、中斷模式進行選擇;所述測試模式包括邏輯掃描模式、MBIST(存儲器內建自測試)模式、輸入測試模式以及輸出測試模式,在邏輯掃描模式下,該衛星抗干擾通信基帶芯片包括:邏輯掃描接口,用于對該衛星抗干擾通信基帶芯片進行邏輯掃描測試;在MBIST(存儲器內建自測試)模式下,該衛星抗干擾通信基帶芯片包括:MBIST(存儲器內建自測試)接口,用于對該衛星抗干擾通信基帶芯片的存儲模塊進行測試;在輸入測試模式下,該衛星抗干擾通信基帶芯片包括:IO輸入接口,用于對IO管腳輸出信號時進行測試;在輸出測試模式下,該衛星抗干擾通信基帶芯片包括:IO輸出接口,用于對IO管腳輸出信號時進行測試。進一步地,所述射頻接口包括11個管腳,所述控制接口包括7個管腳,所述模式選擇接口包括5個管腳。進一步地,所述射頻接口包括4個數據輸出管腳,4個數據輸入管腳,1個發送使能管腳,1個接收使能管腳,1個數據傳輸隨路時鐘管腳。進一步地,所述控制接口包括1個SPI片選信號管腳,1個SPI時鐘信號管腳,4個SPI數據管腳,1個SPI數據有效管腳。進一步地,所述模式選擇接口包括1個時鐘信號管腳,1個復位信號管腳,1個接收中斷信號管腳,1個發送中斷信號管腳,1個測試使能信號管腳。進一步地,所述邏輯掃描接口包括22個管腳,所述MBIST(存儲器內建自測試)接口包括19個管腳,所述IO輸入接口包括23個管腳,所述IO輸出接口包括23個管腳。進一步地,所述邏輯掃描接口包括7個掃描輸入管腳,7個掃描輸出管腳,1個掃描使能管腳,1個comp使能管腳,1個occ模式管腳,1個掃描時鐘管腳,1個掃描復位管腳,2個測試模式選擇管腳,1個測試使能管腳。進一步地,所述MBIST(存儲器內建自測試)接口包括1個存儲器內建自測試使能管腳,1個存儲器內建自測試失敗信號管腳,1個存儲器內建自測試完成信號管腳,1個移位使能管腳,1個misr時鐘管腳,7個misr輸出管腳,1個PLL(鎖相環)輸出信號管腳,1個PLL(鎖相環)鎖定信號管腳,1個存儲器內建自測試時鐘管腳,1個存儲器內建自測試復位管腳,2個測試模式選擇管腳,1個測試使能管腳。進一步地,所述IO輸入接口包括17個輸入信號管腳,1個與輸出管腳,1個或輸出管腳,2個測試模式選擇管腳,1個測試使能管腳。進一步地,所述IO輸出接口包括19個時鐘分頻輸出管腳,1個時鐘輸入管腳,2個測試模式選擇管腳,1個測試使能管腳。相對現有技術,本實用新型具有以下有益效果:本實用新型提供的提供一種衛星抗干擾通信基帶芯片,在既滿足衛星通信的功能,又滿足該衛星抗干擾通信基帶芯片的可測性要求下,對該芯片的管腳在功能模式和不同的測試模式下進行復用,精簡了管腳數目,降低了芯片生產成本,減少了芯片的封裝面積,降低了技術人員在封裝的過程中的時間成本和人力成本,并且有利于衛星通信設備小型化設計。為使本實用新型的上述目的、特征和優點能更明顯易懂,下文特舉較佳實施例,并配合所附附圖,作詳細說明如下。附圖說明為使本實用新型實施例的目的、技術方案和優點更加清楚,下面將結合本實用新型實施例中的附圖,對本實用新型實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例是本實用新型一部分實施例,而不是全部的實施例。通常在此處附圖中描述和示出的本實用新型實施例的組件可以以各種不同的配置來布置和設計。因此,以下對在附圖中提供的本實用新型的實施例的詳細描述并非旨在限制要求保護的本實用新型的范圍,而是僅僅表示本實用新型的選定實施例。基于本實用新型中的實施例,本領域普通技術人員在沒有作出創造性勞動前提下所獲得的所有其他實施例,都屬于本實用新型保護的范圍。圖1為示出了本實用新型所提供的一種衛星抗干擾通信基帶芯片的管腳復用結構示意圖。具體實施方式下面將結合本實用新型實施例中附圖,對本實用新型實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本實用新型一部分實施例,而不是全部的實施例。通常在此處附圖中描述和示出的本實用新型實施例的組件可以以各種不同的配置來布置和設計。因此,以下對在附圖中提供的本實用新型的實施例的詳細描述并非旨在限制要求保護的本實用新型的范圍,而是僅僅表示本實用新型的選定實施例。基于本實用新型的實施例,本領域技術人員在沒有做出創造性勞動的前提下所獲得的所有其他實施例,都屬于本實用新型保護的范圍。應注意到:相似的標號和字母在下面的附圖中表示類似項,因此,一旦某一項在一個附圖中被定義,則在隨后的附圖中不需要對其進行進一步定義和解釋。同時,在本實用新型的描述中,術語“第一”、“第二”等僅用于區分描述,而不能理解為指示或暗示相對重要性。衛星通信是利用運行在地球空間軌道上的通信衛星轉發無線信號,實現地面兩點或多點間通信的一種通信方式。通常在地面上的衛星通信設備上安裝有衛星抗干擾通信基帶芯片,以實現上述的通信。對于具有抗干擾性能的衛星抗干擾通信基帶芯片來說,對芯片的性能要求很高,并且抗干擾算法實現邏輯復雜,從而使得衛星抗干擾通信基帶芯片的管腳數目眾多,芯片封裝面積大,從而導致芯片的封裝成本較高,封裝難度也比較大,從而導致技術人員在封裝的過程中,需要很大的時間成本和人力成本,并且使得衛星抗干擾通信基帶芯片的資源消耗大、功耗高。有鑒于此,發明人經過長期觀察和研究發現,提供了一種該衛星抗干擾通信基帶芯片應用于功能模式或者測試模式,共包括23個管腳,對該衛星抗干擾通信基帶芯片的管腳進行復用,可減少管腳數目,降低了芯片生產成本,減少了芯片的封裝面積,降低了技術人員在封裝的過程中的時間成本和人力成本,并且有利于衛星通信設備小型化設計。下面通過具體的實施例子并結合附圖對本實用新型做進一步的詳細描述。參閱圖1,本實用新型實施例一提供的一種衛星抗干擾通信基帶芯片,該衛星抗干擾通信基帶芯片應用于功能模式或者測試模式,共包括23個管腳,該23個管腳分別在功能模式和測試模式下進行復用,在功能模式下,該衛星抗干擾通信基帶芯片包括:射頻接口,用于與一射頻芯片進行數據傳輸;控制接口,用于傳輸流程控制數據和狀態觀測數據;模式選擇接口,用于對時鐘模式、復位模式、中斷模式進行選擇;所述測試模式包括邏輯掃描模式、存儲器內建自測試(MemoryBuild-inSelfTest,簡稱MBIST)模式、輸入測試模式以及輸出測試模式,在邏輯掃描模式下,該衛星抗干擾通信基帶芯片包括:邏輯掃描接口,用于對該衛星抗干擾通信基帶芯片進行邏輯掃描測試;在MBIST模式下,該衛星抗干擾通信基帶芯片包括:MBIST接口,用于對該衛星抗干擾通信基帶芯片的存儲模塊進行測試;在輸入測試模式下,該衛星抗干擾通信基帶芯片包括:IO輸入接口,用于對IO管腳輸入信號時進行測試;在輸出測試模式下,該衛星抗干擾通信基帶芯片包括:IO輸出接口,用于對IO管腳輸出信號時進行測試。請參閱表1,在功能模式下,所述射頻接口包括11個管腳,所述控制接口包括7個管腳,所述模式選擇接口包括5個管腳。表1進一步地,請參閱表2,所述射頻接口具體包括4個數據輸出管腳,4個數據輸入管腳,1個發送使能管腳,1個接收使能管腳,1個數據傳輸隨路時鐘管腳,可用于同時進行上行鏈路、下行鏈路的通信數據傳輸;所述控制接口包括1個SPI片選信號管腳,1個SPI時鐘信號管腳,4個SPI數據管腳,1個SPI數據有效管腳,可用于寬范圍時鐘頻率下主控芯片對抗干擾基帶芯片進行配置與狀態觀測;所述模式選擇接口包括1個時鐘信號管腳,1個復位信號管腳,1個接收中斷信號管腳,1個發送中斷信號管腳,1個測試使能信號管腳,可用于選擇芯片工作所需的時鐘、復位以及中斷工作方式,具體的管腳序號、管腳名稱以及管腳描述如表2所示。表2圖1示出了芯片管腳復用結構示意圖,根據測試使能(TESTEN)的狀態,當測試使能無效時,焊盤(PAD)用作功能模式(func);當測試使能有效時,管腳用作測試模式(test),再根據測試模式選擇(TEST_MODE),管腳可用作掃描模式接口(scan),MBIST模式接口(MBIST),IO輸入測試接口(IOinput),IO輸出測試接口(IOoutput)。在邏輯掃描模式下,該衛星抗干擾通信基帶芯片包括:所述邏輯掃描接口,所述邏輯掃描接口包括22個管腳,所述邏輯掃描接口具體包括7個掃描輸入管腳,7個掃描輸出管腳,1個掃描使能管腳,1個comp使能管腳,1個occ模式管腳,1個掃描時鐘管腳,1個掃描復位管腳,2個測試模式選擇管腳,1個測試使能管腳。所述邏輯掃描接口的管腳分配,如表3所示,其中,“/”表示該管腳在此模式下未被使用。表3在MBIST模式下,所述MBIST接口包括19個管腳,所述MBIST接口具體包括1個存儲器內建自測試使能管腳,1個存儲器內建自測試失敗信號管腳,1個存儲器內建自測試完成信號管腳,1個移位使能管腳,1個misr時鐘管腳,7個misr輸出管腳,1個PLL(鎖相環)輸出信號管腳,1個PLL(鎖相環)鎖定信號管腳,1個存儲器內建自測試時鐘管腳,1個存儲器內建自測試復位管腳,2個測試模式選擇管腳,1個測試使能管腳。所述MBIST接口的管腳分配如表4所示,其中,“/”表示該管腳在此模式下未被使用。表4在輸入測試模式下,該衛星抗干擾通信基帶芯片包括:IO輸入接口,所述IO輸入接口包括23個管腳,所述IO輸入接口具體包括17個輸入信號管腳,1個與輸出管腳,1個或輸出管腳,2個測試模式選擇管腳,1個測試使能管腳。所述IO輸入接口的管腳分配如表5所示。表5在輸出測試模式下,該衛星抗干擾通信基帶芯片包括IO輸出接口,所述IO輸出接口包括23個管腳,所述IO輸出接口具體包括19個時鐘分頻輸出管腳,1個時鐘輸入管腳,2個測試模式選擇管腳,1個測試使能管腳,表6列舉了IO輸出接口的管腳分配。序號管腳名稱輸出測試模式下的信號名稱描述1ANTI_TXDATA0CLK_DIV_OUT時鐘分頻輸出2ANTI_TXDATA1CLK_DIV_OUT時鐘分頻輸出3ANTI_TXDATA2CLK_DIV_OUT時鐘分頻輸出4ANTI_TXDATA3CLK_DIV_OUT時鐘分頻輸出5ANTI_RXDATA0CLK_DIV_OUT時鐘分頻輸出6ANTI_RXDATA1CLK_DIV_OUT時鐘分頻輸出7ANTI_RXDATA2CLK_DIV_OUT時鐘分頻輸出8ANTI_RXDATA3CLK_DIV_OUT時鐘分頻輸出9ANTI_TXENCLK_DIV_OUT時鐘分頻輸出10ANTI_RXENCLK_DIV_OUT時鐘分頻輸出11ANTI_DATACLKCLK_DIV_OUT時鐘分頻輸出12ANTI_SPI_CSCLK_DIV_OUT時鐘分頻輸出13ANTI_SPI_SCLKCLK_DIV_OUT時鐘分頻輸出14ANTI_SPI_D0CLK_DIV_OUT時鐘分頻輸出15ANTI_SPI_D1CLK_DIV_OUT時鐘分頻輸出16ANTI_SPI_D2CLK_DIV_OUT時鐘分頻輸出17ANTI_SPI_D3CLK_DIV_OUT時鐘分頻輸出18ANTI_SPI_DATAVALIDCLK_DIV_OUT時鐘分頻輸出19ANTI_CLKCLK_IN時鐘輸入20ANTI_RESETCLK_DIV_OUT時鐘分頻輸出21ANTI_INT0TEST_MODE0測試模式選擇022ANTI_INT1TEST_MODE1測試模式選擇123ANTI_TESTENTESTEN測試使能表6本實用新型提供的提供一種衛星抗干擾通信基帶芯片,在既滿足衛星通信的功能,又滿足該衛星抗干擾通信基帶芯片的可測性要求下,對該芯片的管腳在功能模式和不同的測試模式下進行復用,精簡了管腳數目,降低了芯片生產成本,減少了芯片的封裝面積,降低了技術人員在封裝的過程中的時間成本和人力成本,并且有利于衛星通信設備小型化設計。在本實用新型的描述中,還需要說明的是,除非另有明確的規定和限定,術語“設置”、“安裝”、“相連”、“連接”應做廣義理解,例如,可以是固定連接,也可以是可拆卸連接,或一體地連接;可以是機械連接,也可以是電連接;可以是直接相連,也可以通過中間媒介間接相連,可以是兩個元件內部的連通。對于本領域的普通技術人員而言,可以具體情況理解上述術語在本實用新型中的具體含義。應注意到:相似的標號和字母在下面的附圖中表示類似項,因此,一旦某一項在一個附圖中被定義,則在隨后的附圖中不需要對其進行進一步定義和解釋。在本實用新型的描述中,需要說明的是,術語“中心”、“上”、“下”、“左”、“右”、“豎直”、“水平”、“內”、“外”等指示的方位或位置關系為基于附圖所示的方位或位置關系,或者是該實用新型產品使用時慣常擺放的方位或位置關系,僅是為了便于描述本實用新型和簡化描述,而不是指示或暗示所指的裝置或元件必須具有特定的方位、以特定的方位構造和操作,因此不能理解為對本實用新型的限制。此外,術語“第一”、“第二”、“第三”等僅用于區分描述,而不能理解為指示或暗示相對重要性。以上所述僅為本實用新型的優選實施例而已,并不用于限制本實用新型,對于本領域的技術人員來說,本實用新型可以有各種更改和變化。凡在本實用新型的精神和原則之內,所作的任何修改、等同替換、改進等,均應包含在本實用新型的保護范圍之內。以上所述僅為本實用新型的優選實施例而已,并不用于限制本實用新型,對于本領域的技術人員來說,本實用新型可以有各種更改和變化。凡在本實用新型的精神和原則之內,所作的任何修改、等同替換、改進等,均應包含在本實用新型的保護范圍之內。應注意到:相似的標號和字母在下面的附圖中表示類似項,因此,一旦某一項在一個附圖中被定義,則在隨后的附圖中不需要對其進行進一步定義和解釋。以上所述,僅為本實用新型的具體實施方式,但本實用新型的保護范圍并不局限于此,任何熟悉本
技術領域:
的技術人員在本實用新型揭露的技術范圍內,可輕易想到變化或替換,都應涵蓋在本實用新型的保護范圍之內。因此,本實用新型的保護范圍應所述以權利要求的保護范圍為準。當前第1頁1 2 3