本發明是關于一種主動元件陣列基板。
背景技術:
隨著顯示科技的發展,對于顯示品質的要求也逐漸提升,目前,窄邊框甚至無邊框是現有的顯示領域的發展趨勢。為了使顯示裝置實現窄邊框的設計,一般采用將柵極驅動電路整合于陣列基板上(Gate On Array;GOA)的技術。也就是將柵極驅動電路設置于陣列基板的有效顯示區域的兩側,通過雙邊交叉驅動,依次對各列柵線進行掃描,以實現畫面顯示。如此一來,陣列基板的中央區域為有效顯示區域,陣列基板的邊緣區域為非顯示區,非顯示區的形式呈口字型,因此非顯示區也稱為邊框區域。
隨著對顯示面板美觀性要求的進一步提升,顯示面板的邊框尺寸需要越小越好,以達到超窄邊框,甚至是無邊框設計目的。因此,如何進一步減小顯示裝置的邊框的寬度,是本領域技術人員極待解決的技術問題。
技術實現要素:
本發明的多個實施方式中,通過設置柵極驅動器與源極驅動器為于主動區的同一側,并搭配連接柵極驅動器與柵極線的柵極信號傳遞線,達到窄邊框的效果。通過由近至遠依序掃描對應的柵極信號傳遞線,可以在波形失真最小的情況下,驅動像素單元。
根據本發明的部份實施方式中,主動元件陣列基板包含基板、多個像素單元、源極驅動器、至少一柵極驅動器、多個數據線、多個柵極線以及多個柵極信號傳遞線。基板具有主動區與周邊區。像素單元設置于基板的主動區。源極驅動器設置于周邊區。柵極驅動器設置于周邊區,其中柵極驅動器與源極驅動器分別設置于主動區的同一側或相對兩側。數據線分別電性連接像素單元,其中數據線連接至源極驅動器。柵極線設置于基板的主動區且與數據線交錯,其中柵極線電性連接像素單元。柵極信號傳遞線實質平行于數據線且分別電性連接柵極線,其中柵極信號傳遞線連接至柵極驅動器,其中柵極驅動器依柵極線至柵極驅動器的距離由近至遠依序掃描對應的柵極信號傳遞線。
于本發明的部份實施方式中,主動元件陣列基板更包含多個連接點,設置于主動區內,分別電性連接柵極信號傳遞線至柵極線,至少部分的柵極線的中心與所對應的連接點之間的距離與至少部分的柵極線與該至少部分的柵極線所連接的柵極驅動器之間的距離呈負相關關系。
于本發明的部份實施方式中,柵極線包含遠柵極線,主動元件陣列基板包含遠連接點,遠連接點連接遠柵極線至柵極驅動器,其中遠連接點鄰近于遠柵極線的中心,柵極線沿一方向延伸,遠連接點與遠柵極線的中心的距離小于三個像素單元于方向上的像素長度。
于本發明的部份實施方式中,柵極驅動器的數量為多個,柵極驅動器包含一第一柵極驅動器與一第二柵極驅動器,柵極信號傳遞線包含多個第一柵極信號傳遞線以及多個第二柵極信號傳遞線,第一柵極信號傳遞線分別連接第一柵極驅動器,第二柵極信號傳遞線分別連接第二柵極驅動器。
于本發明的部份實施方式中,主動元件陣列基板更包含多個連接點,設置于主動區內,分別連接柵極信號傳遞線與柵極線,其中連接點以V型排列。
于本發明的部份實施方式中,主動元件陣列基板更包含輔助柵極驅動器、多個輔助柵極信號傳遞線以及多個輔助連接點。輔助柵極驅動器設置于周邊區。輔助柵極信號傳遞線實質平行于數據線,其中輔助柵極信號傳遞線連接至輔助柵極驅動器。輔助連接點設置于主動區內,分別連接輔助柵極信號傳遞線與柵極線,其中柵極驅動器與輔助柵極驅動器分別位于主動區的相對兩側。
于本發明的部份實施方式中,柵極線包含一輔助遠柵極線,輔助連接點包含輔助遠連接點,輔助連接點連接輔助遠柵極線至輔助柵極驅動器,其中柵極線沿一方向延伸,輔助遠連接點與輔助遠柵極線的中心的距離小于三個像素單元于該方向上的像素長度。
于本發明的部份實施方式中,輔助連接點以V型排列。
于本發明的部份實施方式中,輔助數據線、輔助柵極信號傳遞線與柵極信號傳遞線平均設置。
于本發明的部份實施方式中,每一數據線電性連接至少二列的像素單元。
附圖說明
圖1是根據本發明的第一實施方式的主動元件陣列基板的上視示意圖。
圖2是根據本發明的第二實施方式的主動元件陣列基板的上視示意圖。
圖3是根據本發明的第三實施方式的主動元件陣列基板的上視示意圖。
圖4是根據本發明的第四實施方式的主動元件陣列基板的上視示意圖。
圖5是根據本發明的第五實施方式的主動元件陣列基板的上視示意圖。
圖6是根據本發明的第六實施方式的主動元件陣列基板的上視示意圖。
圖7是根據本發明的第七實施方式的主動元件陣列基板的上視示意圖。
圖8是根據本發明的第八實施方式的主動元件陣列基板的上視示意圖。
圖9是根據本發明的部分實施方式的主動元件陣列基板的上視操作示意圖。
其中,附圖標記:
100:主動元件陣列基板 180:連接點
110:基板 180a:遠連接點
120:像素單元 182:第一連接點
120R、120G、120B:像素單元 184、184d:第二連接點
120’、120”、120”’:末端像素 190:輔助柵極信號傳遞線
單元 200:輔助連接點
1201~1209:像素單元 200a:輔助遠連接點
130:源極驅動器 210:輔助柵極驅動器
140:柵極驅動器 TT:薄膜晶體管
142:第一柵極驅動器 PE:像素電極
144:第二柵極驅動器 Cst:儲存電容
150:數據線 Clc:液晶電容
150a~150c:數據線 AR:主動區
160:柵極線 PR:周邊區
160a~160c:柵極線 DR:方向
162a~162d:第一柵極線 D1~D5:距離
164a~164d:第二柵極線 L1~L3:距離
170:柵極信號傳遞線 S1:空間
172a~172d:第一柵極信號傳遞線 PL:像素長度
174a~174d:第二柵極信號傳遞線 SR:掃描方向
CL:控制信號線
具體實施方式
以下將以圖式揭露本發明的多個實施方式,為明確說明起見,許多實務上的細節將在以下敘述中一并說明。然而,應了解到,這些實務上的細節不應用以限制本發明。也就是說,在本發明部分實施方式中,這些實務上的細節是非必要的。此外,為簡化圖式起見,一些現有慣用的結構與元件在圖式中將以簡單示意的方式為之。
圖1是根據本發明的第一實施方式的主動元件陣列基板100的上視示意圖。主動元件陣列基板100包含基板110、多個像素單元120、源極驅動器130、至少一柵極驅動器140、多個數據線150、多個柵極線160以及多個柵極信號傳遞線170。基板110具有主動區AR與周邊區PR,其中周邊區PR位于主動區AR周邊,舉例而言,周邊區PR可圍繞或環繞主動區AR周邊,亦或位于主動區AR的一側邊、兩側邊或三側邊,即坐落于基板110的主動區AR以外的全部或部分區域皆可視為周邊區PR。于本實施例中,像素單元120陣列排列于基板110的主動區AR。雖然在此像素單元120以長方形表示,但本發明不以此為限,像素單元120亦可因不同需求而有不同形狀的排列方式,如蜂窩狀或菱格紋。
于圖1的實施例中,源極驅動器130與柵極驅動器140則設置于周邊區PR,其中柵極驅動器140與源極驅動器130分別設置于主動區AR的同一側或相對兩側。數據線150與柵極線160分別電性連接各像素單元120,其中數據線150自基板110的主動區AR延伸至基板110的周邊區PR,以連接至源極驅動器130。柵極線160則設置于基板110的主動區AR,且與數據線150交錯。于本實施例中,柵極信號傳遞線170實質平行于數據線150且分別電性連接柵極線160,其中柵極信號傳遞線170自基板110的主動區AR延伸至基板110的周邊區PR,以連接至柵極驅動器140。柵極驅動器140依柵極線160至柵極驅動器140的距離由近至遠依序掃描對應的柵極信號傳遞線170。于此,以箭號表示柵極驅動器140的掃描方向SR。
如此一來,通過由近至遠依序掃描對應的柵極信號傳遞線170,可以在波形失真最小的情況下,驅動像素單元120。此一實施例的柵極掃描傳遞方式單純(單一方向),使得電路布局比較簡單容易。此外,于部分實施方式中,主動元件陣列基板100還包含有控制信號線CL,源極驅動器130通過控制信號線CL提供控制信號給予柵極驅動器140,于本實施方式中,控制信號線CL可以設置于主動區AR兩側的周邊區PR,控制信號可以雙邊驅動,推力較足。
本文中,柵極信號傳遞線170實質平行于數據線150,其中“實質平行”指柵極信號傳遞線170整體的指向與數據線150整體的指向大致相同,并非用于限定柵極信號傳遞線170與數據線150局部的指向相同。于本發明的多個實施方式中,數據線150的延伸方向可以隨著像素單元120的排列方式而變化,柵極信號傳遞線170亦可以隨之變化。舉例而言,當像素單元120為蜂窩狀或菱格紋時,數據線150與柵極信號傳遞線170可以是鋸齒型或閃電型,其中數據線150與柵極信號傳遞線170的局部形狀可以相同或不同。
于本發明的部份實施方式中,每一柵極線160電性連接至每一行的多個像素單元120,每一數據線150電性連接至少二列的像素單元120。換句話說,多列的像素單元120共用一數據線150且以不同的柵極線160控制。如此一來,相鄰的數據線150之間能有足夠的空間S1,以設置柵極信號傳遞線170。
于部分實施方式中,可以在相近的三列的像素單元120中,設置一數據線150對應其中一列的位置,設置柵極信號傳遞線170對應其中二列的位置。舉例而言,如圖1所示,相近的三列的像素單元120R、120G、120B共用一數據線150,數據線150對應像素單元120R的位置,二條柵極信號傳遞線170分別對應像素單元120R、120B的位置。藉此,可以在不改變制程的層體數量下,將柵極驅動器140設置于主動區AR的上下側(與源極驅動器130同側或相對側),達到窄邊框的效果。于本實施方式中,共用數據線的三列的像素單元120可以是相鄰的,其中不設置有其他像素單元120,但不應以此限制本發明的范圍。于其他實施方式中,通過適當的電路結構設計,共用數據線的三列的像素單元120可以是不相鄰的,其中可設置有其他像素單元120。于部分實施方式中,因共用數據線150的因素,柵極線160的數量可能大于數據線150的數量。共用數據線150的操作方法將在最后圖9中介紹,在此先不多言。
于部分實施方式中,數據線150與柵極信號傳遞線170由同一導電層經圖案化設置。具體而言,數據線150與柵極信號傳遞線170由同一導電材料所形成,且皆形成或設置于相同材料或相同水平面上,亦即可使用同一道光罩與制程而同層制作。相較之下,柵極線160并不與數據線150同層設置,柵極線160與數據線150可由相同或不同材料形成。于部分實施方式中,數據線150與柵極信號傳遞線170所在的層體與柵極線160之間由一介電層(未繪示)分隔開來,介電層包含多個接觸洞(未繪示),進而構成主動元件陣列基板100的多個連接點180。詳言之,形成柵極信號傳遞線170時,則其材料填入介電層的接觸洞而形成連接點180,使得柵極信號傳遞線170可通過接觸洞而與柵極線160所接觸。于本實施例中,連接點180設置于主動區AR內,分別電性連接柵極信號傳遞線170至柵極線160。
應了解到,基板110上可以設有多個絕緣層體,以協助各個導電元件構成可運行的電路結構。數據線150與像素單元120之間可以設有絕緣層(未繪示),且該絕緣層亦可具有開口,以供數據線150與像素單元120的電性連接。同樣地,柵極線160與像素單元120之間可以設有多個絕緣層(未繪示),且這些絕緣層亦可具有開口,以供柵極線160與像素單元120的電性連接。至此,柵極信號傳遞線170與像素單元120并不直接電性連接,柵極信號傳遞線170至少通過柵極線160而電性連接像素單元120。絕緣層的設置有多種可能的實施方式,在此不一一敘述介紹。
于部分實施方式中,舉例而言,基板110材質可為玻璃、石英、陶瓷、金屬、合金或聚亞酰胺(polyimide;PI)、聚對苯二甲酸乙二酯(polyethylene terephthalate;PET)、聚萘二甲酸乙二酯(polyethylene naphthalate;PEN)、聚酰胺(polyamide;PA)等有機材料或其它合適的材料或上述至少兩種材料的結合。
于部分實施方式中,像素單元120可包含主動元件、像素電極等其他設置。于部分實施方式中,主動元件陣列基板100為整合彩色濾光片陣列與薄膜晶體管陣列(color filter on array;COA)的基板,各個像素單元120R、120G、120B可包含對應顏色的彩色濾光單元,例如紅色濾光單元、綠色濾光單元以及藍色濾光單元。
圖2是根據本發明的第二實施方式的主動元件陣列基板100的上視示意圖。本實施方式與圖1的實施方式相似,差別在于:本實施方式中,柵極驅動器140包含第一柵極驅動器142與第二柵極驅動器144。柵極信號傳遞線170包含多個第一柵極信號傳遞線172a~172d以及多個第二柵極信號傳遞線174a~174d,第一柵極信號傳遞線172a~172d連接第一柵極驅動器142,第二柵極信號傳遞線174a~174d連接第二柵極驅動器144。
詳細而言,于本實施方式中,連接點180包含多個第一連接點182以及多個第二連接點184,柵極線160包含第一柵極線162a~162d與第二柵極線164a~164d。多個第一連接點182分別將第一柵極信號傳遞線172a~172d各自電性連接至第一柵極線162a~162d,多個第二連接點184分別將第二柵極信號傳遞線174a~174d各自電性連接至第二柵極線164a~164d。
于本發明的部份實施方式中,第一柵極驅動器142與第二柵極驅動器144交替掃描第一柵極信號傳遞線172a~172d以及第二柵極信號傳遞線174a~174d。至此,設計第一柵極線162a~162d與第二柵極線164a~164d交替排列,可以使第一柵極驅動器142與第二柵極驅動器144z分別依第一柵極線162a~162d與第二柵極線164a~164d至第一柵極驅動器142與第二柵極驅動器144的距離,且由距離近至遠依序掃描對應的第一柵極信號傳遞線172a~172d與第二柵極信號傳遞線174a~174d。具體而言,第一柵極線162a、第二柵極線164a、第一柵極線162b、第二柵極線164b、第一柵極線162c、第二柵極線164c、第一柵極線162d以及第二柵極線164d依序接收到柵極信號。其中第一柵極驅動器142與第二柵極驅動器144的掃描方向SR相同,皆為由左往右。
于此,第一柵極驅動器142與第二柵極驅動器144“交替掃描”指第一柵極驅動器142與第二柵極驅動器144交替地提供各自信號。換句話說,第一柵極驅動器142與第二柵極驅動器144在不同時間點提供各自信號。舉例而言,將依時段切割為第一至第八時序,在第一時序,第一柵極驅動器142提供信號給第一柵極線162a;在第二時序,第二柵極驅動器144提供信號給第二柵極線164a;在第三時序,第一柵極驅動器142提供信號給第一柵極線162b;在第四時序,第二柵極驅動器144提供信號給第二柵極線164b;在第五時序,第一柵極驅動器142提供信號給第一柵極線162c;在第六時序,第二柵極驅動器144提供信號給第二柵極線164c;在第七時序,第一柵極驅動器142提供信號給第一柵極線162d;在第八時序,第二柵極驅動器144提供信號給第二柵極線164d。
本實施方式的其他細節大致如同圖1的實施方式,在此不再贅述。
圖3是根據本發明的第三實施方式的主動元件陣列基板100的上視示意圖。本實施方式與圖2的實施方式相似,差別在于:本實施方式中,至少部分的柵極線160的中心與所對應的連接點180之間的距離與該至少部分的柵極線160與該至少部分的柵極線160所連接的柵極驅動器140之間的距離呈負相關關系。具體而言,每一第一柵極線162a~162d的中心與所對應的每一第一連接點182之間的距離與所述每一第一柵極線162a~162d與第一柵極驅動器142之間的距離呈負相關關系。同樣地,每一第二柵極線164a~164d的中心與所對應的每一第二連接點184之間的距離與所述每一第二柵極線164a~164d與第二柵極驅動器144之間的距離呈負相關關系。
于本文中,“柵極線的中心”指各個柵極線160于方向DR上的中心點,其中各個柵極線160的該中心點至該柵極線160兩端的距離相同。另外,于本文中,為方便說明起見,以方框來表示柵極驅動器140,方框表示柵極驅動器140及其相關電路元件分布的范圍,并不僅限于柵極驅動器140內的集成電路裝置。理想上,此柵極驅動器140的底邊平行于方向DR,而使“柵極線160與該柵極線160所連接的柵極驅動器140之間的距離”是以同一參考線(即柵極驅動器140的底邊)來考量。于部份實施方式中,方框可以緊鄰主動區AR,而使得“柵極線160與該柵極線160所連接的柵極驅動器140之間的距離”是以主動區AR與周邊區PR的界線來考量。
舉例而言,于一實施方式中,第一柵極線162b的中心與對應的第一連接點182之間具有距離D1,第一柵極線162b與第一柵極驅動器142之間具有距離L1;第一柵極線162c的中心與對應的第一連接點182之間具有距離D2,第一柵極線162c與第一柵極驅動器142之間具有距離L2。于此,距離D2小于距離D1,而距離L2大于距離L1,兩者呈現負相關關系。換言之,任兩柵極線中,當其中之一的柵極線中心至連接點的距離大于另一柵極線中心至連接點的距離時,其中之一的柵極線至柵極驅動器的距離則小于另一柵極線至柵極驅動器的距離。反之,任兩柵極線中,當其中之一的柵極線中心至連接點的距離小于另一柵極線中心至連接點的距離時,其中之一的柵極線至柵極驅動器的距離則大于另一柵極線至柵極驅動器的距離。
如此一來,柵極驅動器140的信號傳送至第一柵極線162b的末端像素單元120’的傳遞路徑長度大約為距離D1、距離L1以及第一柵極線162b長度的一半之和,柵極驅動器140的信號傳送至第一柵極線162c的末端像素單元120”的傳遞路徑長度大約為距離D2、距離L2以及第一柵極線162c長度的一半之和。有鑒于第一柵極線162b以及第一柵極線162c長度大致相同,通過上述負相關關系的設計,可使得距離D1與距離L1之和相較于距離D2與距離L2之和不會差異過大。如此一來柵極驅動器140的信號分別傳送至末端像素單元120’與末端像素單元120”的傳遞路徑長度亦不會差異過大,使得兩條傳遞路徑所面臨的阻抗可較為平均,進而降低波形失真的問題。
于部分實施方式中,可以設計第一柵極線162a~162d的中心與所對應的每一第一連接點182之間的距離與所述每一第一柵極線162a~162d與第一柵極驅動器142之間的距離之和實質上相同(舉例而言,距離D1與距離L1之和等于距離D2與距離L2之和),而使第一柵極驅動器142的信號傳送至每一第一柵極線162a~162d上的末端像素單元120的傳遞路徑長度實質相同。如此一來,可以更有效地降低波形失真的問題。
于另一實施方式中,第二柵極線164b的中心與對應的第二連接點184之間具有距離D3,第二柵極線164b與第二柵極驅動器144之間具有距離L3。于此,距離D3大于距離D2,而距離L3小于距離L2,兩者呈現負相關關系。然而,應了解到,因連接第一柵極驅動器142與第一柵極線162a~162d的電路配置與第二柵極驅動器144與第二柵極線164a~164d的電路配置本身并不相同,本質上有路徑的差異。舉例而言,于此,相較于第二柵極線164a~164d,第一柵極線162a~162d普遍較接近柵極驅動器140以及第一連接點182也較接近各個柵極線160的中心。因此,第一柵極線162a~162d與第一柵極線162a~162d并不一定遵守上述負相關關系的設置,例如距離D3大于距離D1,而距離L3大于距離L1,兩者不呈現負相關關系。
于本實施方式中,第一連接點182與第二連接點184大致上以V型排列,其中V型的尖端朝向遠離第一柵極驅動器142與第二柵極驅動器144的一側。具體而言,第一連接點182構成V型的一斜側(如圖3的左斜側),第二連接點184構成V型的另一斜側(如圖3的右斜側)。
于本實施例中,柵極線160包含一遠柵極線(如圖3的第二柵極線164d)與遠連接點(如圖3的第二連接點184d),遠柵極線為最遠離柵極驅動器140的柵極線160,而遠連接點則為連接遠柵極線至柵極驅動器,其中遠連接點鄰近于遠柵極線的中心。柵極線160沿方向DR延伸,遠連接點與遠柵極線的中心的距離D4小于三個像素單元120于方向DR上的像素長度PL,亦即D4小于3PL。換句話說,設計上,最遠離柵極驅動器140的柵極線160的中心與其對應的連接點180之間的距離小于三個像素單元120于方向DR上的像素長度PL。如此一來,最遠離柵極驅動器140的柵極線160(在此為第二柵極線164d)所連接的末端像素單元120”’的傳遞路徑較為平均,使得信號傳遞路徑所面臨的阻抗較為平均,以降低波形失真的問題。
在上述的設置下,第一柵極驅動器142與第二柵極驅動器144分別由外往內掃描交替掃描第一柵極信號傳遞線172a~172d以及第二柵極信號傳遞線174a~174d,進而由近至遠掃描交替掃描第一柵極線162a~162d與第二柵極線164a~164d。此處,“由近至遠”依第一柵極線162a~162d與第二柵極線164a~164d至第一柵極驅動器142與第二柵極驅動器144的距離而判別遠近,“由外往內”指由主動區AR兩側的周邊區PR往主動區AR的方向。具體而言,第一柵極線162a、第二柵極線164a、第一柵極線162b、第二柵極線164b、第一柵極線162c、第二柵極線164c、第一柵極線162d以及第二柵極線164d依序接收到柵極信號。此外,第一柵極驅動器142與第二柵極驅動器144的掃描方向SR為相反。本實施方式的其他細節大致如前述實施方式所述,在此不再贅述。
圖4是根據本發明的第四實施方式的主動元件陣列基板100的上視示意圖。本實施方式與圖3的實施方式相似,差別在于:本實施方式中,第一連接點182與第二連接點184大致以V型排列,其中V型的尖端朝向第一柵極驅動器142與第二柵極驅動器144。
如此一來,第一柵極驅動器142與第二柵極驅動器144分別由內往外、由近至遠掃描交替掃描第一柵極信號傳遞線172a~172d以及第二柵極信號傳遞線174a~174d。此外,第一柵極驅動器142與第二柵極驅動器144的掃描方向SR為相反。本實施方式的其他細節大致如前述實施方式所述,在此不再贅述。
圖5是根據本發明的第五實施方式的主動元件陣列基板100的上視示意圖。本實施方式與圖3的實施方式相似,差別在于:本實施方式中,柵極驅動器140與源極驅動器130分別設置于主動區AR的同一側。
同樣地,第一連接點182與第二連接點184大致以V型排列,其中V型的尖端朝向遠離第一柵極驅動器142與第二柵極驅動器144的一側。如此一來,第一柵極驅動器142與第二柵極驅動器144分別由外往內、由近至遠掃描交替掃描第一柵極信號傳遞線172a~172d以及第二柵極信號傳遞線174a~174d。此外,第一柵極驅動器142與第二柵極驅動器144的掃描方向SR不同。
本實施方式的其他細節大致如前所述,在此不再贅述。
圖6是根據本發明的第六實施方式的主動元件陣列基板100的上視示意圖。本實施方式與圖3的實施方式相似,差別在于:本實施方式中,第一柵極信號傳遞線172a~172c、第二柵極信號傳遞線174a~174c以及數據線150并非平均設置,且第一柵極信號傳遞線172a~172c與第二柵極信號傳遞線174a~174c設置鄰近于柵極線160的中心。
于本文中,“非平均設置”表示元件的分布位置是不均勻的,舉例而言,柵極信號傳遞線170(包含第一柵極信號傳遞線172a~172c以及第二柵極信號傳遞線174a~174c)以及數據線150中,至少有兩個相鄰的元件的間距是不同的。相對地,于本文中,“平均設置”表示元件的分布位置是均勻的,舉例而言,于圖1至圖5的實施方式中,柵極信號傳遞線170(包含第一柵極信號傳遞線172a~172d以及第二柵極信號傳遞線174a~174d)以及數據線150中,任兩相鄰的元件的間距是相同的。
如前所述,本發明的部分實施方式中,多列的像素單元120共用一數據線150,而使得相鄰的數據線150之間,有足夠的空間S1,以供設置柵極信號傳遞線170。于此,柵極信號傳遞線170選擇性設置于部分的空間S1中,以求縮減每一柵極線160的中心與所對應的每一連接點180之間的距離。如此一來,來自柵極驅動器140的信號所面臨的阻抗可盡可能地縮減,以降低波形失真的問題。本實施方式的其他細節大致如前所述,在此不再贅述。
圖7是根據本發明的第七實施方式的主動元件陣列基板100的上視示意圖。本實施方式與圖3的實施方式相似,差別在于:本實施方式中,第一柵極信號傳遞線172a~172c、第二柵極信號傳遞線174a~174c以及數據線150并非平均設置。如前所述,本發明的部分實施方式中,多列的像素單元120共用一數據線150,而使得相鄰的數據線150之間,有足夠的空間S1,以供設置柵極信號傳遞線170。于部分實施方式中,可以在相近的三列的像素單元120中,設置一數據線150對應其中一列的位置,設置柵極信號傳遞線170(第一柵極信號傳遞線172a~172c以及第二柵極信號傳遞線174a~174c)對應其中一列的位置。舉例而言,如圖7所示,相近的三列的像素單元120R、120G、120B共用一數據線150,數據線150對應像素單元120R的位置,第一柵極信號傳遞線172a~172c以及第二柵極信號傳遞線174a~174c則對應像素單元120G的位置。如此一來,像素單元120B上并沒有設置柵極信號傳遞線170或數據線150,而非為平均設置。實際應用上不應以此限制本發明的范圍。于其他實施方式中,可在部分的像素單元120B上設置柵極信號傳遞線170或數據線150,并在另一部分的像素單元120B上不設置柵極信號傳遞線170或數據線150,像素單元120R、120G亦可以相應調整配置。
于本實施方式中,共用數據線的三列的像素單元120可以是相鄰的,其中不設置有其他像素單元120,但不應以此限制本發明的范圍。于其他實施方式中,通過適當的電路結構設計,共用數據線的三列的像素單元120可以是不相鄰的,其中可設置有其他像素單元120。
本實施方式的其他細節大致如前所述,在此不再贅述。
圖8是根據本發明的第八實施方式的主動元件陣列基板100的上視示意圖。本實施方式與圖7的實施方式相似,差別在于:本實施方式中,主動元件陣列基板100更包含多個輔助柵極信號傳遞線190以及多個輔助連接點200。輔助柵極信號傳遞線190實質平行于數據線150,其中輔助柵極信號傳遞線190自主動區AR延伸至周邊區PR以連接至輔助柵極驅動器210。輔助連接點200設置于主動區AR內,分別連接輔助柵極信號傳遞線190與柵極線160,其中柵極驅動器140與輔助柵極驅動器210分別設置于主動區AR的相對兩側。
如前所述,本發明的部分實施方式中,多列的像素單元120共用一數據線150,而使得相鄰的數據線150之間,有足夠的空間S1,以供設置柵極信號傳遞線170與輔助柵極信號傳遞線190。于此,相近的三列的像素單元120共用一數據線150。于部分實施方式中,可以在相近的三列的像素單元120中,設置一數據線150對應其中一列的位置,設置柵極信號傳遞線170對應其中一列的位置,設置輔助柵極信號傳遞線190對應其中一列的位置。舉例而言,數據線150對應像素單元120R的位置,柵極信號傳遞線170對應像素單元120G的位置,輔助柵極信號傳遞線190對應像素單元120B的位置。
于本發明的部份實施方式中,柵極驅動器140由外往內依序掃描,而使第一柵極線162a、第二柵極線164a、第一柵極線162b、第二柵極線164b、第一柵極線162c、第二柵極線164c、第一柵極線162d以及第二柵極線164d依序接收到柵極信號。
于本發明的部份實施方式中,輔助柵極驅動器210由內往外依序掃描,而使第一柵極線162a、第二柵極線164a、第一柵極線162b、第二柵極線164b、第一柵極線162c、第二柵極線164c、第一柵極線162d以及第二柵極線164d依序接收到輔助柵極信號。于部分實施方式中,輔助柵極驅動器210與柵極驅動器140的掃描方向相反。輔助柵極驅動器210與柵極驅動器140可同時運作。如此一來,當傳遞路徑過遠而使各個柵極線160難以從柵極驅動器140接收到適當的柵極信號時,輔助柵極驅動器210可以通過輔助柵極信號190提供柵極線160適當的信號。
于此,“由外往內”指由主動區AR兩側的周邊區PR往主動區AR的方向。“由內往外”指由主動區AR往主動區AR兩側的周邊區PR的方向。
于本發明的部份實施方式中,柵極線160包含一輔助遠柵極線(如圖8的第一柵極線162a),輔助遠柵極線為最遠離輔助柵極驅動器210,輔助連接點200包含輔助遠連接點200a,輔助遠連接點200a連接輔助遠柵極線至最遠離輔助柵極驅動器210,其中輔助遠連接點200a鄰近于輔助遠柵極線的中心。于此,輔助遠連接點200a與輔助遠柵極線的中心的距離D5小于三個像素單元120的像素長度PL,亦即D5小于3PL。換句話說,設計上,最遠離輔助柵極驅動器210的柵極線160的中心與其對應的輔助連接點200之間的距離小于三個像素單元120的像素長度PL。如此一來,可降低最遠離輔助柵極驅動器210的柵極線160(在此為第一柵極線162a)所連接的末端像素單元120”’的傳遞路徑,使得各個像素單元120信號傳遞路徑所面臨的阻抗較為平均,以降低波形失真的問題。
同樣地,于此,柵極線160包含一遠柵極線(如圖8的第二柵極線164c),遠柵極線為最遠離柵極驅動器140的柵極線160,而遠連接點180a連接遠柵極線至柵極驅動器,其中遠連接點180a鄰近于遠柵極線(的中心。遠連接點180a與遠柵極線的中心的距離小于三個像素單元120的像素長度PL。
于此,連接點180與輔助連接點200以不同斜線圖案表示,但兩者結構上可以完全相同。連接點180與輔助連接點200分別以V型排列,其中連接點180的V型尖端朝向輔助柵極驅動器210,輔助連接點200的V型尖端朝向柵極驅動器140。
于本實施方式中,柵極信號傳遞線170、輔助柵極信號傳遞線190以及數據線150平均設置。換句話說,柵極信號傳遞線170、輔助柵極信號傳遞線190以及數據線150中,任兩相鄰的元件的間距是相同的,當然不應以此限制本發明的范圍。于其他實施方式中,柵極信號傳遞線170、輔助柵極信號傳遞線190以及數據線150亦可采用非平均設置。
本實施方式的其他細節大致如前所述,在此不再贅述。
圖9是根據本發明的部分實施方式的主動元件陣列基板100的上視操作示意圖。柵極線160包含柵極線160a~160c,數據線150包含數據線150a~150c,像素單元1201~1209分別包含薄膜晶體管TT以及像素電極PE,舉例而言,薄膜晶體管TT例如為低溫多晶硅(Low Temperature Poly-silicon;簡稱LTPS)薄膜晶體管,其中像素電極PE連接薄膜晶體管TT的漏極。主動元件陣列基板100可與液晶顯示介質搭配,如圖所示,像素電極PE連接液晶電容Clc。于部分實施方式中,像素電極PE可連接至儲存電容Cst,以維持其電位的穩定。
于此,像素單元1201~1209分別以三個為一組設置。舉例而言,如圖9所示,像素單元1207的薄膜晶體管TT的源極連接數據線150a,像素單元1205的薄膜晶體管TT的源極連接像素單元1207的薄膜晶體管TT的漏極,像素單元1203的薄膜晶體管TT的源極連接像素單元1205的薄膜晶體管TT的漏極,其中像素單元1203、1205、1207分別電性連接柵極線160a~160c。
于此,如前所述,柵極線160a~160c分別通過連接點180電性連接柵極信號傳遞線170a~170c,而電性連接至柵極驅動器。
如此一來,通過分別電性連接柵極線160a~160c的柵極信號傳遞線170a~170c,可以使來自數據線150a的電信號分別充至像素單元1203、1205、1207的像素電極。舉例而言,若開啟柵極線160a~160c,則來自數據線150c的電信號將充至像素單元1203;若開啟柵極線160b~160c并關閉柵極線160a,則來自數據線150a的電信號將充至像素單元1205;若開啟柵極線160c并關閉柵極線160a~160b,則來自數據線150c的電信號將充至像素單元1207。至此,可以在共用數據線150c的情況下,操作像素單元1203、1205、1207。其他像素單元的控制亦可依此操作,在此不再贅述。
如前所述,主動元件陣列基板100可為整合彩色濾光片陣列與薄膜晶體管陣列(color filter on array;COA)的基板,各個像素單元120可包含對應顏色的彩色濾光單元。于此,像素單元1203、1205、1207可包含不同顏色的彩色濾光單元,例如綠色濾光單元、紅色濾光單元以及藍色濾光單元,在此以不同網點圖案表示。其他像素單元亦依此設置,在此不再贅述。
本發明的多個實施方式中,通過設置柵極驅動器與源極驅動器為于主動區的同一側,并搭配連接柵極驅動器與柵極線的柵極信號傳遞線,達到窄邊框的效果。通過由近至遠依序掃描對應的柵極信號傳遞線,可以在波形失真最小的情況下,驅動像素單元。
雖然本發明已以多種實施方式揭露如上,然其并非用以限定本發明,任何熟習此技藝者,在不脫離本發明的精神和范圍內,當可作各種的更動與潤飾,因此本發明的保護范圍當視后附的申請專利范圍所界定者為準。