柵極驅動器及使用其的顯示裝置的制造方法
【技術領域】
[0001]本公開涉及一種柵極驅動器及使用其的顯示裝置,且特別涉及一種具有功能類似于RS鎖存器的鎖存電路的柵極驅動器及使用其的顯示裝置。
【背景技術】
[0002]近來,像是液晶顯示器(liquid crystal display,LCD)以及有機發光二極管(organic Iight-Emitting d1de,0LED)顯示器的顯示裝置被廣泛地應用在便攜式計算機系統、電視及其他電子裝置當中。為了顯示圖像,顯示裝置需要柵極驅動器以執行掃描功會K。
[0003]然而,由于傳統柵極驅動器中使用了大量的晶體管以及信號輸入,柵極驅動器的布局面積以及功耗相當地大。因此,傳統的柵極驅動器并不適合用來發展窄邊或無邊框的顯示面板。
[0004]因此,如何提供一種具有較小布局面積以及較低功耗的柵極驅動器及使用其的顯示裝置,乃目前業界所致力的課題之一。
【發明內容】
[0005]本公開是有關一種柵極驅動器及使用其的顯示裝置。本公開的柵極驅動器/顯示裝置使用較少的元件以及輸入信號。因此,可減少本公開的柵極驅動器/顯示裝置的布局面積以及功耗。此外,本公開的柵極驅動器可使用在多區(mult1-zone)顯示裝置當中。由于柵極驅動器可針對多區顯示裝置的各個顯示區域分別執行適應性的掃描功能,故可降低多區顯示裝置的功耗。
[0006]依據本公開的一實施例,提供一種柵極驅動器。柵極驅動器包括彼此串接的多個柵極驅動電路,用以依序輸出多個第一柵極信號,其中這些柵極驅動電路中的第i級柵極驅動電路(i為整數)包括鎖存電路以及第一輸出電路。鎖存電路包括用以接收這些柵極驅動電路中的一第(1-Ι)級柵極驅動電路的這些第一柵極信號中的一第(1-Ι)個第一柵極信號的第一輸入、用以接收一第一時鐘信號的第二輸入、用以響應于該第(1-1)個第一柵極信號以及該第一時鐘信號輸出第一輸出信號的第一輸出、以及用以輸出第二輸出信號的第二輸出,該第二輸出信號該第一輸出信號的一反相信號。第一輸出電路用以輸出第i個第一柵極信號,其包括第一晶體管、第二晶體管以及電容。第一晶體管具有耦接至該第一輸出的控制端、耦接至用以接收第二時鐘信號的第一時鐘輸入的第一端、以及耦接至用以輸出該第i個第一柵極信號的第一輸出節點的第二端。第二晶體管具有耦接至該第二輸出的控制端、耦接至該第一輸出節點的第一端、以及耦接至參考信號的第二端。電容耦接于該第一晶體管的該控制端以及該第一輸出節點之間。
[0007]依據本公開的另一實施例,提供一種顯示裝置。顯示裝置包括用以顯示第一圖像的第一顯示區域、以及用以將多個第一柵極信號輸出至該第一顯示區域的第一柵極驅動器。第一柵極驅動器包括彼此串接的多個柵極驅動電路,用以依序輸出多個第一柵極信號,其中這些柵極驅動電路中的第i級柵極驅動電路α為整數)包括鎖存電路以及第一輸出電路。鎖存電路包括用以接收這些柵極驅動電路中的一第α-1)級柵極驅動電路的這些第一柵極信號中的一第(1-l)個第一柵極信號的第一輸入、用以接收一第一時鐘信號的第二輸入、用以響應于該第(1-l)個第一柵極信號以及該第一時鐘信號輸出第一輸出信號的第一輸出、以及用以輸出第二輸出信號的第二輸出,該第二輸出信號是該第一輸出信號的一反相信號。第一輸出電路用以輸出第i個第一柵極信號,其包括第一晶體管、第二晶體管以及電容。第一晶體管具有耦接至該第一輸出的控制端、耦接至用以接收第二時鐘信號的第一時鐘輸入的第一端、以及耦接至用以輸出該第i個第一柵極信號的第一輸出節點的第二端。第二晶體管具有耦接至該第二輸出的控制端、耦接至該第一輸出節點的第一端、以及耦接至參考信號的第二端。電容耦接于該第一晶體管的該控制端以及該第一輸出節點之間。
[0008]為了對本發明的上述及其他方面有更佳的了解,下文特舉優選實施例,并配合附圖,作詳細說明如下:
【附圖說明】
[0009]圖1繪示依據本公開的一實施例的顯示裝置。
[0010]圖2繪示依據本公開的一實施例的柵極驅動電路的電路圖。
[0011]圖3繪示依據本公開的一實施例的柵極驅動電路的信號波形。
[0012]圖4繪示依據本公開的一實施例的柵極驅動電路的電路圖。
[0013]圖5繪示依據本公開的一實施例的柵極驅動電路的電路圖。
[0014]圖6繪示依據本公開的一實施例的柵極驅動電路的信號波形。
[0015]圖7繪示依據本公開的一實施例的柵極驅動器。
[0016]圖8繪示依據本公開的一實施例的柵極驅動器的波形。
[0017]圖9繪示依據本公開的一實施例的柵極驅動器。
[0018]圖10繪示依據本公開的一實施例的柵極驅動器的波形。
[0019]圖11繪示依據本公開的一實施例的顯示裝置。
[0020]圖12繪示依據本公開一實施例的柵極驅動電路的電路圖。
[0021]圖13繪示依據本公開的一實施例的一例柵極驅動器。
[0022]圖14繪示依據本公開的一實施例的柵極驅動器的波形圖。
[0023]圖15繪示依據本公開的一實施例的顯示裝置。
[0024]圖16繪示依據本公開的一實施例的一例三區柵極驅動器。
[0025]圖17繪示依據本公開的一實施例的三區柵極驅動器的波形。
[0026]【符號說明】
[0027]100、1100、1500:顯示裝置
[0028]102:顯示面板
[0029]104、700、900、1104:柵極驅動器
[0030]106:數據驅動器
[0031]108、200、400、500、1108、1508、1510:柵極驅動電路
[0032]202,202f:鎖存電路
[0033]204、204’:第一輸出電路
[0034]1202:第二輸出電路
[0035]402、402’:初始化電路
[0036]1104:雙區柵極驅動器
[0037]1502:三區柵極驅動器
[0038]1504:第一柵極驅動器
[0039]1506:第二柵極驅動器
[0040]CDA:凸形顯示區域
[0041]DAl:第一顯示區域
[0042]DA2:第二顯示區域
[0043]DA3:第三顯示區域
[0044]CLKA、CLKB、CLKC、CLKD、CLKE、CLKF、CLKG、CLK ’:時鐘信號
[0045]CLR:清除信號
[0046]CLear:清除端
[0047]ΙΤ1、ΙΤΓ:第一初始化晶體管
[0048]IT2、IT2’:第二初始化晶體管
[0049]INl:第一輸入
[0050]ΙΝ2:第二輸入
[0051]OUTl:第一輸出
[0052]0UT2:第二輸出
[0053]OUT:第一輸出節點
[0054]OUT’:第二輸出節點
[0055]CLKl:第一時鐘信號
[0056]CLK2:第二時鐘信號
[0057]S1:第一輸出信號
[0058]S2:第二輸出信號
[0059]VGL:參考信號
[0060]Tl?T8:第一至第八晶體管
[0061]Tl’?T6’:第一至第六晶體管
[0062]N1、N2、N1,、N2,:控制端
[0063]V(Nl)、V(N2)、V(N1,)、V(N2,):控制端的電壓電平
[0064]C:電容
[0065]CL:第一時鐘輸入
[0066]CL’:第二時鐘輸入
[0067]DL (I)-DL (η):數據線
[0068]GL(I)?GL (m):柵極線
[0069]D⑴-D (η):數據信號
[0070]G(I)-G (m):第一柵極信號
[0071]G’⑴?G’ (m):第二柵極信號
[0072]G”⑴?G” (m):第三柵極信號
[0073]PU:像素單元
[0074]Clc:液晶電容
[0075]TFT:薄膜晶體管
【具體實施方式】
[0076]以下提出實施例進行詳細說明,實施例僅用以作為范例說明,并不會限縮本公開欲保護的范圍。此外,實施例中的附圖省略不必要的元件,以清楚顯示本公開的技術特點。
[0077]圖1繪示依據本公開的一實施例的顯示裝置100。液晶顯示裝置100包括顯示面板102、柵極驅動器104以及數據驅動器106。顯示面板102包括多個排列成矩陣的像素單元PU,用以顯示圖像。在一實施例中,各個像素單元HJ由一柵極線GL (i)以及一數據線DL(i)的交點所定義,其中i為整數。各個像素單元PU例如包括液晶電容Clc以及薄膜晶體管TFT。柵極驅動器104用以驅動顯示面板102的柵極線GL (I) -GL (m),其中m大于或等于i的整數。如圖1所示,柵極驅動器104包括彼此串接(cascade-connected)的多個柵極驅動電路108,用以依序輸出多個第一柵極信號G(l)-G(m)。此些柵極驅動電路108所輸出的第一柵極信號G(l)-G(m)可用來切換像素單元HJ的薄膜晶體管TFT。數據驅動器106