移位寄存器、柵線集成驅動電路、其驅動方法及顯示裝置的制造方法
【技術領域】
[0001]本發明涉及顯示技術領域,尤指一種移位寄存器、柵線集成驅動電路、其驅動方法及顯示裝置。
【背景技術】
[0002]在科技發展日新月異的現今時代中,液晶顯示器已經廣泛地應用在電子顯示產品上,如電視機、計算機、手機及個人數字助理等。液晶顯示器包括數據驅動器(SourceDriver)、柵極驅動裝置(Gate Driver)及液晶顯示面板等。其中,液晶顯示面板中具有像素陣列,而柵極驅動裝置用以依序開啟像素陣列中對應的像素行,以將數據驅動器輸出的像素數據傳輸至像素,進而顯示待顯圖像。
[0003]目前,柵極驅動裝置一般通過陣列工藝形成在液晶顯示器的陣列基板上,即陣列基板行驅動(Gate Driver on Array,GOA)工藝,這種集成工藝不僅節省了成本,而且可以做到液晶面板(Panel)兩邊對稱的美觀設計,同時,也省去了柵極集成電路(ICJntegratedCircuit)的綁定(Bonding)區域以及扇出(Fan-out)的布線空間,從而可以實現窄邊框的設計;并且,這種集成工藝還可以省去柵極掃描線方向的Bonding工藝,從而提高了產能和良率。
[0004]現有的柵極驅動裝置通常由多個級聯的移位寄存器構成;其中各級移位寄存器的信號輸出端所輸出信號一般是由上拉節點和時鐘信號控制的,每一級移位寄存器的輸出信號作為下一級移位寄存器的輸入信號,并作為上一級移位寄存器的復位信號。
[0005]通常柵極集成電路中的柵極驅動芯片可以支持柵極全開功能,即在靜電(ESD)發生或者關機時將所有柵極輸入信號全部打開,從而對存儲電容進行放電,規避異常情況下的殘影等畫面異常顯示的問題。但是對于傳統的GOA電路來說,由于下一級移位寄存器的輸出高電平時會使得上一級移位寄存器輸出端輸出低電平,因此邏輯上無法實現,客觀上造成GOA電路中所有的移位寄存器無法全部打開進行放噪,產生異常顯示。
【發明內容】
[0006]有鑒于此,本發明實施例提供一種移位寄存器、柵線集成驅動電路、其驅動方法及顯示裝置,當關機瞬間或者檢測到靜電發生時,可以實現移位寄存器全部打開進行放噪的功能。
[0007]因此,本發明實施例提供了一種移位寄存器,包括:包括:輸入模塊,輸出模塊,下拉驅動模塊,下拉模塊,復位模塊;其中,
[0008]所述輸入模塊的第一端與信號輸入端連接、第二端與第一節點連接;所述輸入模塊用于在所述信號輸入端的控制下,控制所述第一節點的電位;
[0009]所述輸出模塊的第一端與所述第一節點連接、第二端與第一信號控制端連接、第三端與信號輸出端連接;所述輸出模塊用于在所述第一節點的控制下,將所述第一信號控制端的信號通過所述信號輸出端輸出;
[0010]所述下拉驅動模塊的第一端與第二信號控制端連接、第二端與所述第一節點連接、第三端與電平信號端連接、第四端與第二節點連接;所述下拉驅動模塊用于在所述第二信號控制端和第一節點的控制下,控制所述第二節點的電位;
[0011]所述下拉模塊的第一端與電平信號端連接、第二端與所述第一節點連接、第三端與所述信號輸出端連接、第四端與第三信號控制端連接、第五端與所述第二節點連接;所述下拉模塊用于在所述第三信號控制端和第二節點的控制下,控制所述第一節點和信號輸出端的電位;
[0012]所述復位模塊的第一端與所述電平信號端連接、第二端與所述第一節點連接、第三端與所述信號輸出端連接、第四端與所述第四信號控制端連接、第五端與復位信號端連接;所述復位模塊用于在所述第四信號控制端和復位信號端的控制下,對所述信號輸出端進行復位。
[0013]在一種可能的實現方式中,在本發明實施例提供的上述移位寄存器中,所述下拉豐吳塊包括:
[0014]第一開關晶體管,其柵極與所述第三信號控制端連接、源極與所述第二節點連接;
[0015]第二開關晶體管,其柵極與所述第一開關晶體管的漏極連接、源極與所述電平信號端連接、漏極與所述第一節點連接;
[0016]第三開關晶體管,其柵極與所述第一開關晶體管的漏極連接、源極與所述電平信號端連接、漏極與所述信號輸出端連接。
[0017]在一種可能的實現方式中,在本發明實施例提供的上述移位寄存器中,所述復位豐吳塊包括:
[0018]第四開關晶體管,其柵極與所述第四信號控制端連接、源極與所述復位信號端連接;
[0019]第五開關晶體管,其柵極與所述第四開關晶體管的漏極連接、源極與所述電平信號端連接、漏極與所述第一節點連接;
[0020]第六開關晶體管,其柵極與所述第四開關晶體管的漏極連接、源極與所述電平信號端連接、漏極與所述信號輸出端連接。
[0021]在一種可能的實現方式中,在本發明實施例提供的上述移位寄存器中,所述輸入豐吳塊包括:
[0022]第七開關晶體管,其柵極和源極分別與所述信號輸入端連接、漏極與所述第一節點連接。
[0023]在一種可能的實現方式中,在本發明實施例提供的上述移位寄存器中,所述輸出豐吳塊包括:
[0024]第八開關晶體管,其柵極與所述第一節點連接、源極與所述第一信號控制端連接、漏極與所述信號輸出端連接;
[0025]連接在所述第一節點和所述信號輸出端之間的電容。
[0026]在一種可能的實現方式中,在本發明實施例提供的上述移位寄存器中,所述下拉驅動t吳塊包括:
[0027]第九開關晶體管,其柵極和源極分別與所述第二信號控制端連接;
[0028]第十開關晶體管,其柵極與所述第九開關晶體管的漏極連接、源極與所述第九開關晶體管的源極連接、漏極與所述第二節點連接;
[0029]第十一開關晶體管,其柵極與所述第一節點連接、源極與所述第九開關晶體管的漏極連接、漏極與所述電平信號端連接;
[0030]第十二開關晶體管,其柵極與所述第一節點連接、源極與所述電平信號端連接、漏極與所述第二節點連接。
[0031]在一種可能的實現方式中,在本發明實施例提供的上述移位寄存器中,在所述移位寄存器正常工作時,所述第一信號控制端和所述第二信號控制端輸入的信號為反相的時鐘信號,所述第三信號控制端和第四信號控制端為高電平,所述電平信號端為低電平;
[0032]在所述移位寄存器發生靜電或關機瞬間時,所述第一信號控制端和第二信號控制端為高電平,所述第三信號控制端、第四信號控制端和電平信號端為低電平。
[0033]在一種可能的實現方式中,在本發明實施例提供的上述移位寄存器中,所述第一信號控制端與所述第二信號控制端為同一信號控制端。
[0034]本發明實施例提供的一種柵線集成驅動電路,包括串聯的多個本發明實例例提供的移位寄存器,除第一個移位寄存器和最后一個移位寄存器之外,其余每個移位寄存器均向與其相鄰的下一個移位寄存器的信號輸入端輸入觸發信號,并向與其相鄰的上一個移位寄存器的復位信號端輸入復位信號;第一個移位寄存器向第二個移位寄存器的信號輸入端輸入觸發信號;最后一個移位寄存器向自身以及上一個移位寄存器的復位信號端輸入復位信號。
[0035]本發明實施例還提供了一種上述柵線集成驅動電路的驅動方法,包括:正常工作階段、發生靜電或關機瞬間階段;
[0036]在所述正常工作階段,所有的移位寄存器依次輸出開啟信號;
[0037]在所述發生靜電或關機瞬間階段,所有的移位寄存器同時輸出開啟信號。
[0038]本發明實施例還提供了一種顯示裝置,包括本發明實施例提供的上述柵線集成驅動電路。
[0039]本發明實施例的有益效果包括:
[0040]本發明實施例提供的一種移位寄存器、柵線集成驅動電路、其驅動方法及顯示裝置,該移位寄存器包括:輸入模塊,輸出模塊,下拉驅動模塊,下拉模塊,復位模塊;其中,輸入模塊的第一端與信號輸入端連接、第二端與第一節點連接;輸入模塊用于在信號輸入端的控制下,控制第一節點的電位;輸出模塊的第一端與第一節點連接、第二端與第一信號控制端連接、第三端與信號輸出端連接;輸出模塊用于在第一節點的控制下,將第一信號控制端的信號通過信號輸出端輸出;下拉驅動模塊的第一端與第二信號控制端連接、第二端與第一節點連接、第三端與電平信號端連接、第四端與第二節點連接;下拉驅動模塊用于在第二信號控制端和第一節點的控制下,控制第二節點的電位;下拉模塊的第一端與電平信號端連接、第二端與第一節點連接、第三端與信號輸出端連接、第四端與第三信號控制端連接、第五端與第二節點連接;下拉模塊用于在第三信號控制端和第二節點的控制下,控制第一節點和信號輸出端的電位;復位模塊的第一端與電平信號端連接、第二端與第一節點連接、第三端與信號輸出端連接、第四端與第四信號控制端連接、第五端與復位信號端連接;復位模塊用于在第四信號控制端和復位信號端的控制下,對信號輸出端進行復位。由于這樣通過上述五個模塊的相互配合,在移位寄存器正常工作時,可以有效控制第一節點和信號輸出端放燥;當發生異常情況時,如關機瞬間或者檢測到靜電發生時,可以實現移位寄存器全部打開進行放噪的功能。
【附圖說明】
[0041 ]圖1為本發明實施例提供的移位寄存器的結構示意圖;
[0042]圖2為本發明實施例提供的移位寄存器的具體結構示意圖之一;
[0043]圖3為本發明實施