一種用于薄膜晶體管液晶顯示器的goa電路的制作方法
【技術領域】
[0001]本發明涉及一種液晶顯示裝置的信號驅動技術,尤其涉及一種用于薄膜晶體管液晶顯不器的GOA電路。
【背景技術】
[0002]液晶顯示器具有機身薄、省電、無輻射等諸多優點,因而得到了廣泛的應用。現有市場上的液晶顯示器大部分為背光型液晶顯示器,其包括液晶面板(liquid crystalpanel)及背光模組(backlight module)。液晶面板的工作原理是在兩片平行的玻璃基板中放置液晶分子,并在兩片玻璃基板上施加驅動電壓來控制液晶分子的旋轉方向,以將背光模組的光線折射出來產生畫面。
[0003]另一方面,在目前的液晶面板設計中,將柵極驅動器(gate driver)整合于玻璃基板是未來研發的主流趨勢,即,陣列基板行驅動(Gate Driver on Array,GOA)技術。GOA技術可以運用面板原有的制程工藝將掃描線(scan line)的驅動電路制作在顯示區周圍的基板上,使之能替代外接IC完成掃描線的驅動。該設計可減少外接IC的綁定(bonding)工序,降低產品成本,而且可以使面板更適合制作窄邊框或無邊框的顯示產品。與此同時,GOA技術需要有高壓差的頻率訊號輸入至玻璃基板內,加上寄生電容(parasitic capacitor)比傳統的柵極驅動器要大許多,因此將柵極驅動器整合在玻璃基板上的技術也會使得整體功耗上升。例如,在大尺寸的液晶顯示產品應用時,若功耗過高,將造成控制電路板上的組件燒毀;在筆記本電腦應用時,功耗過高將明顯縮短續航時間。
[0004]在現有技術中,GOA電路通常包括級聯的多個GOA單元,每級GOA單元對應地驅動一級水平掃描線。然而,當前的GOA單元往往采用數量較多的薄膜晶體管進行電路架構,以產生所需的柵極控制信號,而這將嚴重影響顯示裝置的窄邊框(slim border)設計趨勢。例如,在面板廠商的某一機種中,邊框的寬度到達2500微米之后便無法繼續往下降,因其GOA電路在邊框寬度方向上已占據了 1200微米,對應的占比高達48%。
[0005]有鑒于此,如何設計一種新的GOA電路或對現有的GOA電路予以改進,盡可能地減少GOA電路在邊框寬度方向上的所占比重,進而減小邊框的寬度,以克服現有技術中的上述缺陷或不足,是業內相關技術人員亟待解決的一項課題。
【發明內容】
[0006]針對現有技術中的GOA電路在面板窄邊框化時所存在的上述缺陷,本發明提供了一種用于薄膜晶體管液晶顯示器的GOA電路,透過減少薄膜晶體管的使用數量來減小GOA電路的寬度,進而達到窄邊框化的目的。
[0007]依據本發明的一個方面,提供了一種用于薄膜晶體管液晶顯示器的GOA電路,包括:
[0008]—第一開關,具有一第一端、一第二端以及一控制端,所述第一開關的控制端與第一端電性耦接且用于接收第(N-2)級高頻時鐘信號HC(n-2);
[0009]—第二開關,具有一第一端、一第二端以及一控制端,所述第二開關的控制端電性耦接至所述第一開關的第二端,所述第二開關的第一端電性耦接至第(N-1)級柵極控制信號 G(n-l);
[0010]—第三開關,具有一第一端、一第二端以及一控制端,所述第三開關的控制端電性耦接至所述第二開關的第二端,所述第三開關的第一端用以接收第N級高頻時鐘信號HC (η),所述第三開關的第二端用于輸出第N級柵極控制信號G (η);以及
[0011]—第四開關,具有一第一端、一第二端以及一控制端,所述第四開關的控制端用于接收第N級柵極控制信號G (η),所述第四開關的第一端電性耦接至所述第一開關的第二端以及所述第二開關的控制端,所述第四開關的第二端電性耦接至一接地電壓。
[0012]在其中的一實施例,所述GOA電路還包括一柵極下拉電路,所述柵極下拉電路具有:一第五開關,具有一第一端、一第二端以及一控制端,所述第五開關的控制端電性耦接至所述第一開關的第二端以及所述第二開關的控制端,所述第五開關的第一端電性耦接至第N級柵極控制信號G (η),所述第五開關的第二端電性耦接至所述接地電壓;以及一第六開關,具有一第一端、一第二端以及一控制端,所述第六開關的控制端用于接收第(Ν+2)級高頻時鐘信號HC (η+2),第六開關的第一端電性耦接至第N級柵極控制信號G (η),第六開關的第二端電性耦接至所述接地電壓。
[0013]在其中的一實施例,所述GOA電路還包括一柵極下拉電路,所述柵極下拉電路具有:一第五開關,具有一第一端、一第二端以及一控制端,所述第五開關的控制端電性耦接至所述第一開關的第二端以及所述第二開關的控制端,所述第五開關的第一端電性耦接至第N級柵極控制信號G (η),所述第五開關的第二端電性耦接至所述接地電壓;以及一第六開關,具有一第一端、一第二端以及一控制端,所述第六開關的控制端用以接收第(Ν+2)級柵極控制信號G (η+2),第六開關的第一端電性耦接至第N級柵極控制信號G (η),第六開關的第二端電性耦接至所述接地電壓。
[0014]在其中的一實施例,所述GOA電路還包括:一第七開關,具有一第一端、一第二端以及一控制端,所述第七開關的控制端電性耦接至所述第一開關的第二端以及所述第二開關的控制端,所述第七開關的第一端電性耦接至第(Ν+2)級高頻時鐘信號HC(η+2),所述第七開關的第二端電性耦接至所述接地電壓。
[0015]在其中的一實施例,所述薄膜晶體管液晶顯示器為一窄邊框顯示器。
[0016]依據本發明的另一個方面,提供了一種用于薄膜晶體管液晶顯示器的GOA電路,包括:
[0017]—第一開關,具有一第一端、一第二端以及一控制端,所述第一開關的控制端與第一端電性耦接且用于接收第(Ν-3)級高頻時鐘信號HC(η-3);
[0018]—第二開關,具有一第一端、一第二端以及一控制端,所述第二開關的控制端電性耦接至所述第一開關的第二端,所述第二開關的第一端電性耦接至第(Ν-2)級柵極控制信號 G (n-2);
[0019]—第三開關,具有一第一端、一第二端以及一控制端,所述第三開關的控制端電性耦接至所述第二開關的第二端,所述第三開關的第一端用于接收第N級高頻時鐘信號HC (η),所述第三開關的第二端用于輸出第N級柵極控制信號G (η);以及
[0020]—第四開關,具有一第一端、一第二端以及一控制端,所述第四開關的控制端用于接收第N級柵極控制信號G (η),所述第四開關的第一端電性耦接至所述第一開關的第二端以及所述第二開關的控制端,所述第四開關的第二端電性耦接至一接地電壓。
[0021]在其中的一實施例,所述GOA電路還包括一柵極下拉電路,所述柵極下拉電路具有:一第五開關,具有一第一端、一第二端以及一控制端,所述第五開關的控制端電性耦接至所述第一開關的第二端以及所述第二開關的控制端,所述第五開關的第一端電性耦接至第N級柵極控制信號G (η),所述第五開關的第二端電性耦接至所述接地電壓;以及一第六開關,具有一第一端、一第二端以及一控制端,所述第六開關的控制端用于接收第(Ν+3)級高頻時鐘信號HC (η+3),第六開關的第一端電性耦接至第N級柵極控制信號G (η),第六開關的第二端電性耦接至所述接地電壓。
[0022]在其中的一實施例,所述GOA電路還包括一柵極下拉電路,所述柵極下拉電路具有:一第五開關,具有一第一端、一第二端以及一控制端,所述第五開關的控制端電性耦接至所述第一開關的第二端以及所述第二開關的控制端,所述第五開關的第一端電性耦接至第N級柵極控制信號G (η),所述第五開關的第二端電性耦接至所述接地電壓;以及一第六開關,具有一第一端、一第二端以及一控制端,所述第六開關的控制端用于接收第(Ν+3)級柵極控制信號G (η+3),第六開關的第一端電性耦接至第N級柵極控制信號G (η),第六開關的第二端電性耦接至所述接地電壓。
[0023]在其中的一實施例,所述第一開關、所述第二開關、所述第三開關以及所述第四開關均為N型薄膜晶體管。
[0024]在其中的一實施例,所述薄膜晶體管液晶顯示器為一窄邊框顯示器。
[0025]采用本發明的用于薄膜晶體管液晶顯示器的GOA電路,其第一開關的控制端與第一端電性耦接且用于接收第(Ν-2)級高頻時鐘信號HC(n-2),第二開關的控制端電性耦接至第一開關的第二端,第二開關的第一端電性耦接至第(N-1)級柵極控制信號G (n-1),第三開關的控制端電性耦接至第二開關的第二端,第三開關的第一端用以接收第N級高頻時鐘信號HC (η),第三開關的第二端用于輸出第N級柵極控制信號G (η),第四開關的控制端用于接收第N級柵極控制信號G (η),第四開關的第一端電性耦接至第一開關的第二端以及第二開關的控制端,第四開關的第二端電性耦接至一接地電壓。相比于現有技術,本發明提出了一種“4+2”薄膜晶體管構成的GOA電路,透過4個薄膜晶體管之間的電路連接來產生基本的柵極控制信號,并利用另外的2個薄膜晶體管形成柵極