I I)各自具有機械快門的多個像素,其中機械快門具備快門電極和相對于快門電極而成對提供的第一與第二控制電極,且顯示裝置通過以電力控制快門電極的位置而顯示圖像。每一像素具有以電力控制機械快門的位置的像素電路。像素電路具備將驅動電壓供應到第一控制電極的第一驅動晶體管和將驅動電壓供應到第二控制電極的第二驅動晶體管。顯示器具備放電周期和在放電周期之后的顯示周期。在放電周期期間,Vs = VH-Vth,Vs-Vpl SVth,且Vs-Vp2 SVth,其中Vs為供應到快門電極的電壓,Vpl為供應到第一控制電極的電壓,Vp2為供應到第二控制電極的電壓,且Vth為第一驅動晶體管和第二驅動晶體管的閾值電壓。
[0042](12)在上文所論述的實例(10)或(11)的任一者中,顯示裝置可包含將圖像信號電壓輸入到每一像素的多個視頻線、將掃描電壓輸入到每一像素的多個掃描線、供應共同供電電壓的電力供應線、供應控制電壓的電容器控制電壓線、供應快門控制電壓的快門電壓線和供應更新電壓的更新電壓線,其中像素電路具備以下各者:其中源極連接至多個視頻線當中的對應視頻線的輸入晶體管,以及連接至多個掃描線當中的對應掃描線的其柵極;通過輸入晶體管存儲電壓輸出且當一端連接至輸入晶體管的漏極時使另一端連接至控制電壓線的存儲電容器;連接在第一驅動晶體管與電力供應線之間的第一電容器;和連接在第二驅動晶體管與電力供應線之間的第二電容器。借由第一驅動晶體管,柵極連接到輸入晶體管的漏極,同時源極連接到更新電壓線,且漏極連接到第一電容器的一端。借由第二驅動晶體管,柵極連接至第一驅動晶體管的漏極,同時源極連接至更新電壓線,且漏極端子連接至第二電容器的一端。第一控制電極連接至第一驅動晶體管的漏極,第二控制電極連接至第二驅動晶體管的漏極,且快門電極連接至快門電壓線。
[0043](13)在上文所論述的貫穿(12)的實例⑴中的任一者中,子場具有在將低驅動電壓VL施加到快門電極的顯示周期期間的負極性驅動狀態的場和在將電壓高于低電壓驅動電壓VL的高驅動電壓VH施加到快門電極的顯示周期期間的正極性驅動狀態的子場。當從負極性驅動狀態的場切換到正極性驅動狀態的場時或當從正極性驅動狀態的場切換到負極性驅動狀態的場時插入放電周期。
[0044][本發明的效應]
[0045]通過公開于本申請案中的那些發明當中的代表性發明所獲得的效應的簡要說明如下所述。
[0046]根據本發明,有可能供應實質上等于在放電周期期間快門電極和一對控制電極的電壓以防止具有可移動式快門系統的圖像顯示裝置中的機械快門的降級。
【附圖說明】
[0047]圖1為根據本發明的第一實施例說明通過以電力控制機械快門的位置執行圖像顯示的圖像顯示裝置的示意性配置(下文被稱作具有可移動式快門系統的圖像顯示裝置)的框圖。
[0048]圖2為說明圖1中所說明的顯示面板的示意性配置的框圖。
[0049]圖3為根據本發明的第一實施例說明具有可移動式快門系統的圖像顯示裝置中的像素的電路配置的電路圖。
[0050]圖4為根據本發明的第一實施例說明具有可移動式快門系統的圖像顯示裝置的像素部分的截面結構的截面視圖。
[0051]圖5為說明針對圖3中所說明的像素電路中的不同類型的布線之上的信號的時序圖的圖。
[0052]圖6為根據本發明的第一實施例說明在具有可移動式快門系統的圖像顯示裝置中的放電周期A、快門移動周期、發射周期和放電周期B期間快門電極、OPEN電極和CLOSE電極的電壓變化的圖。
[0053]圖7為根據本發明的第二實施例說明具有可移動式快門系統的圖像顯示裝置中的像素的電路配置的電路圖。
[0054]圖8為說明針對圖7中所說明的像素電路中的不同類型的布線之上的信號的時序圖的圖。
[0055]圖9為根據本發明的第二實施例說明在具有可移動式快門系統的圖像顯示裝置中的正極性狀態中的放電周期、更新和快門移動周期以及LED照明系統的發射周期期間每一像素電路的每一部分的電壓變化的圖。
[0056]圖10為根據本發明的第二實施例說明在具有可移動式快門系統的圖像顯示裝置中的負極性狀態中的放電周期、更新和快門移動周期以及LED照明系統的發射周期期間每一像素電路的每一部分的電壓變化的圖。
[0057]圖11為根據本發明的第二實施例說明在可移動快門系統的圖像顯示裝置中的放電周期、快門移動周期和發射周期期間快門電極、OPEN電極和CLOSE電極的電壓變化的圖。
[0058]圖12為根據本發明的第三實施例說明在具有可移動式快門系統的圖像顯示裝置中的放電周期、快門移動周期和發射周期期間快門電極、OPEN電極和CLOSE電極的電壓變化的圖。
[0059]圖13為根據本發明的第四實施例說明在具有可移動式快門系統的圖像顯示裝置中的放電周期、快門移動周期和發射周期期間快門電極、OPEN電極和CLOSE電極的電壓變化的圖。
[0060]圖14為根據本發明的第五實施例說明在具有可移動式快門系統的圖像顯示裝置中的放電周期、快門移動周期和發射周期期間快門電極、OPEN電極和CLOSE電極的電壓變化的圖。
[0061]圖15為根據本發明的第六實施例說明在具有可移動式快門系統的圖像顯示裝置中的放電周期、快門移動周期和發射周期期間快門電極、OPEN電極和CLOSE電極的電壓變化的圖。
[0062]圖16為根據本發明的第四實施例說明在具有可移動式快門系統的圖像顯示裝置中的放電周期、快門移動周期和發射周期期間快門電極、OPEN電極和CLOSE電極的電壓變化的圖。
[0063]圖17為說明在具有可移動式快門系統的常規圖像顯示裝置中的更新周期、快門移動周期和發射周期期間的快門電極208、OPEN電極和CLOSE電極的電壓變化的圖。
[0064]圖18為提供給每一像素的快門電極和具有可移動式快門系統的圖像顯示裝置中的一對控制電極當中的一個控制電極的示意圖。
【具體實施方式】
[0065]本發明的實施例參考圖式在下文中詳細描述。
[0066]應注意,在用于描述實施例的每一圖式中,相同的參考數字將用于相同的功能,且將省略重復的描述。此外,以下實施例并不限制本發明的專利權利要求書的范圍的解釋。
[0067]圖1為根據本發明的第一實施例說明通過以電力控制機械快門(下文被稱作MEMS快門)的位置執行圖像顯示的圖像顯示裝置(下文被稱作具有可移動式快門系統的圖像顯示裝置)的示意性配置的框圖。
[0068]在圖1中,顯示裝置包含顯示面板1、背光2、顯示面板控制裝置3、背光控制裝置4、系統控制器5、幀存儲器6和針對顯示面板I的控制信號輸入7。
[0069]圖2為說明圖1中所說明的顯示面板I的示意性配置的框圖。
[0070]如圖2中所說明,圖1中所說明的顯示面板I具有布置在矩陣中的像素11,且視頻線13、掃描線12和不同類型的布線16輸入到每一像素。此外,掃描線12連接至掃描線驅動電路15,且視頻線13和不同類型的布線16輸入到視頻線驅動電路14。
[0071]圖3為根據本發明的第一實施例說明可移動式快門系統的圖像顯示裝置中的像素的電路配置的電路圖。
[0072]如圖3中所說明,不同類型的布線16通過更新線(Upd)、快門電壓線(Sht)、正電壓線(Hgh)和負電壓線(Low)配置。
[0073]在根據本實施例的像素電路中,視頻線13與信號存儲電容器(下文被稱作保持電容器)207通過掃描開關200而連接,且掃描開關200的柵極連接到掃描線12。
[0074]在正電壓線(Hgh)與負電壓線(Low)之間提供通過pMOS晶體管202和nMOS晶體管203配置的第一 CMOS反相器電路以及通過pMOS晶體管204和nMOS晶體管205配置的第二 CMOS反相器電路。
[0075]保持電容器207的另一端連接到負電壓線(Low),且一端連接到nMOS晶體管201的源極(或漏極)。
[0076]nMOS晶體管201的漏極(或源極)連接到第一 CMOS反相器電路的輸入端子(pMOS晶體管202和nMOS晶體管203的柵極)。
[0077]第一 CMOS反相器電路的輸出端子(pMOS晶體管202和nMOS晶體管203的漏極)連接到第二 CMOS反相器電路的輸入端子(pMOS晶體管204和nMOS晶體管205的柵極)。
[0078]第二 CMOS反相器電路的輸出端子(pMOS晶體管204和nMOS晶體管205的漏極)經由pMOS晶體管206連接到第二 CMOS反相器電路的輸入端子(pMOS晶體管202和nMOS晶體管203的柵極)。
[0079]應注意,nMOS晶體管201的柵極和pMOS晶體管206的柵極連接到更新線(Upd)。
[0080]每一像素11具有MEMS快門211,且快門電極208連接到快門電壓線(Sht)。
[0081]此外,一個控制電極209連接到第一 CMOS反相器電路的輸出端子,且另一控制電極210連接到第二 CMOS反相器電路的輸出端子。
[0082]圖4為根據本發明的實施例說明具有可移動式快門系統的圖像顯示裝置的像素部分的截面結構的截面視圖。
[0083]如圖4中所說明,由多晶硅薄膜31配置的多晶硅薄膜晶體管、摻雜有高濃度η型雜質的多晶硅薄膜(30,32)、柵極絕緣膜33、由耐火金屬配置的柵極電極35、源極37和漏極電極36 (圖3中所說明的η型MOS晶體管203的漏極電極)提供于玻璃襯底39上。
[0084]此外,快門電壓線(Sht)和漏極電極40 (圖3中所說明的η型MOS晶體管205的漏極電極)形成于Al布線層中,連同源極37和漏極電極36 (其中隔離保護膜34插入于其間),且這些通過借由氮化硅的多層膜配置的保護膜38和有機材料覆蓋。
[0085]具有兩個控制電極(209,210)的快門電極208和機械快門211提供于保護膜38上,且快門電極208、漏極電極36和漏極電極40經由接觸孔分別連接到快門電壓線(Sht)、控制電極209和控制電極210。此外,絕緣膜形成于快門電極208和控制電極(209,210)的表面上以防止歸因于相互接觸的短路。
[0086]在此,由于快門電極208的位置由歸因于輸入到快門電極208的電壓與輸入到控制電極209和210的電壓之間的相對關系的電場控制,使用圖4中的短劃線揭示可移動區間。
[0087]此外,盡管圖3中未說明,但像素11中所提供的其它晶體管同樣地由多晶硅薄膜晶體管配置。這些多晶硅薄膜晶體管可使用已知的準分子激光退火工藝或其類似者形成。
[0088]具有由三個色彩或R(紅色)、G (綠色)和B (藍色)的獨立光源配置的光源42的光導板22提供于相對于快門電極208的玻璃襯底39的相對側上。應注意,光源42和光導板22配置背光。
[0089]反射膜(21,23)和黑色膜24分別提供于光導板22和反射膜23的兩側上。反射膜(21,23)為Ag、Al或其類似者的金屬膜,且黑色膜24可通過合適分散顏料粒子(例如聚酰亞胺樹脂或其類似者上的碳黑色和鈦黑色)形成。
[0090]在此,如圖4中所說明,在對應于反射膜23和黑色膜24上的快門電極208的位置提供開口,且從光源42發出且傳播到光導板22的光41的一部分經配置以由此開口發出。因此,快門電極208的位置可以電力控制以顯示圖像。此外,提供黑色膜24以防止外部光的反射。
[0091]圖5為說明針對圖3中所說明的像素電路中的不同類型的布線16之上的信號的時序圖的圖。
[0092]應注意,在以下描述中,高電壓VH (下文被稱作H電平)將為25V,低電壓VL (下文被稱作L電平)將為0V,正極側上的中間電壓將為15V,且負極側上的中間電壓將為10V。
[0093]快門電壓線(Sht)在正極性狀態中為25V,且在