柵極驅動單元及其驅動方法、柵極驅動電路和顯示裝置的制造方法
【技術領域】
[0001]本發明屬于顯示技術領域,具體涉及一種柵極驅動單元及其驅動方法、柵極驅動電路和顯示裝置。
【背景技術】
[0002]現有技術中,液晶顯示面板(Liquid Crystal Display,簡稱LCD)的柵線驅動信號是由驅動芯片(Driver IC)提供的,其可以使用GOA(Gate On Array,陣列基板行驅動)結構對柵極進行掃描,通過時序控制器Tcon的MLG (Multi Level Gate,多階掃描)功能將矩形波形移位作為柵極驅動信號提供給顯示屏柵線。
[0003]在目前的GOA結構中,當某一行像素單元掃描完成后,選通該行像素單元的柵線上的柵極驅動信號電位反轉,即從高電位跳變為低電位或者從低電位跳變為高電位,在跳變瞬間柵極驅動電路通過柵線施加給與其對應的像素單元的輸出信號將產生電壓升或電壓降,進而引起像素單元的跳變電壓,該跳變電壓與柵極電壓降成一定的正比關系。
[0004]像素電壓的準確性和對稱性至關重要,影響像素電壓準確性的重要因素之一就是柵極驅動電路提供的輸出信號的電壓降對像素單元耦合而產生的跳變電壓。而柵極驅動電路輸出信號的電壓降較大,勢必造成像素單元的跳變電壓大。減小柵極電壓降的方法,目前采用的方式是在陣列基板的外圍驅動IC電路通過時序進行電荷分享,達到電壓降低的效果,從而在對像素單元充電影響不大的前提下降低柵極電壓降的值。
[0005]但是,上述電荷分享方式并不適用于GOA結構,對于GOA結構的電荷分享結構有待做進一步研宄。
【發明內容】
[0006]本發明所要解決的技術問題是針對現有技術中存在的上述不足,提供一種柵極驅動單元及其驅動方法、柵極驅動電路和顯示裝置,該柵極驅動單元具有較小的柵極電壓降,從而保證像素單元具有較小的跳變電壓,因此能提供更準確、對稱性更好的像素電壓。
[0007]解決本發明技術問題所采用的技術方案是該柵極驅動單元,用于為柵線提供柵極驅動信號,包括驅動信號輸出單元,還包括輸出補償單元,所述驅動信號輸出單元和所述輸出補償單元分別連接于負載的兩個輸入端,所述輸出補償單元用于對所述驅動信號輸出單元輸出的柵極驅動信號的電平跳變進行補償。
[0008]優選的是,所述驅動信號輸出單元包括輸入模塊、下拉控制模塊、下拉模塊、復位模塊和輸出模塊,其中:
[0009]所述輸入模塊,分別連接上拉點和輸入信號端,用于將所述上拉點的電壓上拉為高電平,所述上拉點為所述輸入模塊與輸出模塊之間的連接點;
[0010]所述輸出模塊,分別連接所述上拉點、第一時鐘信號端和負載的第一輸入端,用于在第一時鐘信號和所述上拉點的控制下向所述負載輸出柵極驅動信號;
[0011]所述下拉控制模塊,分別連接下拉點、第二時鐘信號端,用于在第二時鐘信號的控制下將所述下拉點的電壓預置為高電平,所述下拉點為所述下拉控制模塊與所述下拉模塊之間的連接點;
[0012]所述下拉模塊,分別連接輸入信號端、所述上拉點、所述下拉點、所述第二時鐘信號端、參考電壓端和所述輸出模塊,用于將所述上拉點和所述輸出模塊連接于負載的第一輸入端的電壓分別下拉為低電平;
[0013]所述復位模塊,分別連接重置信號端、所述上拉點、所述下拉點和參考電壓端,用于在復位信號的控制下復位所述下拉模塊的信號;
[0014]所述輸出補償單元,分別連接補償控制信號端、參考電壓端和負載的第二輸入端,用于使得所述輸入模塊向所述負載輸出的柵極驅動信號相對第一時鐘信號的電平跳變提前跳變。
[0015]優選的是,所述輸出補償單元包括第八晶體管,所述第八晶體管的柵極連接所述補償控制信號端,第一極連接所述參考電壓端,第二極連接所述負載的第二輸入端。
[0016]優選的是,所述輸入模塊包括第一晶體管,其柵極和第一極與所述輸入信號端連接,其第二極連接所述上拉點。
[0017]優選的是,所述輸出模塊包括第四晶體管和第一電容,所述第四晶體管的柵極連接所述上拉點,第一極連接所述第一時鐘信號端,第二極連接所述負載的第一輸入端;
[0018]所述第一電容的第一端連接所述上拉點,第二端連接所述負載的第一輸入端。
[0019]優選的是,所述下拉控制模塊包括第九晶體管,其柵極和第一極分別連接所述第二時鐘信號端,第二極連接所述下拉點。
[0020]優選的是,所述下拉模塊包括第三晶體管、第五晶體管、第七晶體管和第十晶體管,其中:
[0021]所述第五晶體管,其柵極連接所述第二時鐘信號端,第一極連接所述上拉點,第二極連接所述輸入信號端;
[0022]所述第三晶體管,其柵極連接所述下拉點,第一極連接所述負載的第一輸入端,第二極連接所述參考電壓端;
[0023]所述第七晶體管,其柵極連接所述下拉點,第一極連接所述參考電壓端,第二極連接所述上拉點;
[0024]所述第十晶體管,其柵極連接所述第二時鐘信號端,第一極連接所述負載的第一輸入端,第二極連接所述參考電壓端。
[0025]優選的是,所述復位模塊包括第二晶體管、第六晶體管和第十一晶體管,其中:
[0026]所述第二晶體管,其柵極連接所述重置信號端,第一極連接所述參考電壓端,第二極連接所述負載的第一輸入端;
[0027]所述第六晶體管,其柵極連接所述重置信號端,第一極連接所述上拉點,第二極連接所述參考電壓端;
[0028]所述第十一晶體管,其柵極連接所述上拉點,第一極連接所述下拉點,第二極連接所述參考電壓端。
[0029]優選的是,所述第一晶體管至所述第十一晶體管均為P型晶體管;
[0030]或者,
[0031]所述第一晶體管至所述第十一晶體管均為N型晶體管。
[0032]一種柵極驅動電路,包括上述的柵極驅動單元,多個所述柵極驅動單元級聯連接,每一所述柵極驅動單元為一條柵線提供柵極驅動信號。
[0033]一種顯示裝置,包括上述的柵極驅動電路。
[0034]一種上述的柵極驅動單元的驅動方法,其特征在于,包括輸入階段、下拉控制階段、下拉階段、電壓輸出階段和復位階段,其中:
[0035]在輸入階段:輸入模塊接收前一行柵線的柵極驅動單元的輸出模塊的輸出信號作為輸入信號,并將輸入信號存儲在上拉點;
[0036]在下拉控制階段:在第二時鐘信號的控制下,將下拉控制模塊中的下拉點的電壓預置為高電平;
[0037]在下拉階段:在第二時鐘信號的控制下,拉高上拉點和負載第一輸入端的電壓;
[0038]在電壓輸出階段:在第一時鐘信號的作用下,向負載輸出柵極驅動信號;以及,在補償控制信號的作用下,向負載輸出柵極驅動信號的電平跳變補償信號;
[0039]在復位階段:以下一行柵線的柵極驅動單元的輸出模塊的輸出信號作為重置信號,重置下拉模塊,拉低上拉點和負載第一輸入端的電壓。
[0040]優選的是,電壓輸出階段包括輸出保持階段和輸出補償階段,其中:
[0041]在輸出保持階段:在第一時鐘信號的作用下,向負載第一輸入端輸入上拉點的電壓,作為柵極驅動信號;
[0042]在輸出補償階段:在補償控制信號的作用下,第一時鐘信號與第二時鐘信號短路,輸出電壓降低,補償柵極驅動信號。
[0043]優選的是,所述補償控制信號的脈沖頻率為所述第一時鐘信號的脈沖頻率的兩倍;并且,其奇數序數的所述補償控制信號的矩形脈沖波超前于所述第一時鐘信號且其下降沿與所述第一時鐘信號的下降沿重合,偶數序數的所述補償控制信號的矩形脈沖波超前于所述第一時鐘信號且其下降沿與所述第一時鐘信號的上升沿重合。
[0044]優選的是,所述補償控制信號的矩形脈沖波的有效時間范圍為1-3 μm。
[0045]優選的是,所述第一時鐘信號和所述第二時鐘信號為一對時序相同,相位相反的矩形脈沖波,其高低電平各占50%。