一種goa電路及液晶顯示器的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及液晶顯示領(lǐng)域,特別是涉及一種GOA電路及液晶顯示器。
【背景技術(shù)】
[0002]Gate Driver On Array,簡(jiǎn)稱G0A,也就是利用現(xiàn)有薄膜晶體管液晶顯示器Array制程將Gate行掃描驅(qū)動(dòng)信號(hào)電路制作在Array基板上,實(shí)現(xiàn)對(duì)Gate逐行掃描的驅(qū)動(dòng)方式的一項(xiàng)技術(shù)。
[0003]隨著低溫多晶硅(LTPS)半導(dǎo)體薄膜晶體管的發(fā)展,而且由于LTPS半導(dǎo)體本身超高載流子迀移率的特性,相應(yīng)的面板周邊集成電路也成為大家關(guān)注的焦點(diǎn),并且很多人投入到System on Panel (SOP)的相關(guān)技術(shù)研宄,并逐步成為現(xiàn)實(shí)。
[0004]雖然LTPS半導(dǎo)體具有較高的迀移率,但是其閾值電壓值較低(一般低約為OV左右),而且亞閾值區(qū)域的擺幅較小,而GOA電路在關(guān)態(tài)時(shí)很多元件操作在和Vth接近,甚至高于Vth的情況下,這樣就會(huì)由于電路中TFT的漏電和工作電流的漂移,增加LTPS GOA電路設(shè)計(jì)的難度,很多適用于非晶硅半導(dǎo)體的掃描驅(qū)動(dòng)電路,不能輕易的應(yīng)用到LTPS TFT-LCD,會(huì)存在一些功能性問題,因?yàn)檫@樣將會(huì)直接導(dǎo)致IGZO GOA電路無法工作,所以在設(shè)計(jì)電路時(shí)必須要考慮到此類元件特性對(duì)GOA電路的影響。
【發(fā)明內(nèi)容】
[0005]本發(fā)明主要解決的技術(shù)問題是提供一種GOA電路及液晶顯示器,能夠保證GOA電路中的掃描線更好的充電,有利于電路各個(gè)節(jié)點(diǎn)的正常工作。
[0006]為解決上述技術(shù)問題,本發(fā)明采用的一個(gè)技術(shù)方案是:提供一種GOA電路,用于液晶顯示器,GOA電路包括多個(gè)GOA單元,其中N級(jí)GOA單元對(duì)顯示區(qū)域的第N級(jí)水平掃描線G(N)充電,N級(jí)GOA單元包括的N級(jí)上拉控制電路、N級(jí)上拉電路、N級(jí)下傳電路、N級(jí)下拉電路及N級(jí)下拉維持電路;其中,N級(jí)上拉電路及N級(jí)下拉維持電路分別與第N級(jí)柵極信號(hào)點(diǎn)Q(N)和第N級(jí)水平掃描線G(N)連接,N級(jí)上拉控制電路、N級(jí)下拉電路、N級(jí)下傳電路與第N級(jí)柵極信號(hào)點(diǎn)Q(N)連接;N級(jí)上拉電路在第N級(jí)柵極信號(hào)點(diǎn)(Q(N))為高電平時(shí)開啟,接收第一時(shí)鐘信號(hào)(CKNl),并在第一時(shí)鐘信號(hào)(CKNl)為高電位時(shí)對(duì)N級(jí)水平掃描線(G(N))充電;N級(jí)下傳電路在第N級(jí)柵極信號(hào)點(diǎn)(Q(N))為高電平時(shí)開啟,接收第二時(shí)鐘信號(hào)(CKN2),并輸出N級(jí)下傳信號(hào)ST (N)以控制N+1級(jí)GOA單元的工作;其中,第二時(shí)鐘信號(hào)(CKN2)的脈寬大于第一時(shí)鐘信號(hào)(CKNl)的脈寬。
[0007]其中,N級(jí)下拉維持電路包括:第一晶體管Tl,其柵極和漏極連接直流高電壓H ;第二晶體管T2,其柵極連接第一晶體管Tl的源極,漏極連接直流高電壓H,源極連接一公共點(diǎn)P (N);第三晶體管T3,其柵極連接第N級(jí)柵極信號(hào)點(diǎn)Q (N),漏極連接第一晶體管Tl的源極,源極連接第一直流低電壓VSSl ;第四晶體管T4,其柵極連接第N級(jí)柵極信號(hào)點(diǎn)Q (N),漏極連接公共點(diǎn)P(N);第五晶體管T5,其柵極連接第N級(jí)柵極信號(hào)點(diǎn)Q(N),漏極連接公共點(diǎn)P(N);第六晶體管T6,其柵極連接第四晶體管T4的源極,漏極連接第五晶體管T5的源極,源極連接第三直流低電壓VSS3 ;第七晶體管T7,其柵極連接第四晶體管T4的源極,源極連接第三直流低電壓VSS3 ;第八晶體管T8,其柵極及漏極連接直流高電壓H ;第九晶體管T9,其柵極連接第八晶體管T8的源極,漏極連接直流高電壓H,源極連接第五晶體管T5的源極;第十晶體管T10,其柵極連接公共點(diǎn)P (N),漏極連接第N級(jí)柵極信號(hào)點(diǎn)Q (N),源極連接第二直流低電壓VSS2 ;第^^一晶體管T11,其柵極連接公共點(diǎn)P(N),漏極連接第N級(jí)水平掃描線G (N),源極連接第二直流低電壓VSS2 ;其中,第一直流低電壓VSSl大于第二直流低電壓VSS2,第二直流低電壓VSS2大于第三直流低電壓VSS3。
[0008]其中,N級(jí)下拉維持電路包括:第一晶體管(Tl)、第二晶體管(T2)、第三晶體管(T3)、第四晶體管(T4)、第五晶體管(T5)、第六晶體管(T6)、第九晶體管(T9)、第十晶體管(TlO)及第^^一晶體管(Tll);其中,第九晶體管(T9)的柵極連接公共點(diǎn)(P(N))。
[0009]其中,N級(jí)下拉維持電路包括:第一晶體管(Tl)、第二晶體管(T2)、第三晶體管(T3)、第四晶體管(T4)、第六晶體管(T6)、第七晶體管(T7)、第八晶體管(T8)、第九晶體管(T9)、第十晶體管(TlO)及第十一晶體管(Tll);其中,第六晶體管(T6)的漏極及第九晶體管(T9)的源極連接第四晶體管(T4)的源極,第六晶體管(T6)的柵極及第七晶體管(T7)的柵極連接第N級(jí)柵極信號(hào)點(diǎn)(Q (N))。
[0010]其中,N級(jí)下拉維持電路包括:第一晶體管(Tl)、第二晶體管(T2)、第三晶體管(T3)、第四晶體管(T4)、第六晶體管(T6)、第九晶體管(T9)、第十晶體管(TlO)及第十一晶體管(Tll);其中,第九晶體管(T9)的柵極連接第二晶體管(T2)的柵極。
[0011]其中,第九晶體管T9的柵極連接公共點(diǎn)P(N)。
[0012]其中,N級(jí)下傳電路還包括N級(jí)自舉電容Cb ;N級(jí)自舉電容Cb連接于第N級(jí)柵極信號(hào)點(diǎn)Q(N)與第N級(jí)水平掃描線G(N)之間。
[0013]其中,N級(jí)下拉電路的控制端輸入第三時(shí)鐘信號(hào)(XCNK2);其中,第一時(shí)鐘信號(hào)(CKNl)的占空比小于50%,且第一時(shí)鐘信號(hào)(CKNl)的高電平的開始時(shí)刻與第二時(shí)鐘信號(hào)(CKN2)的高電平的開始時(shí)刻相同;第三時(shí)鐘信號(hào)(XCNK2)的高電平對(duì)應(yīng)于第二時(shí)鐘信號(hào)(CKN2)的低電平,第三時(shí)鐘信號(hào)(XCNK2)的低電平對(duì)應(yīng)于第二時(shí)鐘信號(hào)(CKN2)的高電平。
[0014]其中,N級(jí)下拉電路的控制端輸入第三時(shí)鐘信號(hào)(XCNK2);其中,第一時(shí)鐘信號(hào)(CKNl)的占空比小于50%,且第一時(shí)鐘信號(hào)(CKNl)的高電平的結(jié)束時(shí)刻與第二時(shí)鐘信號(hào)(CKN2)的高電平的結(jié)束時(shí)刻相同;第三時(shí)鐘信號(hào)(XCNK2)的高電平對(duì)應(yīng)于第二時(shí)鐘信號(hào)(CKN2)的低電平,第三時(shí)鐘信號(hào)(XCNK2)的低電平對(duì)應(yīng)于第二時(shí)鐘信號(hào)(CKN2)的高電平。
[0015]為解決上述技術(shù)問題,本發(fā)明采用的另一個(gè)技術(shù)方案是:提供一種液晶顯示器,該液晶顯示器包括如上的GOA電路。
[0016]本發(fā)明的有益效果是:區(qū)別于現(xiàn)有技術(shù)的情況,本發(fā)明對(duì)N級(jí)上拉電路和N級(jí)下傳電路輸入脈寬不同的兩種時(shí)鐘信號(hào),以使輸出信號(hào)和下傳信號(hào)剝離開來,能夠使Q(N)點(diǎn)抬升較好的高電位,降低了輸出信號(hào)的延遲,保證GOA電路中的掃描線更好的充電,有利于電路各個(gè)節(jié)點(diǎn)的正常工作。
【附圖說明】
[0017]圖1是本發(fā)明GOA電路第一實(shí)施方式多個(gè)GOA單元級(jí)聯(lián)的結(jié)構(gòu)示意圖;
[0018]圖2是本發(fā)明GOA電路第一實(shí)施方式中GOA單元的結(jié)構(gòu)示意圖;
[0019]圖3是本發(fā)明GOA電路第二實(shí)施方式中GOA單元的具體電路連接示意圖;
[0020]圖4是本發(fā)明GOA電路第二實(shí)施方式中GOA單元各節(jié)點(diǎn)的第一種電壓波形示意圖;
[0021]圖5是本發(fā)明GOA電路第二實(shí)施方式中GOA單元各節(jié)點(diǎn)的第二種電壓波形示意圖;
[0022]圖6是本發(fā)明GOA電路第三實(shí)施方式中GOA單元的具體電路連接示意圖;
[0023]圖7是本發(fā)明GOA電路第四實(shí)施方式中GOA單元的具體電路連接示意圖;
[0024]圖8是本發(fā)明GOA電路第五實(shí)施方式中GOA單元的具體電路連接示意圖;
[0025]圖9是本發(fā)明GOA電路第六實(shí)施方式中GOA單元的具體電路連接示意圖。
【具體實(shí)施方式】
[0026]參閱圖1,本發(fā)明GOA電路第一實(shí)施方式多個(gè)GOA單元級(jí)聯(lián)的結(jié)構(gòu)示意圖,該GOA電路包括多個(gè)GOA單元,其中N級(jí)GOA單元對(duì)顯示區(qū)域的第N級(jí)水平掃描線G(N)充電。
[0027]參閱圖2,本發(fā)明GOA電路第一實(shí)施方式中GOA單元的結(jié)構(gòu)示意圖,N級(jí)GOA單元包括的N級(jí)上拉控制電路101、N級(jí)上拉電路102、N級(jí)下傳電路103、N級(jí)下拉電路104及N級(jí)下拉維持電路105 ;其中,N級(jí)上拉電路1