移位寄存器單元、柵極驅動裝置以及顯示裝置的制造方法
【技術領域】
[0001]本公開涉及顯示技術的領域,更具體地涉及一種移位寄存器單元、以及使用該移位寄存器單元的柵極驅動裝置以及顯示裝置。
【背景技術】
[0002]作為與現有的液晶顯示裝置的驅動電路相關的技術,本領域已經開發出GOA(Gate-driver on Array)技術。GOA電路通常包括多個級聯的移位寄存器單元,每一個移位寄存器單元分別與相鄰行的移位寄存器單元相連接,每一個移位寄存器單元均對應一行柵線,每一個移位寄存器單元在輸出柵極驅動信號的同時會將輸出信號提供給下一個移位寄存器單元,以保證下一個移位寄存器單元在下一個時鐘周期內實現柵極驅動信號的輸出。
[0003]但在目前的GOA技術中,小尺寸IXD—般采用單邊GOA結構。而在單邊GOA結構中,僅在下一個移位寄存器單元的信號輸出端有信號輸出時,對當前移位寄存器單元的進行復位,進而使當前移位寄存器單元的信號輸出端下拉為低電平。然而,這種設計導致驅動器電路遠端的電壓很難得到保證。
【發明內容】
[0004]本公開的目標是提供一種移位寄存器單元、以及使用該移位寄存器單元的柵極驅動裝置以及顯示裝置來克服上述缺點。
[0005]根據本發明的一個方面,提供了一種移位寄存器單兀,包括上拉模塊、輸入模塊、下拉控制模塊、下拉模塊、復位放電模塊、分壓模塊、保持模塊以及遠端下拉模塊;上拉模塊連接第一時鐘信號端口、上拉控制節點以及信號輸出端,用于根據上拉控制節點的電位和第一時鐘信號端口輸入的時鐘信號將信號輸出端輸出的信號上拉為高電平,所述上拉控制節點為上拉模塊與輸入模塊的連接點;輸入模塊連接信號輸入端、第二時鐘信號端口以及上拉控制節點,用于根據信號輸入端輸入的信號和第二時鐘信號端口的時鐘信號控制上拉控制節點的電位;下拉控制模塊連接第二時鐘信號端口、下拉控制中間點和下拉控制節點,用于根據第二時鐘信號和下拉控制中間點的電位來控制下拉控制節點的電位,下拉控制中間點為下拉控制模塊與分壓模塊的連接點,下拉控制節點為下拉控制模塊與下拉模塊的連接點;下拉模塊連接下拉控制節點、上拉控制節點、低電平信號以及信號輸出端,用于根據下拉控制節點的電位將上拉控制節點的電位和信號輸出端的信號下拉為低電平;復位放電模塊連接復位信號端、上拉控制節點以及低電平信號,用于根據復位信號端輸入的信號將上拉控制節點的電位下拉為低電平;分壓模塊連接下拉控制中間點、下拉控制節點、上拉控制節點以及低電平信號,用于根據上拉控制節點的電位控制下拉控制中間點的電位和下拉控制節點的電位;保持模塊連接第二時鐘信號端口、低電平信號和信號輸出端,用于根據第二時鐘信號端口輸入的信號將輸出端輸出的信號保持為低電平;遠端下拉模塊連接信號輸出端的遠端、第一時鐘信號端口和第二時鐘信號端口,用于根據第一時鐘信號端口和第二時鐘信號端口輸入的信號來將信號輸出端的遠端的電位維持為低電平。
[0006]所述移位寄存器單元采用分體式設計以便在遠端對輸出信號進行下拉補償,節省了遠端的低電壓信號,從而節省了空間并使得設計更加方便。
[0007]在實施例中,所述移位寄存器單元可以狀態清除模塊,用于清除下拉控制模塊的狀態。
[0008]根據本公開的另一個方面,提供了一種柵極驅動裝置,包括多個所述的移位寄存器單元,其中所述多個移位寄存器單元相互級聯,除第一個移位寄存器單元和最后一個移位寄存器單元外,其余每個移位寄存器單元的信號輸出端都連接與其相鄰的下一個移位寄存器單元的輸入端以及連接與其相鄰的上一個移位寄存器單元的復位信號端;其中所述第一個移位寄存器單元的信號輸入端輸入幀起始信號,信號輸出端與第二個移位寄存器單元的信號輸入端連接,所述最后一個移位寄存器單元的信號輸出端連接與其相鄰的上一個移位寄存器單元的復位信號端。
[0009]在實施例中,相鄰兩級移位寄存器單兀的第一時鐘信號端口輸入的時鐘信號互為反相,第二時鐘信號端口輸入的時鐘信號互為反相。
[0010]根據本發明的又一個方面,提供了一種顯示裝置,其包括如上所述的柵極驅動電路。
[0011]本
【發明內容】
被提供來以簡化形式引入在下面在【具體實施方式】中被進一步描述的構思的選擇。本
【發明內容】
不旨在識別所要求保護的主題的關鍵特征或必要特征,它也不旨在用來幫助確定所要求保護的主題的范圍。
【附圖說明】
[0012]現將參考示出本發明的實施例的附圖更詳細地描述本發明的上述和其它方面。
[0013]圖1圖示了根據本公開的一個實施例的移位寄存器單元的示意圖;
圖2圖示了根據本公開的一個實施例的移位寄存器單元的一個示意性結構圖;
圖3圖示了根據本公開的一個實施例的移位寄存器單元的信號時序圖;以及圖4圖示了根據本公開的一個實施例的柵極驅動裝置的示意性結構圖。
【具體實施方式】
[0014]下面的實施例作為例子被提供使得本公開內容將是徹底的且完整的,并且將完全地將本發明的范圍傳達給本領域的技術人員。本公開內容在代表性實施例的上下文中被闡述,代表性實施例在任何方面不旨在為限制性的。
[0015]本發明的所有實施例中采用的晶體管可以是薄膜晶體管或場效應管或者其它具有相同特性的器件。在本發明的實施中,每個晶體管的源極和漏極可以互換地使用,因此為了描述方便,將其中的一個稱為第一極,另一個稱為第二極。
[0016]圖1圖示了根據本公開的一個實施例的移位寄存器單元的示意圖。如圖1所示,所述移位寄存器單元100包括上拉模塊101、輸入模塊102、下拉控制模塊103、下拉模塊104、復位放電模塊105、分壓模塊106、保持模塊107以及遠端下拉模塊108。所述上拉模塊101連接第一時鐘信號端口 CLK1、上拉控制節點(PU)以及信號輸出端0UTPUT_N (以級聯結構中的第N個移位寄存器單元為例),用于根據上拉控制節點的電位和所述第一時鐘信號端口輸入的時鐘信號將信號輸出端輸出的信號上拉為高電平,所述上拉控制節點為上拉模塊與輸入模塊的連接點。所述輸入模塊102連接信號輸入端INPUT_N (其通常連接上一個移位寄存器單元的信號輸出端口 OUTPUT_N-l)、第二時鐘信號端口 CLK2以及上拉控制節點(PU),用于根據信號輸入端輸入的信號和第二時鐘信號端口的時鐘信號控制上拉控制節點的電位。所述下拉控制模塊103連接第二時鐘信號端口、下拉控制中間點(PD_CN)和下拉控制節點(PD),用于根據第二時鐘信號和下拉控制中間點的電位來控制下拉控制節點的電位,下拉控制中間點為下拉控制模塊與分壓模塊106的連接點,下拉控制節點為下拉控制模塊與下拉模塊104的連接點。下拉模塊104連接下拉控制節點、上拉控制節點、低電平信號VSS以及信號輸出端,用于根據下拉控制節點的電位將上拉控制節點的電位和信號輸出端的信號下拉為低電平。復位放電模塊105連接復位信號端RST_N (其通常連接下一個移位寄存器單元的信號輸出端口 OUTPUT_N+l)、上拉控制節點以及低電平信號,用于根據復位信號端輸入的信號將上拉控制節點的電位下拉為低電平。分壓模塊106連接下拉控制中間點、下拉控制節點、上拉控制節點以及低電平信號,用于根據