本發明涉及液晶顯示領域,特別是涉及一種goa電路及液晶顯示器。
背景技術:
目前主動式液晶顯示面板水平掃描線的驅動(即柵極驅動)主要由外接的集成電路(integratedcircuit,ic)來完成,外接的ic用于給相應的柵極線提供電壓,使對應的薄膜晶體管(tft)產生開/關動作以實現對各級水平掃描線的驅動。而goa技術(gatedriveronarray)即陣列基板行驅動技術,可以運用液晶顯示面板的原有制程將水平掃描線的驅動電路制作在基板的非顯示區上,使之能替代外接ic來完成水平掃描線的驅動。goa技術能減少外接ic的焊接(bonding)工序,有機會提升產能并降低產品成本。
現有的goa電路一般利用反相器對下拉維持模塊進行下拉,下拉的速度較慢,不利于液晶顯示器的正常顯示。
技術實現要素:
本發明主要提供一種goa電路及液晶顯示器,能夠提高下拉維持模塊的反應速度,使得下拉維持模塊的下拉更加快速有效。
為解決上述技術問題,本發明采用的一個技術方案是:提供一種goa電路,用于液晶顯示器,該goa電路包括級聯的多個goa單元其中,第n級goa單元包括:上拉控制模塊、上拉模塊、下傳模塊、自舉電容模塊、下拉維持模塊、下拉模塊和控制模塊;上拉控制模塊用于接收第n-2級級傳信號和第n-2級掃描信號,并根據第n-2級級傳信號和第n-2級掃描信號在第n級柵極信號點輸出內部控制信號;上拉模塊用于接收內部控制信號和時鐘信號,并根據內部控制信號和時鐘信號拉升第n級掃描信號;下傳模塊,用于接收內部控制信號和時鐘信號以輸出第n級級傳信號;自舉電容模塊用于抬升內部控制信號的高電平;下拉維持模塊用于接收內部控制信號、外部控制信號、第一低電平信號和第二低電平信號,并根據內部控制信號、外部控制信號、第一低電平信號和第二低電平信號以維持第n級掃描信號的低電平;下拉模塊用于接收內部控制信號、第一低電平信號、第二低電平信號、第n+2級掃描信號,并根據內部控制信號、第一低電平信號、第二低電平信號和第n+2級掃描信號拉低第n級掃描信號;控制模塊分別與下拉維持模塊和相鄰下一級goa單元相連,用于通過相鄰下一級goa單元增加下拉維持模塊的放電路徑以加快下拉維持模塊的下拉速度。
為解決上述技術問題,本發明采用的另一個技術方案是:提供一種液晶顯示器,包括了上述goa電路。
本發明的有益效果是:本發明的goa電路及液晶顯示器包括級聯的多個goa單元,第n級goa單元包括:上拉控制模塊用于接收第n-2級級傳信號和第n-2級掃描信號,并根據第n-2級級傳信號和第n-2級掃描信號在第n級柵極信號點輸出內部控制信號;上拉模塊用于接收內部控制信號和時鐘信號,并根據內部控制信號和時鐘信號拉升第n級掃描信號;下傳模塊,用于接收內部控制信號和時鐘信號以輸出第n級級傳信號;自舉電容模塊用于抬升內部控制信號的高電平;下拉維持模塊用于接收內部控制信號、外部控制信號、第一低電平信號和第二低電平信號,并根據內部控制信號、外部控制信號、第一低電平信號和第二低電平信號以維持第n級掃描信號的低電平;下拉模塊用于接收內部控制信號、第一低電平信號、第二低電平信號、第n+2級掃描信號,并根據內部控制信號、第一低電平信號、第二低電平信號和第n+2級掃描信號拉低第n級掃描信號;控制模塊分別與下拉維持模塊和相鄰下一級goa單元相連,用于通過相鄰下一級goa單元增加下拉維持模塊的放電路徑以加快下拉維持模塊的下拉速度。通過上述方式,本發明能夠提高下拉維持模塊的反應速度,使得下拉維持模塊的下拉更加快速有效。
附圖說明
圖1是本發明實施例的goa電路的結構示意圖;
圖2是圖1所示goa電路中goa單元的第一實施例的電路原理圖;
圖3是圖2所示goa單元的工作時序圖;
圖4是圖1所示goa電路中goa單元的第二實施例的電路原理圖;
圖5是圖4所示goa單元的工作時序圖;
圖6是本發明實施例的液晶顯示器的結構示意圖。
具體實施方式
在說明書及權利要求書當中使用了某些詞匯來指稱特定的組件,所屬領域中的技術人員應可理解,制造商可能會用不同的名詞來稱呼同樣的組件。本說明書及權利要求書并不以名稱的差異來作為區分組件的方式,而是以組件在功能上的差異來作為區分的基準。下面結合附圖和實施例對本發明進行詳細說明。
圖1是本發明實施例的goa電路的結構示意圖。如圖1所示,goa電路10包括級聯的多個goa單元11。
其中,第n級goa單元11用于在時鐘信號ck、第n-2級級傳信號st(n-2)、下第n+2級掃描信號g(n+2)、第n-2級掃描信號g(n-2)、外部控制信號k2的控制下,輸出第n級掃描信號g(n)以對對應的第n條水平掃描線進行充電。其中,goa電路中的晶體管為igzotft。
圖2是圖1所示goa電路中goa單元的第一實施例的電路原理圖。如圖2所示,第n級goa單元11包括上拉控制模塊100、上拉模塊201、下傳模塊202、自舉電容模塊203、下拉維持模塊300、下拉模塊400和控制模塊500。
上拉控制模塊100用于接收第n-2級級傳信號st(n-2)和第n-2級掃描信號g(n-2),并根據第n-2級級傳信號st(n-2)和第n-2級掃描信號g(n-2)在第n級柵極信號點q(n)輸出內部控制信號k1。
上拉模塊201用于接收內部控制信號k1和時鐘信號ck,并根據內部控制信號k1和時鐘信號ck拉升第n級掃描信號g(n)。
下傳模塊202用于接收內部控制信號k1和時鐘信號ck,并根據內部控制信號k1和時鐘信號ck輸出第n級級傳信號st(n)。
自舉電容模塊203用于抬升內部控制信號k1的高電平。
下拉維持模塊300用于接收內部控制信號k1、外部控制信號k2、第一低電平信號vss1、第二低電平信號vss2,并根據內部控制信號k1、外部控制信號k2、第一低電平信號vss1和第二低電平信號vss2維持第n級掃描信號g(n)的低電平。
下拉模塊400用于接收內部控制信號k1、第一低電平信號vss1、第二低電平信號vss2、第n+2級級傳信號st(n+2),并根據內部控制信號k1、第一低電平信號vss1、第二低電平信號vss2和第n+2級掃描信號g(n+2)拉低第n級掃描信號g(n)。
控制模塊500分別與下拉維持模塊300和相鄰goa單元相連,用于通過相鄰的goa單元也即第n+2級goa單元增加下拉維持模塊300的放電路徑以加快下拉維持模塊300的下拉速度。
具體來說,上拉控制模塊100包括第一晶體管t1,第一晶體管t1的第一端接收第n-2級級傳信號st(n-2),第一晶體管t1的第二端接收第n-2級掃描信號g(n-2),第一晶體管t1的第三端與第n級柵極信號點q(n)電連接,用于輸出內部控制信號k1至第n級柵極信號點q(n)。
上拉模塊201包括第三晶體管t3,下傳模塊202包括第二晶體管t2,自舉電容模塊203包括電容c。
其中,第二晶體管t2和第三晶體管t3的第一端電連接后接收內部控制信號k1,第二晶體管t2和第三晶體管t3的第二端電連接后接收時鐘信號ck,第二晶體管t2的第三端輸出第n級級傳信號st(n),第三晶體管t3的第三端與第n級掃描信號g(n)連接,電容c的兩端分別與第二晶體管t2的第一端和第三晶體管t3的第三端電連接。
下拉維持模塊300包括第六晶體管t6、第七晶體管t7、第八晶體管t8、第九晶體管t9、第十晶體管t10和第十一晶體管t11。第六晶體管t6的第一端、第二端和第八晶體管t8的第二端電連接后接收外部控制信號k2,第六晶體管t6的第三端分別與第七晶體管t7的第二端、第八晶體管t8的第一端電連接,第七晶體管t7的第一端與第九晶體管t9的第一端電連接后接收內部控制信號k1,第八晶體管t8的第三端分別與第九晶體管t9的第二端、第十晶體管t10的第一端、第十一晶體管t11的第一端電連接,第十晶體管t10的第二端與第n級掃描信號g(n)連接,第十一晶體管t11的第二端與第n級柵極信號點q(n)電連接,第七晶體管t7、第十一晶體管t11的第三端與第一低電平信號vss1電連接,第九晶體管t9、第十晶體管t10的第三端與第二低電平信號vss2電連接。
本領域的技術人員可以理解,下拉維持模塊300包括一反相器,反相器的輸入端為第n級柵極信號點q(n),反相器的輸出端為第十晶體管t10、第八晶體管t8和第九晶體管t9的公共連接端。
下拉模塊400包括第四晶體管t4和第五晶體管t5。第四晶體管t4和第五晶體管t5的第一端電連接后接收第n+2級掃描信號g(n+2),第四晶體管t4的第二端接收內部控制信號k1,第五晶體管t5的第二端與第n級掃描信號g(n)連接,第四晶體管t4的第三端與第一低電平信號vss1電連接,第五晶體管t5的第三端與第二低電平信號vss2電連接。
控制模塊500包括第十二晶體管t12。第十二晶體管t12的第一端與第n+2級goa單元的第十二晶體管的第一端電連接后與第n級柵極信號點電連接,第十二晶體管t12的第二端與第六晶體管t6的第三端電連接,第十二晶體管t13的第三端與第一低電平信號vss1電連接。其中,第十二晶體管t12的第二端與第六晶體管t6的第三端的公共節點記為下拉節點s(n)。
優選地,在本實施例中,下拉維持模塊300、控制模塊500的數量為兩個,兩個下拉維持模塊300中的一個外部控制信號k2為第一低頻信號lc1,另一個外部控制信號k2為第二低頻信號lc2,其中第一低頻信號lc1和第二低頻信號lc2互為反相信號。
優選地,在本實施例中,第一低電平信號vss1的絕對值大于第二低電平信號vss2的絕對值。
在本實施例中,由于第十二晶體管t12的引入且第十二晶體t12的第一端與相鄰的goa單元的第十二晶體t12的第一端電連接后與第n級的柵極信號點q(n)電連接,可以更好地對下拉節點s(n)進行下拉,從而提高下拉維持模塊300的反應速度,使得下拉維持模塊300的下拉更加快速有效。另外,在下拉維持模塊300中,將連接到第n級柵極信號q(n)的晶體管也即第七晶體管t7、第十一晶體管t11下拉至第一低電平信號vss1,將第九晶體管t9、第十晶體管t10下拉至第二低電平信號vss2,且第一低電平信號vss1的絕對值大于第二低電平信號vss2的絕對值,能進一步提高下拉維持模塊300的下拉速度。
請一并參考圖3,圖3是圖2所示goa單元的工作時序圖。如圖3所示,h表示高電位,l表示低電位,時鐘信號ck包括四個時鐘信號,四個時鐘信號依次循環作用于相鄰的四個goa單元,四個時鐘信號分別為第一時鐘信號clk1、第二時鐘信號clk2、第三時鐘信號clk3、第四時鐘信號clk4,其中,當時鐘信號ck為第一時鐘信號clk1、第三時鐘信號clk3時,時鐘信號ck作用于奇數級的goa單元,當時鐘信號ck為第二時鐘信號clk2、第四時鐘信號clk4時,時鐘信號ck作用于偶數級的goa單元,本工作時序圖以時鐘信號ck為第三時鐘信號clk3的goa單元為例進行說明。
在t1時刻內,第三時鐘信號clk3為高電平,第n-2級級傳信號st(n-2)和第n-2級掃描信號g(n-2)為低電平,第一薄膜晶體管t1關閉,第n級柵極信號點q(n)處于低電平,上拉模塊201斷開,第n級掃描信號g(n)輸出低電平信號。
在t2時刻內,第三時鐘信號clk3為低電平,第n-2級級傳信號st(n-2)和第n-2級掃描信號g(n-2)為高電平,第一薄膜晶體管t1導通,第n級柵極信號點q(n)的電壓為高電平,電容c進行充電,同時第二薄膜晶體管t2和第三薄膜晶體管t3導通,由于第三時鐘信號clk3為低電平,第n級掃描信號g(n)輸出低電平信號。
在t3時刻內,第三時鐘信號clk3為高電平,由于電容c(充電后)的存在使第二、第三薄膜晶體管t2、t3的柵極電壓被提升到更高的電平,由于第三時鐘信號clk3為高電平,第n級掃描信號g(n)輸出高電平信號。
在t4時刻內,第三時鐘信號clk3為低電平,第n+2級級傳信號st(n+2)為高電平信號,下拉模塊400將第n級柵極信號點q(n)的電壓下拉,使得第n級掃描信號g(n)輸出低電平信號。
本領域的技術人員可以理解,若goa單元中沒有控制模塊500,則第n級柵極信號點q(n)為高電平時,下拉節點s(n)對應為低電平。而在本實施例中,如圖3所示,由于goa單元中存在控制模塊500,則下拉節點s(n)在第n級柵極信號點q(n)變為高電平之前已變為低電平,從而可以提高下拉維持模塊300的反應速度,使得下拉維持模塊300的下拉更加快速有效。
圖4是圖1所示goa電路中goa單元的第二實施例的電路原理圖。如圖4所示,圖4所示的第二實施例與圖2所示的第一實施例的區別在于:圖4所示的goa單元僅僅包括一個下拉維持電路300’,下拉維持電路300’進一步包括第十三晶體管t13和第十四晶體管t14,第十三晶體管t13和第十四晶體管t14的第一端電連接,第十三晶體管t13的第二端與第n級柵極信號q(n)電連接,第十四晶體管t14的第二端與第十晶體管t10的第二端電連接,第十三晶體管t13和第十四晶體管t14的第三端與第一低電平信號vss1或第二低電平信號vss2連接。
在本實施例中,第一低電平信號vss1和第二低電平信號vss2電連接。換個角度來說,第一低電平信號vss1和第二低電平信號vss2為同一個低電平信號。
在本實施例中,控制模塊500’包括第一連接線l1和第二連接線l2。第一連接線l1的一端與下拉維持模塊300’中的第十晶體管t10的第一端連接,另一端與n+2級goa單元中的第十四晶體管t14的第一端連接;第二連接線l2的一端與下拉維持模塊300’中的第十三晶體管t13的第一端連接,另一端與n+2級goa單元中的第十一晶體管t11的第一端連接。
也就是說,在本實施例中,每兩組goa單元也即第n級goa單元和第n+2級goa單元共用一組控制模塊500’。
在本實施例中,第n級goa單元的下拉維持模塊300’中的外部控制信號k2為第一低頻信號lc1,第n+2級goa單元的下拉維持模塊300’中的外部控制信號k2為第二低頻信號lc2,其中第一低頻信號lc1和第二低頻信號lc2互為反相信號。
在本實施例中,由于第一連接線l1和第二連接線l2的引入,第n級goa單元的下拉晶體管也即第十晶體管t10和第十三晶體管t13直接連接到下一級也即第n+2級goa單元的下拉晶體管也即第十四晶體管t14和第十一晶體管t11,使得第八晶體管t8一直處于開啟狀態,從而提高了下拉維持模塊300’的下拉速度。
請一并參考圖5,圖5是圖4所示goa單元的工作時序圖。圖5所示的工作時序和圖3所示的工作時序的差別在于:在t2時刻和t3時刻,第十晶體管的第一端(記為p(n))為低電平信號,在其它時刻,p(n)為高電平信號。第十四晶體管的第一端(記為k(n))持續為高電平信號。
其它信號線的工作時序和圖3相似,為簡約起見,在此不再贅述。
圖6是本發明實施例的液晶顯示器的結構示意圖。如圖6所示,液晶顯示器1包括了上述goa電路10。
本發明的有益效果是:本發明的goa電路及液晶顯示器包括級聯的多個goa單元,第n級goa單元包括:上拉控制模塊用于接收第n-2級級傳信號和第n-2級掃描信號,并根據第n-2級級傳信號和第n-2級掃描信號在第n級柵極信號點輸出內部控制信號;上拉模塊用于接收內部控制信號和時鐘信號,并根據內部控制信號和時鐘信號拉升第n級掃描信號;下傳模塊,用于接收內部控制信號和時鐘信號以輸出第n級級傳信號;自舉電容模塊用于抬升內部控制信號的高電平;下拉維持模塊用于接收內部控制信號、外部控制信號、第一低電平信號和第二低電平信號,并根據內部控制信號、外部控制信號、第一低電平信號和第二低電平信號以維持第n級掃描信號的低電平;下拉模塊用于接收內部控制信號、第一低電平信號、第二低電平信號、第n+2級掃描信號,并根據內部控制信號、第一低電平信號、第二低電平信號和第n+2級掃描信號拉低第n級掃描信號;控制模塊分別與下拉維持模塊和相鄰下一級goa單元相連,用于通過相鄰下一級goa單元增加下拉維持模塊的放電路徑以加快下拉維持模塊的下拉速度。通過上述方式,本發明能夠提高下拉維持模塊的反應速度,使得下拉維持模塊的下拉更加快速有效。
以上所述僅為本發明的實施方式,并非因此限制本發明的專利范圍,凡是利用本發明說明書及附圖內容所作的等效結構或等效流程變換,或直接或間接運用在其他相關的技術領域,均同理包括在本發明的專利保護范圍內。