本申請涉及顯示技術領域,尤其涉及一種顯示面板,以及包括該顯示面板的顯示裝置。
背景技術:
在現有的顯示面板中,陣列基板是其重要的組成部分。通常,陣列基板可以包括顯示區和非顯示區,顯示區內設有可以控制像素單元用以顯示畫面的數據線,非顯示區設置有驅動芯片以及與其電連接的扇出引線,各扇出引線可以為上述數據線提供顯示信號。為了減小非顯示區并增大顯示區,通常設計各扇出引線朝向驅動芯片集中而構成扇出區域(Fan-out)。
但是,由于現有的顯示面板中需要設置大量的扇出引線,用于將驅動芯片中的顯示信號輸出到數據線,因此扇出區域通常占有較大的面積。并且現有的驅動芯片中,用于輸出顯示信號的輸出引腳通常集中設置在驅動芯片的中間區域,這就使得上述扇出區域在沿數據線延伸的方向上需要足夠大的高度才可以容納所有的扇出引線,導致扇出區域在沿數據線延伸的方向上的高度過大,陣列基板上的非顯示區的面積增大,不利于窄邊框顯示面板的設計。
技術實現要素:
鑒于現有技術中的上述缺陷,本申請實施例提供一種顯示面板和包括該顯示面板的顯示裝置,來解決以上背景技術部分提到的技術問題。
為了實現上述目的,第一方面,本申請實施例提供了一種顯示面板,包括陣列基板,該陣列基板包括:襯底基板,該襯底基板包括顯示區和非顯示區,上述顯示區包括沿第一方向延伸的多條數據線;上述非顯示區包括:沿第二方向設置的第一扇出區域和第二扇出區域,上述第一扇出區域設有多條第一扇出引線,上述第二扇出區域設有多條第二扇出引線,其中,第二方向與上述第一方向垂直;沿上述第二方向設置的第一多路選通模塊和第二多路選通模塊,上述第一多路選通模塊包括多個第一多路選通器,上述第二多路選通模塊包括多個第二多路選通器;上述顯示面板還包括驅動芯片,該驅動芯片包括沿上述第二方向設置的第一輸出引腳區、第二輸出引腳區和第三輸出引腳區,上述第一輸出引腳區設有多個第一輸出引腳,上述第二輸出引腳區設有多個第二輸出引腳,上述第三輸出引腳區設有多個第三輸出引腳;其中,上述各第一輸出引腳通過上述第一扇出引線與上述第一多路選通器電連接,上述第一多路選通器與部分數據線電連接;上述各第三輸出引腳通過上述第二扇出引線與上述第二多路選通器連接,上述第二多路選通器與其余的數據線電連接;上述各第二輸出引腳與各上述第一多路選通器和上述第二多路選通器電連接,以使上述第一多路選通器和第二多路選通器控制上述數據線的選通。
在本申請的一些可實現方式中,上述非顯示區設有多條時鐘信號線,該多條時鐘信號線設置于上述第一多路選通模塊和上述第二多路選通模塊之間,上述各第二輸出引腳通過上述時鐘信號線電連接至上述第一多路選通器和第二多路選通器。
在本申請的一些可實現方式中,上述驅動芯片包括沿所述第二方向延伸的第一邊和第二邊,第一邊為上述驅動芯片靠近上述顯示區的一邊,第二邊為上述驅動芯片遠離上述顯示區的一邊;上述第一輸出引腳區、第二輸出引腳區和第三輸出引腳區設置在上述第一邊;上述驅動芯片還包括輸入引腳區,該輸入引腳區包括多個輸入引腳,上述輸入引腳區設置在第二邊,用于從外部電路接收顯示信號。
在本申請的一些可實現方式中,上述驅動芯片遠離顯示區的一側設有第一柔性電路板,各輸入引腳通過第一柔性電路板與外部電路電連接。
在本申請的一些可實現方式中,上述各第一多路選通器包括多個第一薄膜晶體管,上述各第二多路選通器包括多個第二薄膜晶體管;上述第一薄膜晶體管的柵極與上述時鐘信號線一一對應電連接,上述第一薄膜晶體管的第一極與上述第一扇出引線電連接,上述第一薄膜晶體管的第二極與上述數據線電連接;上述第二薄膜晶體管的柵極與上述時鐘信號線一一對應電連接,上述第二薄膜晶體管的第一極與上述第二扇出引線電連接,上述第二薄膜晶體管的第二極與上述數據線電連接。
在本申請的一些可實現方式中,所述陣列基板還包括多個像素,各像素包括第一子像素、第二子像素和第三子像素;上述多條數據線包括第一數據線、第二數據線和第三數據線,其中,第一數據線與上述第一子像素電連接,第二數據線與上述第二子像素電連接,第三數據線與上述第三子像素電連接;上述多個第一薄膜晶體管包括第一子薄膜晶體管、第二子薄膜晶體管和第三子薄膜晶體管,上述多個第二薄膜晶體管包括第四子薄膜晶體管、第五子薄膜晶體管和第六子薄膜晶體管,其中,第一子薄膜晶體管的第二極和第四子薄膜晶體管的第二極各自與一條上述第一數據線電連接,第二子薄膜晶體管的第二極和第五子薄膜晶體管的第二極各自與一條上述第二數據線電連接,第三子薄膜晶體管的第二極和第六子薄膜晶體管的第二極各自與一條上述第三數據線電連接;上述多條時鐘信號線包括第一時鐘信號線、第二時鐘信號線和第三時鐘信號線,上述第一子薄膜晶體管的柵極和第四子薄膜晶體管的柵極與上述第一時鐘信號線電連接,上述第二子薄膜晶體管的柵極和第五子薄膜晶體管的柵極與上述第二時鐘信號線電連接,上述第三子薄膜晶體管的柵極和第六子薄膜晶體管的柵極與上述第三時鐘信號線電連接;上述驅動芯片為第一時鐘信號線提供第一時鐘信號,上述驅動芯片為第二時鐘信號線提供第二時鐘信號,上述驅動芯片為第三時鐘信號線提供第三時鐘信號;上述第一子薄膜晶體管的第一極,第二子薄膜晶體管的第一極,以及第三子薄膜晶體管的第一極與同一條上述第一扇出引線電連接;上述第四子薄膜晶體管的第一極,第五子薄膜晶體管的第一極,以及第六子薄膜晶體管的第一極與同一條上述第二扇出引線電連接。
在本申請的一些可實現方式中,上述第一多路選通模塊與第二多路選通模塊沿第二方向具有間隙,所述間隙的寬度為a,且滿足a小于或等于500μm。
在本申請的一些可實現方式中,在第二方向上,上述第一輸出引腳區與驅動芯片的邊緣的最小距離為b,上述第三輸出引腳區與驅動芯片的邊緣的最小距離為c,且滿足b和c均小于3.5mm。
在本申請的一些可實現方式中,上述非顯示區還包括沿第二方向設置的第三扇出區域和第四扇出區域,第三扇出區域設有多條第三扇出引線,第四扇出區域設有多條第四扇出引線;上述第一多路選通器通過第三扇出引線與部分數據線電連接,上述第二多路選通器通過第四扇出引線與其余的數據線電連接。
在本申請的一些可實現方式中,上述顯示面板還包括第二柔性線路板,上述驅動芯片通過上述第二柔性電路板綁定在上述陣列基板上;各第一輸出引腳通過第二柔性電路板與上述第一扇出引線電連接,上述第一扇出引線通過第一多路選通器與部分數據線電連接;各第三輸出引腳通過第二柔性電路板與上述第二扇出引線電連接,上述第二扇出引線通過第二多路選通器與其余的數據線電連接;各第二輸出引腳通過第二柔性電路板與各上述第一多路選通器和第二多路選通器電連接,以使上述第一多路選通器和第二多路選通器控制數據線的選通。
第二方面,本申請實施例還提供了一種顯示裝置,包括上述的顯示面板。
本申請實施例提供的顯示面板,其中的襯底基板包括顯示區和非顯示區,顯示區內設有多條沿第一方向延伸的數據線,非顯示區內設有沿第二方向設置的第一扇出區域、第二扇出區域,沿第二方向設置的第一多路選通模塊和第二多路選通模塊,該顯示面板還包括包含沿第二方向依次設置的第一輸出引腳區、第二輸出引腳區和第三輸出引腳區的驅動芯片,其中的第一輸出引腳區的第一輸出引腳通過設置在第一扇出區域的第一扇出引線與設置在第一多路選通模塊的第一多路選通器電連接,各第一多路選通器與部分數據線電連接,其中的第三輸出引腳區的第三輸出引腳通過設置在第二扇出區域的第二扇出引線與設置在第二多路選通模塊的第二多路選通器電連接,各第二多路選通器與其余的數據線電連接,使得驅動芯片可以為各數據線提供顯示信號,其中的第二輸出引腳區的第二輸出引腳與上述第一多路選通器和第二多路選通器電連接,第一多路選通器和第二多路選通器可以控制數據線的選通,上述顯示面板中的各扇出區域、多路選通模塊以及各輸出引腳區的設置方式可以增加第一扇出區域和第二扇出區域沿第二方向的最大距離,降低第一扇出區域和第二扇出區域沿第一方向的高度,實現了顯示面板的窄邊框設計。
附圖說明
通過閱讀參照以下附圖所作的對非限制性實施例所作的詳細描述,本申請的其它特征、目的和優點將會變得更明顯:
圖1A示出了根據本申請的顯示面板的第一實施例的結構示意圖;
圖1B示出了圖1A中第一扇出引線、第二扇出引線、第一多路選通器以及第二多路選通器的一電路連接關系示意圖;
圖1C示出了圖1A中第一扇出引線、第二扇出引線、第一多路選通器以及第二多路選通器的另一電路連接關系示意圖;
圖2示出了根據本申請的顯示面板的第二實施例的結構示意圖;
圖3示出了根據本申請的顯示裝置的一實施例的示意圖。
具體實施方式
下面結合附圖和實施例對本申請的原理和特征作進一步的詳細說明。可以理解的是,此處所描述的具體實施例僅僅用于解釋相關實用新型,而非對該實用新型的限定。另外還需要說明的是,為了便于描述,附圖中僅示出了與實用新型相關的部分。
需要說明的是,在不沖突的情況下,本申請中的實施例及實施例中的特征可以相互組合。下面將參考附圖并結合實施例來詳細說明本申請。
請參考圖1A和圖1B,其中圖1A示出了根據本申請的顯示面板的第一實施例的結構示意圖,圖1B示出了圖1A中第一扇出引線、第二扇出引線、第一多路選通器以及第二多路選通器的電路連接關系示意圖。如圖1A所示,本實施例中的顯示面板100可以包括襯底基板101、數據線102、第一扇出區域103、第二扇出區域104、第一多路選通模塊105、第二多路選通模塊106、以及驅動芯片107。
在本實施例中,上述顯示面板100可以包括陣列基板,該陣列基板可以包括襯底基板101,該襯底基板101可以包括顯示區1011和非顯示區1012,如圖1A所示。上述顯示區1011內可以設有多條數據線102,各數據線102沿如圖所示的第一方向延伸,各數據線102可以接收驅動芯片107提供的顯示信號,以使該顯示區1011可以顯示預定的畫面。上述非顯示區1012內設有第一扇出區域103和第二扇出區域104,如圖1A所示,第一扇出區域103和第二扇出區域104可以沿第二方向排列,這里的第二方向與上述第一方向垂直。上述非顯示區1012內還設有第一多路選通模塊105和第二多路選通模塊106,如圖1A所示,第一多路選通模塊105和第二多路選通模塊106可以沿上述第二方向排列。上述顯示面板100中還設有驅動芯片107,該驅動芯片107可以包括沿第二方向依次設置的第一輸出引腳區1071、第二輸出引腳區1072和第三輸出引腳區1073,如圖1A所示。在上述顯示面板100中,上述第一多路選通模塊105、第一扇出區域103和第一輸出引腳區1071可以沿上述第一方向依次排列,上述第二多路選通模塊106、第二扇出區域104和第三輸出引腳區1073也可以沿上述第一方向依次排列,如圖1A所示。
在本實施例中,上述第一扇出區域103內可以設有多條第一扇出引線1031,上述第二扇出區域104內可以設有多條第二扇出引線1041。上述第一多路選通模塊105可以包括多個第一多路選通器1051,上述第二多路選通模塊106可以包括多個第二多路選通器1061。進一步的,在上述驅動芯片107中,上述第一輸出引腳區1071設有多個第一輸出引腳,第二輸出引腳區1072設有多個第二輸出引腳,第三輸出引腳區1073設有多個第三輸出引腳。
需要說明的是,如圖1B所示,上述第一輸出引腳區1071中的各第一輸出引腳可以通過上述第一扇出引線1031與上述第一多路選通器1051電連接,上述各第一多路選通器1051和與其對應的部分數據線102電連接。同樣地,上述第三輸出引腳區1073中的各第三輸出引腳可以通過上述第二扇出引線1041與上述第二多路選通器1061電連接,上述各第二多路選通器1061和與其對應的其余的數據線102電連接。上述第一輸出引腳區1071和第三輸出引腳區1073可以為顯示信號輸出引腳區(Source out),上述第一輸出引腳可以通過上述第一扇出引線1031和第一多路選通器1051為與各第一多路選通器1051電連接的數據線102提供顯示信號,同樣地,上述第三輸出引腳可以通過上述第二扇出引線1041和第二多路選通器1061為與各第二多路選通器1061電連接的數據線102提供顯示信號。上述第二輸出引腳區1072可以為時鐘線號輸出引腳區(CKH),上述第二輸出引腳可以輸出時鐘信號,該時鐘信號使得上述第一多路選通器1051和第二多路選通器1061可以控制與之相連的數據線102的選通。
通常,上述顯示面板100還可以包括第二柔性線路板,上述驅動芯片107可以通過該第二柔性電路板綁定在陣列基板上。而上述各第一輸出引腳可以通過該第二柔性電路板與上述第一扇出引線1031電連接,第一扇出引線1031可以通過上述第一多路選通器1051與部分數據線102電連接。上述各第三輸出引腳可以通過第二柔性電路板與上述第二扇出引線1041電連接,第二扇出引線1041可以通過上述第二多路選通器1061與其余的數據線102電連接。上述各第二輸出引腳可以通過第二柔性電路板與上述各第一多路選通器1051和第二多路選通器1061電連接,上述第一多路選通器1051和第二多路選通器1061可以控制數據線102的選通。
本實施例提供的顯示面板100,其中的驅動芯片107的用于輸出時鐘信號的第二輸出引腳區1072可以設置在用于輸出顯示信號的第一輸出引腳區1071和第三輸出引腳區1073之間,相較于現有技術中將所有扇區引線連接至位于驅動芯片中心的顯示信號輸出引腳區的設計,本申請實施例提供的顯示面板100的設計可以縮小第一輸出引腳區1071以及第三輸出引腳區1073與驅動芯片107的邊緣之間的最小距離,進而可以縮小靠近襯底基板101的邊緣的數據線102和與之電連接的輸出引腳之間沿上述第二方向的距離,使得上述第一扇出區域103和第二扇出區域104可以以較小的高度的區域容納所有的扇出引線,本實施例中的上述第一扇出區域103和第二扇出區域104的高度減小能夠減小邊框尺寸。需要說明的是,上述襯底基板101的邊緣沿上述第一方向延伸。
在本實施例的一些可選的實現方式中,在上述第二方向上,驅動芯片107的第一輸出引腳區1071與該驅動芯片107的沿第一方向延伸的邊緣的最小距離為b,如圖1A所示,上述驅動芯片107的第三輸出引腳區1073與該驅動芯片107的沿第一方向延伸的邊緣的最小距離為c,上述距離b和距離c均小于3.5mm,例如可以控制在2mm以內。上述距離b和距離c小于3.5mm可以確保第一輸出引腳區1071以及第三輸出引腳區1073與驅動芯片107的邊緣之間的距離與現有的驅動芯片的設計中的顯示信號輸出引腳區與驅動芯片邊緣的間距相比明顯減小,從而使得第一扇出區域103和第二扇出區域104沿第一方向的高度縮小,實現顯示面板的窄邊框設計。
在本實施例的一些可選的實現方式中,上述驅動芯片107的第一輸出引腳區1071、第二輸出引腳區1072和第三輸出引腳區1073可以設置在該驅動芯片107的第一邊1074,如圖1A所示。上述驅動芯片107的第一邊1074沿上述第二方向延伸,且該第一邊1074靠近上述顯示區1011,如圖1A所示。
需要說明的是,上述驅動芯片107還可以包括輸入引腳區,該輸入引腳區可以包括多個輸入引腳,且輸入引腳區可以設置在驅動芯片107的第二邊1075,輸入引腳區內的輸入引腳可以用于從外部電路接收顯示信號。上述第二邊1075沿上述第二方向延伸,且該第二邊1075可以為驅動芯片107中遠離顯示區1011的一邊,如圖1A所示。
通常,在顯示面板100中,上述驅動芯片107可以通過第一柔性電路板與外部電路電連接,該第一柔性電路板可以設置在驅動芯片107遠離上述顯示區1011的一側,即第一柔性電路板可以靠近驅動芯片107的第二邊1075設置,該第一柔性電路板可以與上述驅動芯片107上的各輸入引腳電連接。
在本實施例的一些可選的實現方式中,上述第一多路選通模塊105和第二多路選通模塊106在沿上述第二方向上具有一間隙,該間隙可以如圖1A中的第一多路選通模塊105和第二多路選通模塊106之間的雙向箭頭A所示,并且該間隙的寬度a需要滿足a小于等于500μm,以便于上述第一多路選通模塊105可以與上述第一扇出區域103以及第一輸出引腳區1071對應,上述第二多路選通模塊106可以與上述第二扇出區域104以及第三輸出引腳區1073對應。
在本實施例的一些可選的實現方式中,上述襯底基板101的非顯示區1012內可以設有多條時鐘信號線,如圖1B所示,各時鐘信號線可以將第二輸出引腳提供的時鐘信號CKH1、CKH2、CKH3、XCKH1、XCKH2、XCKH3輸出到上述第一多路選通器1051和第二多路選通器1061,以使上述各第一多路選通器1051和第二多路選通器1061可以控制與之電連接的數據線102的選通。需要說明的是,上述各時鐘信號線可以設置在上述第一多路選通模塊105和第二多路選通模塊106之間的間隙區域,并且各時鐘信號線可以與上述提供時鐘信號的第二輸出引腳區1072相對應。
在本實施例的一些可選的實現方式中,上述各第一多路選通器1051可以包括多個第一薄膜晶體管,則上述第一多路選通模塊105可以包括多個第一薄膜晶體管;上述第二多路選通器1061可以包括多個第二薄膜晶體管,則上述第二多路選通模塊106可以包括多個第二薄膜晶體管。可以理解,上述陣列基板中的像素可以包括多個子像素,例如,陣列基板上的各像素中可以包括三個子像素,各子像素可以通過數據線與第一多路選通器1051或第二多路選通器1061電連接。如圖1B所示,上述第一多路選通器1051中的各第一薄膜晶體管可以和與其對應的數據線電連接,上述第二多路選通器1061中的各第二薄膜晶體管可以和與其對應的數據線102電連接。上述各第一薄膜晶體管的柵極可以與時鐘信號線一一對應電連接,同一像素中的各第一薄膜晶體管的第一極與同一上述第一扇出引線1031電連接,各第一薄膜晶體管的第二極與數據線102電連接,從而使得顯示信號可以通過上述第一扇出引線1031和各第一薄膜晶體管輸出到數據線102,而上述與第一薄膜晶體管的柵極電連接的時鐘信號線可以控制上述與各子像素對應數據線102的選通。同樣地,上述第二薄膜晶體管的柵極與時鐘信號線一一對應電連接,同一像素中的各第二薄膜晶體管的第一極與第二扇出引線1041電連接,各第二薄膜晶體管的第二極與數據線102電連接,從而使得顯示信號可以通過上述第二扇出引線1041和各第二薄膜晶體管輸出到數據線102,上述與第二薄膜晶體管的柵極電連接的時鐘信號線可以控制上述與各子像素對應數據線102的選通,以便于顯示區1011可以顯示預定畫面。
具體地,陣列基板100中可以包括多個像素,而每個像素可以包括多個子像素,例如每個像素可以包括第一子像素、第二子像素和第三子像素。上述多條數據線102可以包括第一數據線1021、第二數據線1022和第三數據線1023,并且第一數據線1021可以與上述第一子像素電連接,第二數據線1022可以與上述第二子像素電連接,第三數據線1023可以與上述第三子像素電連接。上述第一多路選通模塊105中的多個第一薄膜晶體管可以包括第一子薄膜晶體管M1、第二子薄膜晶體管M2和第三子薄膜晶體管M3,上述第二多路選通模塊106中的多個第二薄膜晶體管可以包括第四子薄膜晶體管M4、第五子薄膜晶體管M5和第六子薄膜晶體管M6。例如上述第一多路選通模塊105中可以包括兩個第一子薄膜晶體管M1、兩個第二子薄膜晶體管M2和兩個第三子薄膜晶體管M3,此時上述第一數據線1021、第二數據線1022、第三數據線1023與各第一子薄膜晶體管M1、第二子薄膜晶體管M2和第三子薄膜晶體管M3的連接關系可以如圖1B所示,上述兩個第一子薄膜晶體管M1可以為P型薄膜晶體管和N型薄膜晶體管,兩者相互電連接后可以與一條第一數據線1021電連接,同樣地,兩個第二子薄膜晶體管M2相互電連接后可以與一條第二數據線1022電連接,兩個第三子薄膜晶體管M3相互電連接后可以與一條第三數據線1023電連接。上述第二多路選通模塊106中可以包括兩個第四子薄膜晶體管M4、兩個第五子薄膜晶體管M5和兩個第六子薄膜晶體管M6,兩個第四子薄膜晶體管M4相互電連接后可以與一條第一數據線1021電連接,兩個第五子薄膜晶體管M5相互電連接后可以與一條第二數據線1022電連接,兩個第六子薄膜晶體管M6相互電連接后可以與一條第三數據線1023電連接。其中,第一子像素、第二子像素、第三子像素可以為紅色子像素、綠色子像素和藍色子像素中的一種,且第一子像素、第二子像素、第三子像素的顏色互不相同。
上述第一子薄膜晶體管M1的第二極和上述第四子薄膜晶體管M4的第二極可以各自與一條上述第一數據線1021電連接,即上述相互電連接的兩個第一子薄膜晶體管M1的第二極可以與一條第一數據線1021電連接,上述相互電連接的兩個第四子薄膜晶體管M4的第二極可以與一條第一數據線1021電連接,如圖1B所示。同樣地,上述第二子薄膜晶體管M2的第二極和上述第五子薄膜晶體管M5的第二極可以各自與一條上述第二數據線1022電連接,上述第三子薄膜晶體管M3的第二極和上述第六子薄膜晶體管M6的第二極可以各自與一條第三數據線1023電連接,如圖1B所示。上述各第一子薄膜晶體管M1的柵極、各第二子薄膜晶體管M2的柵極、各第三子薄膜晶體管M3的柵極、各第四子薄膜晶體管M4的柵極、各第五子薄膜晶體管M5的柵極以及各第六子薄膜晶體管M6的柵極可以與時鐘信號線電連接,這里的時鐘信號線可以為第一時鐘信號線、第二時鐘信號線或第三時鐘信號線。具體地,如圖1B所示,上述第一子薄膜晶體管M1的柵極和第四子薄膜晶體管M4的柵極可以與第一時鐘信號線電連接,以便于上述驅動芯片107的第二輸出引腳可以為第一時鐘信號線提供第一時鐘信號,上述第一多路選通器1051和第二多路選通器1061分別包含兩個第一子薄膜晶體管M1和兩個第四子薄膜晶體管M4,上述第一時鐘信號可以包括CKH1和XCKH1,且第一時鐘信號CKH1和XCKH1可以對應不同的第一時鐘信號線,如圖1B所示。同樣地,上述第二子薄膜晶體管M2的柵極和第五子薄膜晶體管M5的柵極可以與第二時鐘信號線電連接,上述第二輸出引腳可以為第二時鐘信號線提供第二時鐘信號CKH2和XCKH2,第二時鐘信號CKH2和XCKH2可以對應不同的第二時鐘信號線;上述第三子薄膜晶體管M3的柵極和第六子薄膜晶體管M6的柵極與第三時鐘信號線電連接,上述第二輸出引腳可以為第三時鐘信號線提供第三時鐘信號CKH3和XCKH3,第三時鐘信號CKH3和XCKH3可以對應不同的第三時鐘信號線,如圖1B所示。上述第一時鐘信號線、第二時鐘信號線和第三時鐘信號線可以通過上述第一子薄膜晶體管M1、第二子薄膜晶體管M2、第三子薄膜晶體管M3等控制各數據線102的選通,以使上述顯示區1011可以根據顯示信號顯示畫面。
進一步地,上述各第一子薄膜晶體管M1的第一極,各第二子薄膜晶體管M2的第一極,以及各第三子薄膜晶體管M3的第一極與同一條第一扇出引線1031電連接,如圖1B所示,上述各第四子薄膜晶體管M4的第一極,各第五子薄膜晶體管M5的第一極,以及各第六子薄膜晶體管M6的第一極與同一條第二扇出引線1041電連接。
需要說明的是,當陣列基板上的各像素包括三個子像素時,上述各第一多路選通器1051和第二多路選通器1061中還可以均包括三個薄膜晶體管,如圖1C所示。此時,上述第一數據線1021與一個第一子薄膜晶體管M1的第二極或一個第四子薄膜晶體管M4的第二極電連接,上述第二數據線1022與一個第二子薄膜晶體管M2的第二極或一個第五子薄膜晶體管M5的第二極電連接,上述第三數據線1023與一個第三子薄膜晶體管M3的第二極或一個第六子薄膜晶體管M6的第二極電連接。與圖1B相比,在圖1C中,上述各第一多路選通器1051中僅包含一個第一子薄膜晶體管M1、一個第二子薄膜晶體管M2、一個第三子薄膜晶體管M3,上述各第二多路選通器1061中僅包含一個第四子薄膜晶體管M4、一個第五子薄膜晶體管M5以及一個第六子薄膜晶體管M6。上述第一子薄膜晶體管M1的柵極和第四子薄膜晶體管M4的柵極可以與一條第一時鐘信號線電連接,以便于上述驅動芯片107的第二輸出引腳可以為第一時鐘信號線提供第一時鐘信號CKH,如圖1C所示;上述第二子薄膜晶體管M2的柵極和第五子薄膜晶體管M5的柵極可以與一條第二時鐘信號線電連接,上述第二輸出引腳可以為第二時鐘信號線提供第二時鐘信號CKH2;上述第三子薄膜晶體管M3的柵極和第六子薄膜晶體管M6的柵極與一條第三時鐘信號線電連接,上述第二輸出引腳可以為第三時鐘信號線提供第三時鐘信號CKH3。上述第一時鐘信號線、第二時鐘信號線和第三時鐘信號線可以通過上述第一子薄膜晶體管M1、第二子薄膜晶體管M2、第三子薄膜晶體管M3等控制各數據線102的選通,以使上述顯示區1011可以根據顯示信號顯示畫面。
可以理解,若陣列基板中的各像素包括四種不同顏色的子像素,那么陣列基板上的多條數據線可以對應包括四種數據線,并且上述第一多路選通器1051和第二多路選通器1061與時鐘信號線的具體連接關系也與圖1B或圖1C所示的連接關系類似,即與顏色不同的子像素連接的不同數據線由不同的時鐘信號線控制進行信號傳輸,這里不再贅述。
本申請的上述實施例提供的顯示面板100可以包括沿第二方向設置的第一扇出區域103、第二扇出區域104,沿第二方向設置的第一多路選通模塊105和第二多路選通模塊106,以及驅動芯片107,該驅動芯片107包括沿第二方向依次設置的第一輸出引腳區1071、第二輸出引腳區1072和第三輸出引腳區1073,且第一輸出引腳區1071與第一扇出區域103相對應,第三輸出引腳區1073與第二扇出區域104相對應,與現有技術相比第一輸出引腳區1071和第三輸出引腳區1073到驅動芯片107的側邊的距離減小,從而使得上述第一扇出區域103和第二扇出區域104沿第一方向的高度減小,有利于實現顯示面板的窄邊框的要求。
繼續參考圖2,其示出了根據本申請的顯示面板的第二實施例的結構示意圖。如圖所示,本實施例中的顯示面板200可以包括襯底基板201、數據線202、第一扇出區域203、第二扇出區域204、第一多路選通模塊205、第二多路選通模塊206、驅動芯片207、第三扇出區域208和第四扇出區域209。
在本實施例中,上述顯示面板200可以包括陣列基板,該陣列基板可以包括襯底基板201,該襯底基板201可以包括顯示區2011和非顯示區2012,如圖2所示。上述顯示區2011內可以設有多條數據線202,各數據線202沿如圖所示的第一方向延伸,各數據線202可以接收驅動芯片207提供的顯示信號,以使該顯示區2011可以顯示預定的畫面。上述非顯示區2012內設有第一扇出區域203和第二扇出區域204,如圖2所示,第一扇出區域203和第二扇出區域204可以沿第二方向排列,這里的第二方向與上述第一方向垂直。上述非顯示區2012內還設有第一多路選通模塊205和第二多路選通模塊206,如圖2所示,第一多路選通模塊205和第二多路選通模塊206可以沿上述第二方向排列。上述非顯示區2012還可以包括第三扇出區域208和第四扇出區域209,如圖2所示,第三扇出區域208和第四扇出區域209可以沿上述第二方向排列設置。上述顯示面板200中還設有驅動芯片207,該驅動芯片207可以包括沿第二方向依次設置的第一輸出引腳區2071、第二輸出引腳區2072和第三輸出引腳區2073,如圖2所示。在上述顯示面板200中,上述第三扇出區域208、第一多路選通模塊205、第一扇出區域203和第一輸出引腳區2071可以沿上述第一方向依次排列,上述第四扇出區域209、第二多路選通模塊206、第二扇出區域204和第三輸出引腳區2073也可以沿上述第一方向依次排列,如圖2所示。
在本實施例中,上述第一扇出區域203內可以設有多條第一扇出引線,上述第二扇出區域204內可以設有多條第二扇出引線,上述第三扇出區域208內可以設有多第三扇出引線,上述第四扇出區域209可以設有多條第四扇出引線。上述第一多路選通模塊205可以包括多個第一多路選通器,上述第二多路選通模塊206可以包括多個第二多路選通器。進一步的,在上述驅動芯片207中,上述第一輸出引腳區2071設有多個第一輸出引腳,第二輸出引腳區2072設有多個第二輸出引腳,第三輸出引腳區2073設有多個第三輸出引腳。
需要說明的是,上述第一輸出引腳區2071中的各第一輸出引腳可以通過上述第一扇出引線與上述第一多路選通器電連接,上述各第一多路選通器可以通過第三扇出引線和與其對應的部分數據線202電連接。同樣地,上述第三輸出引腳區2073中的各第三輸出引腳可以通過上述第二扇出引線與上述第二多路選通器電連接,上述各第二多路選通器可以通過第四扇出引線和與其對應的其余的數據線202電連接。上述第一輸出引腳可以通過上述第一扇出引線、第一多路選通器以及第三扇出引線為與各第三扇出引線電連接的數據線202提供顯示信號。同樣地,上述第三輸出引腳可以通過上述第二扇出引線、第二多路選通器和第四扇出引線為與各第四扇出引線電連接的數據線202提供顯示信號。上述第二輸出引腳可以輸出時鐘信號,該時鐘信號使得上述第一多路選通器和第二多路選通器可以控制與之相連的數據線202的選通。位于上述第三扇出區域208的第三扇出引線和位于上述第四扇出區域209的第四扇出引線可以進一步減小第一扇出區域203與第三扇出區域208沿第一方向的高度和,以及進一步減小第二扇出區域204與第四扇出區域209沿第一方向的長度高度和,使得顯示面板200可以實現窄邊框設計。
本申請的上述實施例提供的顯示面板200可以包括沿第二方向設置的第一扇出區域203、第二扇出區域204,沿第二方向設置的第一多路選通模塊205和第二多路選通模塊206,沿第二方向設置的第三扇出區域208、第四扇出區域209,以及驅動芯片207,該驅動芯片207包括沿第二方向依次設置的第一輸出引腳區2071、第二輸出引腳區2072和第三輸出引腳區2073,且第一輸出引腳區2071與第一扇出區域203相對應,第三輸出引腳區2073與第二扇出區域204相對應,與現有技術相比第一輸出引腳區2071和第三輸出引腳區2073到驅動芯片207的側邊的距離減小,從而使得上述第一扇出區域203和第三扇出區域208的高度之和、上述第二扇出區域204和第四扇出區域209的高度之和均可以減小,可以滿足顯示面板200的窄邊框的要求。
本申請的上述實施例提供的顯示面板可以是液晶顯示面板,OLED顯示面板,電子紙等,本申請對此不做限定。上述顯示面板還可以包括一些公知的結構,諸如彩膜基板、公共電極等。為了不必要地模糊本公開的實施例,這些公知的結構在上述實施例中未提及。
此外,本申請還提供了一種顯示裝置,可以包括上述實施例提供的顯示面板。上述顯示裝置可以如圖3所示,圖3示出了根據本申請的顯示裝置的一實施例的示意圖。顯示裝置300可以為如圖3所示的手機,并且該顯示裝置300中的顯示面板的結構和功能與上述實施例相同,這里不再贅述。本領域技術人員可以理解的是,上述顯示裝置還可以為具有顯示功能的電腦、電視等,這里不再一一列舉。
以上描述僅為本申請的較佳實施例以及對所運用技術原理的說明。本領域技術人員應當理解,本申請中所涉及的實用新型范圍,并不限于上述技術特征的特定組合而成的技術方案,同時也應涵蓋在不脫離所述實用新型構思的情況下,由上述技術特征或其等同特征進行任意組合而形成的其它技術方案。例如上述特征與本申請中公開的(但不限于)具有類似功能的技術特征進行互相替換而形成的技術方案。