技術編號:9751104
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。 本發明涉及通信信號處理,具體涉及一種模擬譯碼電路設計方法及系 統。背景技術 1998年,Loeliger和Hagenauer分別提出利用經典模擬電子網絡來進行糾錯碼譯 碼,并首先提出"模擬譯碼"概念。目前不同研究團隊都實現了不同碼型的模擬譯碼芯片,如 表1所示。芯片的測試結果表明,與數字實現相比,在實現相同迭代譯碼算法(和積算法或最 小和算法)上,如果譯碼速率相同情況下,模擬譯碼電路功耗更低;而在譯碼功耗相同情況 下,模擬譯碼電路速率更高。 表1模擬迭代...
注意:該技術已申請專利,請尊重研發人員的辛勤研發付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業用途。
該專利適合技術人員進行技術研發參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。
請注意,此類技術沒有源代碼,用于學習研究技術思路。