技術編號:39714939
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。本發明涉及集成電路時鐘設計,特別是涉及一種多bank時鐘偏移調節電路及fpga(field?programmable?gate?array,現場可編程邏輯門陣列)芯片。背景技術、可編程輸入/輸出(input/output,io)單元是fpga芯片與外界電路的接口部分,能夠完成不同電氣特性下對信號的驅動與匹配要求。為了便于管理與適應各種電器標準,通常將io單元中的io端口進行邏輯和物理上的分區,將其劃分為多bank。每個bank可以獨立配置電壓和端口標準,且不同的bank可以同時執行不同的信號處...
注意:該技術已申請專利,請尊重研發人員的辛勤研發付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業用途。
該專利適合技術人員進行技術研發參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。
請注意,此類技術沒有源代碼,用于學習研究技術思路。