專利名稱:一種單路分離器及多路一體型分離器的制作方法
技術領域:
本實用新型涉及通信網絡領域,特別涉及一種單路分離器及多路一體型分離器。
背景技術:
分離器是網絡端和用戶端分離高頻ADSL(Asymmetric Digital Subscriber Line,非同步數字用戶專線)/VDSL(Very High Speed Digital Subscriber Line,超高速數字用戶線路)和低頻信號POTS (Plain Old Telephone Service,普通老式的電話服務)的濾波器,該濾波器可以集成到ATU (Adapter Unit,適配單元)中也可與ATU在物理上分開。如圖1所示,現有單路分離器,包括外殼1,連接在所述外殼底部的插腳2,分別設于外殼兩側部下方的凸臺3,如圖2所示,所述外殼內部設有PCB板6(Printed Circuit Board,印刷電路板),所述PCB板6的上表面集成著四個線圈4和四個電容5,所述四個線圈4均為環形,所述四個線圈4的端面與所述PCB板6的表面相平行。在實現本實用新型的過程中,發明人發現現有技術至少存在以下問題隨著通信網絡的高速發展,在保持單板面積不變的基礎上,單板密度要求越來越高,單板密度從對、32、48、64...持續增加,相應的必須成比例增加單路分離器的數量。受上述結構限制,現有的單路分離器存在占用單板面積大,因此,大大制約了單板密度的提尚ο
實用新型內容為了解決現有技術中單路分離器存在的占用單板面積大的問題,本實用新型實施例提供了一種單路分離器及多路一體型分離器。所述技術方案如下—種單路分離器,包括外殼,連接在所述外殼底部的插腳,分別設于所述外殼兩側部下方的凸臺,所述外殼內部設有PCB板,所述PCB板的上表面集成著多個線圈,所述PCB 板的下表面集成著多個電容。本實用新型還提供了一種多路一體型分離器,包括兩個以上且集成為一體的單路分離器,所述一體型分離器包括公共的外殼,設于所述公共外殼內部的公共PCB板,連接在所述公共外殼底部的插腳,分別設于所述公共外殼兩側部下方的凸臺,其中,所述公共PCB 板的上表面集成著多個線圈,所述公共PCB板的下表面集成著多個電容。本實用新型實施例提供的技術方案的有益效果是相比現有技術,本實用新型實施例提供的單路分離器,采用了將多個電容集成于所述PCB板下表面的結構,減小了單路分離器占用單板的面積,有利于單板密度的提高。相比現有技術,本實用新型實施例提供的多路一體型分離器,包括兩個以上集成為一體單路分離器,所述一體型分離器包括公共的外殼及公共PCB板,提高了集成度,通過將多個電容集成于所述PCB板下表面的結構,減小了單路分離器占用單板的面積,因此有利于單板密度的提高。
為了更清楚地說明本實用新型實施例的技術方案,下面將對實施例中使用的附圖作一簡單地介紹,顯而易見地,下面所列附圖僅僅是本實用新型的一些實施例,對于本領域普通技術人員來講,在不付出創造性勞動的前提下,還可以根據這些附圖獲得其他的附圖。圖1是現有技術所述單路分離器的外形結構圖;圖2是現有技術所述單路分離器的內部結構放大圖;圖3是本實用新型實施例所述單路分離器的外形結構圖;圖4是本實用新型實施例所述單路分離器的中的所述PCB板的主視放大圖;圖5是本實用新型實施例所述單路分離器中的所述PCB板的后視放大圖;圖6是本實用新型實施例所述雙路一體型分離器外形結構圖;圖7是本實用新型實施例所述雙路一體型分離器中的所述公共PCB板的主視放大圖;圖8是本實用新型實施例所述雙路一體型分離器中的所述公共PCB板的后視放大圖。附圖中,各標號所代表的組件列表如下1外殼,2插腳,3凸臺,4線圈,5電容,6PCB板,7公共外殼,8公共PCB板,8. 1公共 PCB板的上表面,8. 2公共PCB板的下表面。
具體實施方式
為使本實用新型的目的、技術方案和優點更加清楚,下面將結合附圖對本實用新型實施方式作進一步地詳細描述。如圖3所示,本發明實施例所述的一種單路分離器,包括外殼1,連接在外殼1底部的插腳2,分別設于外殼1兩側部下方的凸臺3,外殼1內部設有PCB板6(可參見圖4),參見圖4,PCB板6的上表面集成著多個線圈4,線圈4的數量至少為四個,本例中,線圈4數量為四個,參見圖5,PCB板6的下表面集成著多個電容5,電容5的數量至少為四個,本例中電容5數量為四個。相比現有技術,本實用新型實施例提供的單路分離器,采用了將多個電容5集成于PCB板6下表面的結構,減小了單路分離器占用單板的面積,有利于單板密度的提高。具體地,如圖4所示,多個線圈4的端面均與PCB板6的上表面相垂直,進一步減小了所述單路分離器占用單板的面積。為了提升單板集成度,減少器件對單板布局面積的占用,本實用新型還提供了一種多路一體型分離器。本實施例以雙路一體型分離器為例加以說明,但不局限于此,該結構可適用于所有多路一體型分離器中。如圖6所示,本實施例優選兩個單路分離器且成為一體,即為雙路一體型分離器。 本實施例采用兩個單路分離器集成,在滿足分離器標準(國標,TR127)的前提下,同時既保證集成到一起的兩路之間不互相干擾,消除線圈之間的互感耦合影響,又保證在PCB出線時滿足安規距離(分離器的出線為戶外用戶線規格,存在高壓,因此PCB出現設計時兩路之間有安規距離要求),方便PCB設計。因此所述雙路一體型分離器適合ADSL2 (ADSL2+extend down streambandwith ADSL2, T^Tτ ^ifMW ADSL2) +/VDSL2 (second generation VDSL,第二代的VDSL)兼容分離器的設計,提升產品密度。其中,VDSL(Very-high-bit-rate Digital Subscriber Line,甚高速數字用戶線)。具體地,所述雙路一體型分離器包括公共外殼7,設于公共外殼7內部的公共PCB板8 (可參見圖7),連接在公共外殼7底部的插腳 2,分別設于公共外殼7兩側部下方的凸臺3,其中,參見圖7,公共PCB板的上表面8. 1集成著多個線圈4,線圈4的數量至少為四個,本例中,線圈4數量為四個,參見圖8,公共PCB板的下表面8. 2集成著多個電容5,電容5的數量至少為四個,本例中電容5數量為四個。相比現有技術,本實用新型實施例提供的雙路一體型分離器,包括兩個集成為一體單路分離器,所述一體型分離器包括公共的外殼及公共PCB板,相比單路分離器少了兩個凸臺的面積,同時,通過將多個電容集成于所述PCB板下表面的結構,減小了單路分離器占用單板的面積,提高了集成度,因此有利于單板密度的提高。如圖7所示,具體地,所述多個線圈4的端面均與公共PCB板的上表面8. 1相垂直,進一步減小了所述雙路一體型分離器占用單板的面積,提升了分離器的集成度,具體本實施例的單板布局面積相較單路分離器的單板布局面積少用30%,大大提升了產品密度。當然,本領域技術人員可以理解,多路一體型分離器是將所述兩個以上的單路分離器集成為一體即成,其中,所述單路分離器的數量可以是兩個以上的任何數量,如三個、 四個,五個等,多路一體型分離器與雙路一體型分離器結構類似,參見圖6,所述一體型分離器包括公共的外殼,設于公共外殼7內部的公共PCB板8,連接在公共外殼7底部的插腳2, 分別設于公共外殼7兩側部下方的凸臺3,其中,參見圖7,公共PCB板的上表面8. 1集成著多個線圈4,線圈4的數量至少為四個,本例中,線圈4數量為四個,參見圖8,公共PCB板的下表面8. 2集成著多個電容5,電容5的數量至少為四個,本例中電容5數量為四個。本例中優選,參見圖7,多個線圈4的端面均與公共PCB板的上表面8. 1相垂直,進一步減小了所述雙路一體型分離器占用單板的面積。以上所述僅為本實用新型的較佳實施例,并不用以限制本實用新型,凡在本實用新型的精神和原則之內,所作的任何修改、等同替換、改進等,均應包含在本實用新型的保護范圍之內。
權利要求1.一種單路分離器,包括外殼,連接在所述外殼底部的插腳,分別設于所述外殼兩側部下方的凸臺,所述外殼內部設有PCB板,其特征在于,所述PCB板的上表面集成著多個線圈, 所述PCB板的下表面集成著多個電容。
2.如權利要求1所述的單路分離器,其特征在于,所述多個線圈的端面均與所述PCB板的上表面相垂直。
3.如權利要求1所述的單路分離器,其特征在于,所述電容的數量至少為四個。
4.如權利要求1-3任一項權利要求所述的單路分離器,其特征在于,所述線圈的數量至少為四個。
5.一種多路一體型分離器,其特征在于,包括兩個以上且集成為一體的單路分離器,所述一體型分離器包括公共的外殼,設于所述公共外殼內部的公共PCB板,連接在所述公共外殼底部的插腳,分別設于所述公共外殼兩側部下方的凸臺,其中,所述公共PCB板的上表面集成著多個線圈,所述公共PCB板的下表面集成著多個電容。
6.如權利要求5所述的多路一體型分離器,其特征在于,所述多個線圈的端面均與所述公共PCB板的上表面相垂直。
7.如權利要求5所述的多路一體型分離器,其特征在于,所述電容的數量至少為四個。
8.如權利要求5所述的多路一體型分離器,其特征在于,所述線圈的數量至少為四個。
9.如權利要求5-8任一項權利要求所述的多路一體型分離器,其特征在于,所述多路一體型分離器包括兩個單路分離器。
專利摘要本實用新型公開了單路分離器及多路一體型分離器,屬于電信網絡領域。所述單路分離器,包括外殼,連接在外殼底部的插腳,分別設于外殼兩側部下方的凸臺,所述內部設有PCB板,PCB板的上表面集成著多個線圈,PCB板的下表面集成著多個電容。所述多路一體型分離器,包括兩個以上且集成為一體的單路分離器,包括公共的外殼,設于公共外殼內部的公共PCB板,連接在公共外殼底部的插腳,分別設于公共外殼兩側部下方的凸臺,其中,公共PCB板的上表面集成著多個線圈,公共PCB板的下表面集成著多個電容。本實用新型實施例提供的單路分離器,提高了集成度,減小了單路分離器占用單板的面積,有利于單板密度的提高。
文檔編號H05K7/02GK201976347SQ20102069949
公開日2011年9月14日 申請日期2010年12月29日 優先權日2010年12月29日
發明者蘇小滿, 謝超, 馬志朋 申請人:華為技術有限公司