降低耳機信號噪音干擾的pcb電路結構的制作方法
【專利摘要】本實用新型公開了一種降低耳機信號噪音干擾的PCB電路結構,包括:第一電感,其通過走線連接耳機音頻信號輸出端;高通濾波電路,其走線連接所述第一電感,且沿所述音頻信號的輸出方向設置在所述第一電感的下游,所述高通濾波電路包括一電容和與所述電容并聯連接的電阻;第二電感,其與所述電阻串聯連接,且沿所述音頻信號的輸出方向設置在所述高通濾波電路的下游;其中,所述第二電感距離PCB板上耳機焊盤的距離為0.44mm。本實用新型提供的降低耳機信號噪音干擾的PCB電路結構通過增加第一電感、第二電感以及設計合理的PCB板走線模式,能大大降低耳機音頻信號的噪音干擾,從而得到具有一定頻率和帶寬范圍的無噪聲干擾的音頻信號。
【專利說明】
降低耳機信號噪音干擾的PCB電路結構
技術領域
[0001] 本實用新型涉及一種降低耳機信號噪音干擾的PCB電路結構。更具體地說,本實用 新型涉及一種能夠大大降低耳機音頻信號噪音干擾,并得到一定頻率與寬度范圍的沒有噪 音干擾的音頻信號。
【背景技術】
[0002] 大多數情況下,人們從聲音的清晰度去評價一款產品的音質如何,例如:聲音有沒 有雜音,聲音有沒有失真,而聲音里有雜音以及失真的現象都屬于噪音干擾,一款產品的信 噪比越高產品的音質會越好,因此想要提高產品的音質,就需要提高產品音頻的信噪比。
[0003] 現有技術中,為了降低耳機信號噪音干擾,音頻電路的設計人員選擇在耳機信號 輸出端增加高通濾波電路以及防靜電電路,由于耳機信號比較敏感,易受PCB上其他電路的 干擾,特別是PCB上的大電源電路,該大電源電路容易產生輻射以及生成脈沖信號,未過濾 掉的脈沖信號會串擾到耳機中,從而產生噪聲,同時耳機信號也易被PCB上的高速信號干 擾,高速信號通過串擾現象疊加到耳機信號上,使耳機信號的信號帶寬加大,而無法得到需 要的帶寬信號頻率。而耳機信號輸出端的高通濾波電路無法濾除雜波,防靜電電路只是對 信號的靜電效果起作用,濾除掉瞬間高的脈沖,因此無法提高產品的音頻效果。 【實用新型內容】
[0004] 為了解決上述問題,本實用新型設計開發了一種降低耳機信號噪音干擾的PCB電 路結構,其能夠大大降低耳機信號噪音干擾,并得到一定頻率與寬度范圍的沒有噪音干擾 的耳機信號。
[0005] 為了達到上述目的,本實用新型提供了一種降低耳機信號噪音干擾的PCB電路結 構,包括:
[0006] 第一電感,其通過走線連接耳機音頻信號輸出端;
[0007] 高通濾波電路,其通過走線連接所述第一電感,且沿所述音頻信號的輸出方向設 置在所述第一電感的下游,所述高通濾波電路包括一電容和與所述電容并聯連接的電阻;
[0008] 以及第二電感,其與所述電阻串聯連接,且沿所述音頻信號的輸出方向設置在所 述高通濾波電路的下游;
[0009] 其中,所述第二電感距離PCB板上耳機焊盤的距離為0.44mm。
[0010] 本實用新型的耳機音頻信號首先從耳機音頻信號輸出端進入第一電感,由于第一 電感具有通低頻,阻高頻的性質,因此第一電感會過濾掉一定頻率的雜波信號,然后進入高 通濾波電路,高通濾波電路允許高于某一頻率的信號通過,以過濾掉第一電感無法濾除的 干擾信號,這些干擾信號往往與音頻信號不在一個頻率范圍內,最后進入第二電感,第二電 感與高通濾波電路中的電阻串聯連接的方式可形成低通濾波電路,該低通濾波電路允許低 于某一頻率的信號通過,以過濾掉不需要的高頻信號,從而得到一定頻率與帶寬范圍的沒 有噪聲干擾的音頻信號;
[0011] 同時,將第二電感與耳機焊盤的距離設計為〇.44mm,使所述第二電感更加接近耳 機焊盤,可在一定程度上降低其他信號對耳機音頻信號的干擾。
[0012] 在其中一個實施例中,所述的降低耳機信號噪音干擾的PCB電路結構中,還包括:
[0013] 防靜電電路,其通過走線連接所述音頻信號輸出端,所述防靜電電路包括一防靜 電TVS管。當高脈沖信號通過TVS管時,TVS管起到反向擊穿的作用,可瞬間將高脈沖信號拉 低到地,以消除高脈沖信號。
[0014] 在其中一個實施例中,所述的降低耳機信號噪音干擾的PCB電路結構中,所述走線 連接的走線寬度為〇· 15mm。本實用新型將走線寬度由現有技術的0· 1mm增加到0· 15mm,因為 只有達到0.15mm的走線寬度,才能滿足音頻走線的阻抗,進而達到最高的傳輸效率,減少其 他信號的干擾。
[0015] 在其中一個實施例中,所述的降低耳機信號噪音干擾的PCB電路結構中,所述防靜 電TVS管與所述第二電感以及與所述電容之間的距離均為0.38mm。
[0016] 在其中一個實施例中,所述的降低耳機信號噪音干擾的PCB電路結構中,所述防靜 電TVS管與所述電阻之間的距離為0.40mm。
[0017] 在其中一個實施例中,所述的降低耳機信號噪音干擾的PCB電路結構中,所述第一 電感與所述電容之間的距離為〇.38mm。
[0018] 本實用新型通過調節PCB電路結構中各個器件之間的距離,才能夠達到最大的過 濾干擾信號的效果,從而得到一定頻率與帶寬范圍的沒有噪聲干擾的音頻信號。
[0019] 在其中一個實施例中,所述的降低耳機信號噪音干擾的PCB電路結構中,第一電感 的電感值為ΙΟΟηΗ,所述第二電感的電感值為100~200nH。
[0020] 在其中一個實施例中,所述的降低耳機信號噪音干擾的PCB電路結構中,所述電阻 的阻值為68Ω,所述電容的電容值為4700PF。
[0021] 本實用新型中的第二電感與高通濾波電路中的電阻串聯連接的方式可形成低通 濾波電路,低通濾波電路和高通濾波電路中的電感、電容、電阻存在著以下關系:
[0022]
[0023]
[0024]其中,L為第二電感的電感值,R為電阻的阻值,C為電容的電容值,fc為無雜波干擾 的音頻信號頻率;
[0025] 因此,由上述關系式,可得到第二電感的電感值,電阻的阻值,電容的電容值,并且 本實用新型將第一電感的電感值確定為ΙΟΟηΗ。
[0026] 本實用新型的有益效果在于:
[0027] 1、本實用新型所述的降低耳機信號噪音干擾的PCB電路結構中,耳機音頻信號依 次經過第一電感、高通濾波電路以及第二電感過濾后,能夠大大降低耳機音頻信號噪音干 擾,并得到一定頻率與寬度范圍的沒有噪音干擾的音頻信號,防止得到尖銳刺眼的電流聲 以及不清晰的聲音,從而提高了音頻的信噪比。
[0028] 2、本實用新型所述的降低耳機信號噪音干擾的PCB電路結構中,通過合理設計PCB 電路結構中各個器件之間的距離,可實現最大程度的過濾干擾信號的效果,并且這種設計 理念可適用于各種音頻電路的設計中,應用廣泛。
[0029] 3、本實用新型所述的降低耳機信號噪音干擾的PCB電路結構中的走線寬度能夠滿 足音頻走線的阻抗,實現最高的傳輸效率,減少其他信號的干擾。
【附圖說明】
[0030] 圖1為本實用新型的其中一個實施例所述的降低耳機信號噪音干擾的PCB電路結 構的結構示意圖;
[0031] 圖2為本實用新型的其中一個實施例所述的降低耳機信號噪音干擾的PCB電路結 構中過濾耳機信號噪音過程的原理圖。
【具體實施方式】
[0032] 下面結合附圖對本實用新型做進一步的詳細說明,以令本領域技術人員參照說明 書文字能夠據以實施。
[0033] 如圖1所示,本實用新型其中一個實施例所述的降低耳機信號噪音干擾的PCB電路 結構,包括:
[0034] 第一電感1,其通過走線連接耳機音頻信號輸出端;
[0035] 高通濾波電路2,其通過走線連接所述第一電感1,且沿所述音頻信號的輸出方向 設置在所述第一電感1的下游,所述高通濾波電路2包括一電容210和與所述電容210并聯連 接的電阻220;
[0036] 以及第二電感3,其與所述電阻220串聯連接,且沿所述音頻信號的輸出方向設置 在所述尚通濾波電路2的下游;
[0037] 其中,所述第二電感3距離PCB板上耳機焊盤4的距離為0.44mm。
[0038]在該實施例中,如圖2所示,耳機音頻信號首先從耳機音頻信號輸出端進入第一電 感1,由于第一電感1具有通低頻,阻高頻的性質,因此第一電感1會過濾掉一定頻率的雜波 信號,然后進入高通濾波電路2,高通濾波電路2允許高于某一頻率的信號通過,以過濾掉第 一電感1無法濾除的干擾信號,這些干擾信號往往與音頻信號不在一個頻率范圍內,最后進 入第二電感3,第二電感3與高通濾波電路2中的電阻220串聯連接的方式可形成低通濾波電 路,該低通濾波電路允許低于某一頻率的信號通過,以過濾掉不需要的高頻信號,從而得到 一定頻率與帶寬范圍的沒有噪聲干擾的音頻信號;
[0039]同時,將第二電感3與耳機焊盤4的距離設計為0.44mm,使所述第二電感3更加接近 耳機焊盤4,可在一定程度上降低其他信號對耳機音頻信號的干擾。
[0040] 在其中一個實施例中,所述的降低耳機信號噪音干擾的PCB電路結構還包括:
[0041] 防靜電電路,其通過走線連接所述音頻信號輸出端,所述防靜電電路包括一防靜 電TVS管5。所述防靜電電路對信號的靜電效果起作用,濾除掉瞬間高的脈沖。
[0042] 在其中一個實施例中,所述走線連接的走線寬度為0.15mm。本實用新型將走線寬 度由現有技術的〇. 1mm增加到〇. 15mm,因為只有達到0.15mm的走線寬度,才能滿足音頻走線 的阻抗,進而達到最高的傳輸效率,減少其他信號的干擾。
[0043]在其中一個實施例中,合理的設置PCB電路結構中各個器件之間的距離,才能夠達 到最大的過濾干擾信號的效果,從而得到一定頻率與帶寬范圍的沒有噪聲干擾的音頻信 號。如圖1所示,所述與所述第二電感3以及所述防靜電TVS管5與所述電容210之間的距離均 為0.38mm。所述防靜電TVS管5與所述電阻220之間的距離為0.40mm。所述第一電感1與所述 電容210之間的距離為0.38mm。
[0044] 在其中一個實施例中,第一電感的電感值為ΙΟΟηΗ,所述第二電感的電感值為100 ~200nH,所述電阻的阻值為68 Ω,所述電容的電容值為4700PF。在該實施例中,通過設計合 理的電感值、電阻值以及電容值,使得本實用新型所述的PCB電路濾除音頻信號中的雜波信 號。
[0045] 盡管本實用新型的實施方案已公開如上,但其并不僅僅限于說明書和實施方式中 所列運用。它完全可以被適用于各種適合本實用新型的領域。對于熟悉本領域的人員而言, 可容易地實現另外的修改。因此在不背離權利要求及等同范圍所限定的一般概念下,本實 用新型并不限于特定的細節和這里示出與描述的圖例。
【主權項】
1. 一種降低耳機信號噪音干擾的PCB電路結構,其特征在于,包括: 第一電感,其通過走線連接耳機音頻信號輸出端; 高通濾波電路,其通過走線連接所述第一電感,且沿所述音頻信號的輸出方向設置在 所述第一電感的下游,所述高通濾波電路包括一電容和與所述電容并聯連接的電阻; 以及第二電感,其與所述電阻串聯連接,且沿所述音頻信號的輸出方向設置在所述高 通濾波電路的下游; 其中,所述第二電感距離PCB板上耳機焊盤的距離為0.44mm。2. 如權利要求1所述的降低耳機信號噪音干擾的PCB電路結構,其特征在于,還包括: 防靜電電路,其通過走線連接所述音頻信號輸出端,所述防靜電電路包括一防靜電TVS 管。3. 如權利要求1所述的降低耳機信號噪音干擾的PCB電路結構,其特征在于,所述走線 連接的走線寬度為〇. 15mm。4. 如權利要求2所述的降低耳機信號噪音干擾的PCB電路結構,其特征在于,所述防靜 電TVS管與所述第二電感以及與所述電容之間的距離均為0.38mm。5. 如權利要求2所述的降低耳機信號噪音干擾的PCB電路結構,其特征在于,所述防靜 電TVS管與所述電阻之間的距離為0.40mm。6. 如權利要求2所述的降低耳機信號噪音干擾的PCB電路結構,其特征在于,所述第一 電感與所述電容之間的距離為〇.38mm。7. 如權利要求1所述的降低耳機信號噪音干擾的PCB電路結構,其特征在于,第一電感 的電感值為ΙΟΟηΗ,所述第二電感的電感值為100~200nH。8. 如權利要求1所述的降低耳機信號噪音干擾的PCB電路結構,其特征在于,所述電阻 的阻值為68Ω,所述電容的電容值為4700PF。
【文檔編號】H04R3/02GK205510370SQ201620297772
【公開日】2016年8月24日
【申請日】2016年4月11日
【發明人】付輝輝
【申請人】重慶藍岸通訊技術有限公司