配線架電路的制作方法
【技術領域】
[0001]本實用新型涉及一種配線技術,特別涉及一種配線架電路。
【背景技術】
[0002]目前,很多可以通過網線供電的設備都沒有設計可以通過網線受電的模塊,而是以外加電源的方式供電造成空間和成本的浪費;而有些網絡終端設備雖然通過網線供電,但它是通過外加電源供電,不符合IEEE802.3af、at標準是假Ρ0Ε。
【實用新型內容】
[0003]本實用新型是為了解決上述問題而進行的,目的在于提供一種多連接槽口、監控方便的配線架電路。
[0004]本實用新型提供的配線架電路,具有這樣的特征,包括:PS E芯片(A )、程序接口
(B)、電源輸入口(G)、磁珠(E)、瞬態抑止二極管(D1)、負溫度系數熱敏電阻(R1)、第一陶瓷電容(C1)、串聯熔斷器(F)、第一陶瓷電容(C1)、共模電感(L)、第二陶瓷電容(C2)、第一鋁電解電容(C11)、第三陶瓷電容(C3)、第二鋁電解電容(C12)、第四陶瓷電容(C4)、第三鋁電解電容(C13)、普通電阻(R2)以及發光二極管(D2),
[0005]其中,PSE芯片(A)的第二十四管腳與程序接口(B)的第三輸入接口相連接,PSE芯片(A)的第二十五管腳與程序接口(B)的第二輸入接口相連接,PSE芯片(A)的第二十六管腳分別與程序接口(B)的第一輸入接口相連接,PES芯片(A)與電源輸入口(G)相連接,電源輸入口(G)的第一輸出接口與磁珠(E)的一端相連接,磁珠(E)的另一端與瞬態抑止二極管(D1)的負極、負溫度系數熱敏電阻(R1)的一端分別相連接,負溫度系數熱敏電阻(R1)的另一端與串聯熔斷器(F)的一端相連接,串聯熔斷器(F)的另一端與第一陶瓷電容(C1)的正極、共模電感(L)的一端分別相連接,共模電感(L)的另一端與第二陶瓷電容(C2)的正極、第一鋁電解電容(C11)的一端、第三陶瓷電容(C3)的正極、第二鋁電解電容(C12)的一端、第四陶瓷電容(C4)的正極、第三鋁電解電容(C13)的一端、普通電阻(R2)的一端并聯在一起,普通電阻(R2)的另一端與發光二極管(D2)的正極相連接,發光二極管(D2)的負極、第二陶瓷電容(C2)的負極、第一鋁電解電容(C11)的另一端、第三陶瓷電容(C3)的負極、第二鋁電解電容(C12)的另一端、第四陶瓷電容(C4)的負極、第三鋁電解電容(C13)的另一端、第一陶瓷電容(C1)的負極、瞬態抑止二極管(D1)的正極、電源輸入口(G)的第二輸入接口、電源輸入口(G)的第三輸入接口并聯在一起并且接地。
[0006]本實用新型提供的配線架電路,還具有這樣的特征:其中,PS E芯片(A)符合IEEE802.3af 標準。
[0007]實用新型作用和效果
[0008]根據本實用新型所涉及配線架電路,含符合IEEE802.3af標準供電芯片的供電端設備,能接入綜合布線工程中具有標準Ρ0Ε系統的受電端設備,并提供基于TIA/EIA-568-C.2標準中100Base-TX超五類的網絡端接,本產品適用于:金融、政府、電信、學校、醫院、商場、機場、酒店、工廠、交通、圖書館、博物館、寫字樓,等場所。
【附圖說明】
[0009]圖1是本實用新型在實施例中的配線架電路的供電電路的電路圖;以及
[0010]圖2是本實用新型在實施例中的配線架電路的受電電路的電路圖。
【具體實施方式】
[0011]以下參照附圖及實施例對本實用新型所涉及的配線架電路作詳細的描述。
[0012]圖1是本實用新型在實施例中的配線架電路的供電電路的電路圖。
[0013]圖2是本實用新型在實施例中的配線架電路的受電電路的電路圖。
[0014]如圖1和圖2所示,配線架電路具有:PSE芯片A、程序接口 B、電源輸入口 G、磁珠E、瞬態抑止二極管D1、負溫度系數熱敏電阻R1、串聯熔斷器F、第一陶瓷電容C1、共模電感L、第二陶瓷電容C2、第一鋁電解電容C11、第三陶瓷電容C3、第二鋁電解電容C12、第四陶瓷電容C4、第三鋁電解電容C13、普通電阻R2以及發光二極管D2。
[0015]PES芯片A符合IEEE802.3af標準。此芯片的受電范圍為DC 44V?57V,典型值是48V,本實施例選用的這款PSE芯片A有自動,半自動,和通過微控制器編程的電源管理模式,當PSE芯片A受電開始工作時,在端口會輸出一個很小的電壓,直到在線纜上檢測到一個符合IEEE802.3af標準的受電端設備,這時供電端會根據受電端的功耗進行分類,直至達到受電端所需的功耗。
[0016]PSE芯片A的第二十四管腳與程序接口 B的第三輸入接口相連接,PSE芯片A的第二十五管腳與程序接口 B的第二輸入接口相連接,PSE芯片A的第二十六管腳分別與程序的第一輸入接口相連接,PES芯片A與電源輸入口G相連接,電源輸入口G的第一輸出接口與磁珠E的一端相連接,磁珠E的另一端與瞬態抑止二極管D1的負極、負溫度系數熱敏電阻R1的一端分別相連接,負溫度系數熱敏電阻R1的另一端與串聯熔斷器F的一端相連接,串聯熔斷器F的另一端與第一陶瓷電容C1的正極、共模電感L的一端分別相連接,共模電感L的另一端與第二陶瓷電容C2的正極、第一鋁電解電容C11的一端、第三陶瓷電容C3的正極、第二鋁電解電容C12的一端、第四陶瓷電容C4的正極、第三鋁電解電容C13的一端、普通電阻R2的一端并聯在一起,普通電阻R2的另一端與發光二極管D2的正極相連接,發光二極管D2的負極、第二陶瓷電容C2的負極、第一鋁電解電容C11的另一端、第三陶瓷電容C3的負極、第二鋁電解電容C12的另一端、第四陶瓷電容C4的負極、第三鋁電解電容C13的另一端、第一陶瓷電容C1的負極、瞬態抑止二極管D1的正極、電源輸入口 G的第二輸入接口、電源輸入口G的第三輸入接口并聯在一起并且接地。
[0017]實施例的作用與效果
[0018]根據本實施例所涉及配線架電路,含符合IEEE802.3af標準供電芯片的供電端設備,能接入綜合布線工程中具有標準Ρ0Ε系統的受電端設備,并提供基于TIA/EIA-568-C.2標準中100Base-TX超五類的網絡端接,本產品適用于:金融、政府、電信、學校、醫院、商場、機場、酒店、工廠、交通、圖書館、博物館、寫字樓,等場所。
[0019]上述實施方式為本實用新型的優選案例,并不用來限制本實用新型的保護范圍。
【主權項】
1.一種配線架電路,其特征在于,包括: PSE芯片(A)、程序接口(B)、磁珠(E)、瞬態抑止二極管(D1)、負溫度系數熱敏電阻(R1)、串聯熔斷器(F)、第一陶瓷電容(C1)、共模電感(L)、第二陶瓷電容(C2)、第一鋁電解電容(C11)、第三陶瓷電容(C3)、第二鋁電解電容(C12)、第四陶瓷電容(C4)、第三鋁電解電容(C13)、普通電阻(R2)以及發光二極管(D2), 其中,所述PSE芯片(A)的第二十四管腳與所述程序接口(B)的第三輸入接口相連接,所述PSE芯片(A)的第二十五管腳與所述程序接口(B)的第二輸入接口相連接,所述PSE芯片(A)的第二十六管腳分別與所述程序的第一輸入接口相連接,所述程序接口(B)的第一輸出接口與所述磁珠(E)的一端相連接,所述磁珠(E)的另一端與所述瞬態抑止二極管(D1)的負極、所述負溫度系數熱敏電阻(R1)的一端分別相連接,所述負溫度系數熱敏電阻(R1)的另一端與所述串聯熔斷器(F)的一端相連接,所述串聯熔斷器(F)的另一端與所述第一陶瓷電容(C1)的正極、所述共模電感(L)的一端分別相連接,所述共模電感(L)的另一端與所述第二陶瓷電容(C2)的正極、第一鋁電解電容(C11)的一端、第三陶瓷電容(C3)的正極、第二鋁電解電容(C12)的一端、第四陶瓷電容(C4)的正極、第三鋁電解電容(C13)的一端、所述普通電阻(R2)的一端并聯在一起,所述普通電阻(R2)的另一端與所述發光二極管(D2)的正極相連接,所述發光二極管(D2)的負極、所述第二陶瓷電容(C2)的負極、第一鋁電解電容(C11)的另一端、第三陶瓷電容(C3)的負極、第二鋁電解電容(C12)的另一端、第四陶瓷電容(C4)的負極、第三鋁電解電容(C13)的另一端、所述第一陶瓷電容(C1)的負極、所述瞬態抑止二極管(D1)的正極、所述程序接口(B)的第二輸入接口、所述程序接口(B)的第三輸入接口并聯在一起并且接地。2.根據權利要求1所述的配線架電路,其特征在于: 其中,所述PSE芯片(A)符合IEEE802.3af標準。
【專利摘要】本實用新型提供的配線架電路,具有這樣的特征,包括:PSE芯片(A)、程序接口(B)、磁珠(E)、瞬態抑止二極管(D1)、負溫度系數熱敏電阻(R1)、串聯熔斷器(F)、第一陶瓷電容(C1)、共模電感(L)、第二陶瓷電容(C2)、第一鋁電解電容(C11)、第三陶瓷電容(C3)、第二鋁電解電容(C12)、第四陶瓷電容(C4)、第三鋁電解電容(C13)、普通電阻(R2)以及發光二極管(D2)。
【IPC分類】H04Q1/14
【公開號】CN205142438
【申請號】CN201520963226
【發明人】余彪, 王秋萍, 趙默格, 趙志偉
【申請人】普天線纜集團(上海)樓宇智能有限公司
【公開日】2016年4月6日
【申請日】2015年11月26日