一種多碼率數據無線傳輸系統的制作方法
【專利摘要】本發明公開了一種多碼率數據無線傳輸系統,該系統包括晶體振蕩器、時鐘產生電路、數字發射鏈路、射頻前端和數字接收鏈路;其中,晶體振蕩器產生初始時鐘;時鐘產生電路對初始時鐘進行分頻,獲得第一時鐘、第二時鐘和第三時鐘;數字發射鏈路采用第二時鐘對數據進行組幀處理,再采用第一時鐘進行過采樣和數字調制處理;射頻前端用于數模轉換數字調制產生的正交數據,并經處理后發送至信道,還用于處理接收到的載波調制信號,并經模數轉換器調制器處理得到串行正交數據;數字接收鏈路采用初始時鐘對串行數據進行下變頻,再采用第三時鐘進行抽取濾波和解調處理,并采用第一時鐘進行數據恢復。本發明的碼率調節范圍大,且復雜度低,靈活性更高。
【專利說明】
-種多碼率數據無線傳輸系統
技術領域
[0001] 本發明設及無線通信,尤其設及一種可根據實際需要對碼率進行設置的數據無線 傳輸系統。
【背景技術】
[0002] 隨著通信技術、無線傳感網技術和半導體技術的飛速發展,無線通信技術已經成 為新的熱口研究點,引起了人們的極大關注。無線通信技術在工業、民用等領域有著廣泛的 研究和應用,如無線智能家居、無線點菜、無線數據采集、無線設備管理等,無線通信技術的 應用范圍逐漸增加,并日趨走向成熟。
[0003] 無線通信系統中,要發送的數據通常W二進制數據流的形式存在,其目標是將運 些數據通過給定的通信信道可靠地傳輸到目的地加 W利用。由于信道的帶通特性,不能直 接對基帶信號進行傳送,因為數字基帶信號有豐富的低頻分量,需要對數字基帶信號進行 載波調制,使之變成頻率較高的帶通信號,從而適合在帶通信道中傳輸。目前,廣泛應用的 調制方式為頻移鍵控(化equen巧-shift k巧ing,FSK)調制,FSK調制實現簡單,抗噪聲和抗 衰落性能較好。
[0004] FSK調制是利用載波的頻率變化來傳遞二進制信息,它可W表示為:
[0005]
[0006] 式中,fc表示載波頻率,fd表示頻率偏移,&表示單位比特能量,而Tb表示比特周 期。在常見的FSK調制電路中,由兩個頻率振蕩器產生所需要的兩個頻率信號,根據要發送 的數據序列選擇兩個頻率信號中的一個進行輸出。此類調制電路無記憶能力,它們的相位 是不連續的,而且從一個振蕩器的輸出切換到另一個振蕩器的輸出會造成信號頻譜中出現 較大的旁瓣,采用此種方式進行調制需要較寬的頻帶。
[0007] 為了避免調制信號中出現較大的頻譜旁瓣,在調制過程中使載波的頻率變化連 續,所得的調制信號的相位也連續,稱為連續相位頻移鍵控(Continuous-化ase化equency 化if t K巧ing,CPFSK) dCPFSK調制主要通過直接數字頻率調制電路來實現,首先將基帶信 號映射為頻率控制字,在時鐘作用下對頻率控制字進行累加,得到相位;然后,通過數字電 路求得相位所對應的正余弦值;最后,數模轉換器將正余弦值轉換為模擬信號,通過混頻器 電路與載波信號混頻,從而實現載波調制。
[0008] 常見接收機結構主要有超外差結構、零中頻結構和數字中頻結構,其中超外差結 構是使用最廣泛的接收機結構,但是越來越多的接收機采用了數字中頻結構。數字電路設 計簡單,便于集成,隨著數字信號處理技術的發展,越來越多的模擬電路被數字電路所取 代。與超外差結構中的中頻鏈路采用模擬電路處理不同,數字中頻結構將中頻鏈路放在數 字域進行處理,模數轉換器對中頻信號進行采樣,然后進行數字下變頻,經低通濾波器濾波 后進行解調。和超外差結構相比,數字中頻結構減少了模擬電路的運用,便于系統的集成。
[0009] 現有無線通信系統時鐘的獲取是對晶體振蕩器或者鎖相環進行分頻,得到一種或 者幾種特定的時鐘頻率,從而使系統具有一種或者幾種碼率。而如今處理器型號多種多樣, 處理速度也各有不同,在處理器和無線通信忍片共存的系統中,會造成處理速度不匹配的 問題;而且在不同場合,所需要的數據傳輸速率不同,往往需要根據系統要求采用不同數據 傳輸速率的無線通信忍片。因此采用碼率大范圍可調的數據無線傳輸系統,對無線通信系 統的發展起著重要作用。
【發明內容】
[0010] 發明目的:本發明針對現有技術存在的問題,提供一種多碼率數據無線傳輸系統, 該系統的碼率可大范圍調節,且復雜度低,靈活性更高。
[0011] 技術方案:本發明所述的多碼率數據無線傳輸系統包括:
[0012] 晶體振蕩器,用于產生初始時鐘信號;
[0013] 時鐘產生電路,用于根據設置的碼率控制字,對所述初始時鐘信號進行小數分頻 得到第一時鐘信號,再根據設置的過采樣倍數,對所述第一時鐘信號進行整數分頻得到第 二時鐘信號;還用于根據設置的抽取倍數,對所述初始時鐘信號進行整數分頻得到第Ξ時 鐘信號;
[0014] 數字發射鏈路,用于采用所述第二時鐘信號,對需要發送的數據進行組帖處理,再 采用所述第一時鐘信號進行過采樣和數字調制處理;
[0015] 射頻前端,用于對數字調制處理后的數據進行數模轉換,并經上混頻和功率放大 后發送至信道;還用于處理接收到的載波信號,并進行模數轉換;
[0016] 數字接收鏈路,用于采用所述初始時鐘信號,對射頻前端調制器發送的串行數據 進行下變頻處理,再采用所述第Ξ時鐘信號進行抽取濾波和解調處理,之后采用所述第一 時鐘信號進行數據恢復處理。
[0017] 進一步的,所述時鐘產生電路具體包括:
[0018] 第一設置模塊,用于設置碼率控制字和過采樣倍數;
[0019] 第二設置模塊,用于設置抽取倍數;
[0020] 小數分頻器,用于根據所述第一設置模塊設置的碼率控制字,對所述初始時鐘信 號進行小數分頻得到第一時鐘信號;其中,所述第一時鐘信號的頻率fi為:
[002。
式中,fxosc表示初始時鐘信號的頻率,REG_Rdecimal表示碼 率控制字小數部分,REG_Rinteger表示碼率控制字整數部分,m表示碼率控制字小數部分的位 數;
[0022] 第一整數分頻器,用于根據所述第一設置模塊設置的過采樣倍數N,對所述第一時 鐘信號進行整數分頻得到第二時鐘信號;其中,所述第二時鐘信號的頻率f2為:
[0023]
[0024] 第二整數分頻器,用于根據所述第二設置模塊設置的抽取倍數D,對所述初始時鐘 信號進行整數分頻得到第Ξ時鐘信號;其中,所述第Ξ時鐘信號的頻率f3為:
[0025]
[0026] 進一步的,所述數字發射鏈路具體包括:
[0027] 組帖器,用于采用所述第二時鐘信號,對需要發送的數據進行組帖;
[0028] 過采樣器,用于采用所述第一時鐘信號,對組帖處理后的數據進行過采樣;
[0029] 數字調制器,用于采用所述第一時鐘信號,對過采樣的數據進行數字調制處理。
[0030] 進一步的,所述射頻前端具體包括:
[0031] 數模轉換器,用于對數字調制處理后的數據進行數模轉換;
[0032] 上混頻器,用于將數模轉換后的信號和載波信號進行混頻處理;
[0033] 功率放大器,用于放大載波調制信號;
[0034] 低噪聲放大器,用于將接收到的載波調制信號進行放大處理;
[0035] 下混頻器,用于將載波調制信號下變頻至中頻;
[0036] 帶通濾波器,用于濾除中頻外的噪聲;
[0037] Sigma-Del化ADC調制器,用于將模擬中頻信號轉換為串行數字信號。
[0038] 進一步的,所述數字接收鏈路具體包括:
[0039] 數字下變頻器,用于采用所述初始時鐘信號,對射頻前端調制器發送的串行數據 進行下變頻處理;
[0040] 移位抽取濾波器,用于采用所述第Ξ時鐘信號,對下變頻處理后的數據進行移位 抽取濾波;
[0041] 解調器,用于采用所述第Ξ時鐘信號,對抽取濾波后的數據進行解調;
[0042] 數據恢復器,用于采用所述第一時鐘信號,對解調后的數據進行數據恢復處理。
[0043] 進一步的,所述第一整數分頻器和所述第二整數分頻器,均是W計數方式實現分 頻,所得第二時鐘信號和第Ξ時鐘信號的高電平維持時間為晶體振蕩器產生的初始時鐘信 號的一個周期。
[0044] 進一步的,所述抽取濾波器采用多級CI巧由取濾波器電路,用于根據不同抽取倍 數,對輸入信號進行移位抽取濾波處理,其中,向高位移位的位數為小于M-(nlog2D+Bin)的 最大正整數,式中,Bin為抽取濾波電路的輸入數據位數,D為抽取濾波器的抽取倍數,η為抽 取濾波器的級數,Μ為抽取倍數最大時CIC濾波器的位寬,即Μ為大于nl〇g2Dmax+Bin的最小正 整數,Dmax為抽取倍數最大時的值。
[0045] 有益效果:本發明與現有技術相比,其顯著優點是:本發明通過所需要的碼率Rdata 設置碼率控制字R、過采樣倍數N和抽取倍數D,從而使時鐘產生電路產生不同的時鐘,發射 鏈路和接收鏈路再根據不同的時鐘進行數據處理,從而使傳輸系統達到所需碼率,實現碼 率大范圍可調節。因此應用本發明可W根據需要設置不同的數據傳輸速率發送接收數據, 數據傳輸速率設置范圍大,靈活性更高,且復雜度低,結構簡單、易于實現。
【附圖說明】
[0046] 圖1是本發明無線通信系統的系統框圖;
[0047] 圖2是本發明的工作流程示意圖;
[0048] 圖3是時鐘產生電路的結構示意圖;
[0049] 圖4是小數分頻器的結構示意圖;
[0050] 圖5是第一時鐘信號和第二時鐘信號的波形示意圖;
[0051 ]圖6是數字發射鏈路的結構示意圖;
[0052] 圖7是數字調制器的結構示意圖;
[0053] 圖8是根據相位求正余弦值的電路結構圖;
[0054] 圖9是射頻前端的結構示意圖;
[0055] 圖10是數字接收鏈路的結構示意圖;
[0056] 圖11是數字下變頻電路的示意圖;
[0057] 圖12是移位抽取濾波器的結構示意圖;
[005引圖13是解調器的結構示意圖;
[0化9]圖14是基于狀態機C0畑1C算法求相位原理圖。
【具體實施方式】
[0060] 本實施例公開了一種多碼率數據無線傳輸系統,如圖1所示,該系統包括晶體振蕩 器、時鐘產生電路、數字發射鏈路、射頻前端和數字接收鏈路。具體的,如圖2所示,其中,晶 體振蕩器用于產生初始時鐘信號。時鐘產生電路用于根據設置的碼率控制字,對初始時鐘 信號進行小數分頻得到第一時鐘信號,再根據設置的過采樣倍數,對第一時鐘信號進行整 數分頻得到第二時鐘信號;還用于根據設置的抽取倍數,對初始時鐘信號進行整數分頻得 到第Ξ時鐘信號。數字發射鏈路用于采用第二時鐘信號,對需要發送的數據進行組帖處理, 再采用第一時鐘信號進行過采樣和數字調制處理。射頻前端用于對數字調制處理后的數據 進行數模轉換,并經上混頻和功率放大后發送至信道;還用于處理接收到的載波調制信號, 并進行模數轉換,得到串行數字信號。數字接收鏈路用于采用初始時鐘信號,對射頻前端發 送的串行數據進行下變頻處理,再采用第Ξ時鐘信號進行抽取濾波和解調處理,之后采用 第一時鐘信號進行數據恢復處理。
[0061] 如圖3所示,時鐘產生電路具體包括第一設置模塊、第二設置模塊、小數分頻器、第 一整數分頻器和第二整數分頻器。其中,第一設置模塊用于設置碼率控制字R和過采樣倍數 N。第二設置模塊用于設置抽取倍數D。小數分頻器用于根據第一設置模塊設置的碼率控制 字,對初始時鐘信號進行小數分頻得到第一時鐘信號,第一時鐘信號的頻率fi為:
式中,fxDS。表示初始時鐘信號的頻率,REG_Rdecimal表示碼率控制字 小數部分,REG_Rinteger表示碼率控制字整數部分,m表示碼率控制字小數部分的位數。第一整 數分頻器用于根據第一設置模塊設置的過采樣倍數N,對第一時鐘信號進行整數分頻得到第 二時鐘信號;其中,第二時鐘信號的頻率f 2為:乂 = ^。第二整數分頻器用于根據第二設置模 塊設置的抽取倍數D,對初始時鐘信號進行整數分頻得到第Ξ時鐘信號;其中,第Ξ時鐘信號 的頻率f3為:乂 = ^。通過該時鐘產生電路可實現的碼率為
[0062] 如圖4所示,小數分頻器具體包含一組加法器、一組寄存器和一個計數分頻電路, 設碼率控制字小數部分位寬為m,則需要的寄存器位數為m,加法器中需要一個半加器和m-1 位全加器,在晶體振蕩器時鐘的作用下,加法器將寄存器中的值和碼率控制字小數部分 Rdecima進行累加,將加法器的結果除溢出位外的低m位放入寄存器中,加法器的溢出位根據 碼率控制字整數部分Rinteger進行計數分頻,分頻所得結果即第一時鐘信號。
[0063] 如圖5所示,為小數分頻器產生的第一時鐘信號和第一整數分頻器產生的第二時 鐘信號的信號波形圖。圖中過采樣倍數N設置為4,從圖中可W看出,小數分頻器輸出的第一 時鐘信號的高電平維持時間為晶體振蕩器的初始時鐘的一個周期,第一整數分頻器對小數 分頻器的第一時鐘信號進行計數分頻,第一整數分頻器輸出的第二時鐘信號高電平維持時 間為晶體振蕩器時鐘的一個周期。第二整數分頻器同樣是W計數方式實現分頻,所得第Ξ 時鐘信號的高電平維持時間也為晶體振蕩器產生的初始時鐘信號的一個周期。當檢測到分 頻所得信號為高電平時,電路模塊進行相應處理。
[0064] 如圖6所示,數字發射鏈路具體包括組帖器、過采樣器和數字調制器。其中,組帖器 用于采用第二時鐘信號,對需要發送的數據進行組帖。過采樣器用于采用第一時鐘信號,對 組帖處理后的數據進行過采樣。數字調制器用于采用第一時鐘信號,對過采樣的數據進行 數字調制處理。
[0065] 數字調制器采用直接數字頻率調制電路,直接數字頻率調制電路如圖7所示,首 先,對基帶信號進行頻率控制字映射,其次,對頻率控制字進行積分處理得到相位信號,然 后求得相位所對應的正余弦值,最后經過DAC轉換與載波信號進行混頻處理。數字調制電路 中,求相位所對應的正余弦值主要有Ξ種電路結構,分別是基于查表法、基于C0RDIC算法和 基于乘法器的電路結構。基于查找表的電路設計簡單,但是需要保存大量的正余弦值,電路 所需的面積較大;而C0RDIC算法是利用多次迭代的方法求得正余弦值,但是在迭代過程中 需要保存一定的數值,需要使用相對較多的寄存器;基于乘法器的電路結構,任何一個相位 值都可W分解為兩個相位值相加的形式,基于Ξ角函數公式即可求得當前相位所對應的正 余弦值,所用到的Ξ角函數公式為:
[0066]
[0067]首先將圓周分為N份,得到N個相位值,其范圍為-31~31,將每一個相位值所對應的 正余弦值保存起來為sina和cosa,再將0~如/N分為Μ份,可得Μ個相位值,將每一個相位值 所對應的正余弦值保存起來為sinb和cosb,-3T~JT范圍內的每一個相位值都可W分解為a+b 的形式,通過簡單的運算即可求得當前相位的正余弦值。從仿真結果看,cosb的值趨近于1, 所W上式可W寫為:
[006引
[0069]根據相位求正余弦值的電路結構如圖8所示,積分器在第一時鐘信號的作用下對 頻率控制字進行累加,得到13位的相位信號,相位信號的范圍為0~如,對相位信號進行八 等分處理,每一部分的相位信號范圍為0~V4,則獲得相位的正余弦值有Ξ個步驟,首先, 求得相位信號范圍為0~V4的正余弦值,R0M1中保存的是相位為N[9:5]/2~^如的正弦值, R0M2中保存的是相位為N[9:5]/2~糾如的余弦值,R0M3中保存的是相位為N[4:0]/2~13*23i 的正弦值,而相位為N[4:0]/2~13*23i的余弦值約等于1,對正余弦值的求解幾乎無影響,不 用保存,采用兩個乘法器和兩個加法器求取相位范圍為0~V4的正余弦值,然后根據N[10] 求取相位范圍為0~V2的正余弦值,若N[10]為1,則正余弦值交換,否則正余弦值保持不 變,最后,根據N[12:11]的值對正余弦值做象限變換即可求得相位范圍為ο~如的正余弦 值。
[0070] 如圖9所示,射頻前端具體包括數模轉換器、上混頻器、功率放大器、低噪聲放大 器、下混頻器、帶通濾波器和Sigma-Del化ADC調制器,其中,數模轉換器用于對數字調制處 理后的數據進行數模轉換;上混頻器用于將數模轉換后的信號和載波信號進行混頻處理; 功率放大器用于放大載波調制信號;低噪聲放大器用于將接收到的載波調制信號進行放大 處理;下混頻器用于將載波調制信號下變頻至中頻;帶通濾波器用于濾除中頻外的噪聲; Sigma-Delta ADC調制器,用于將模擬中頻信號轉換為串行數字信號。現有技術通常是采用 模數轉換器轉換為并行數據,浪費電路資源,而本實施例轉換為串行數據,對串行數據進行 數字下變頻可W有效節約電路資源。
[0071] 如圖10所示,數字接收鏈路具體包括數字下變頻器、移位抽取濾波器、解調器和數 據恢復器。其中,數字下變頻器用于采用初始時鐘信號,對射頻前端發送的正交串行數據進 行下變頻處理。移位抽取濾波器用于采用第Ξ時鐘信號,對下變頻處理后的數據進行移位 抽取濾波。解調器用于采用第Ξ時鐘信號,對抽取濾波后的數據進行解調。數據恢復器用于 采用第一時鐘信號,對解調后的數據進行數據恢復處理。
[0072] 如圖11所示,數字下變頻電路采用Weaver結構,數字中頻正交本振信號通過NCO電 路產生,NCO電路采用如圖8所示的基于乘法器的電路結構,數字下變頻過程中,產生的高頻 信號由移位抽取濾波電路濾除。
[0073] 如圖12所示,移位抽取濾波器采用多級CIC(級聯積分梳狀濾波器)抽取濾波器電 路,用于根據不同抽取倍數,對輸入信號進行移位抽取濾波處理,其中,向高位移位的位數 為小于M-(nlog迅+Bin)的最大正整數,式中,Bin為抽取濾波電路的輸入數據位數,D為抽取濾 波器的抽取倍數,η為抽取濾波器的級數,Μ為抽取倍數最大時CIC濾波器的位寬,即Μ為大于 nl〇g2Dmax+Bin的最小正整數,Dmax為抽取倍數最大時的值。
[0074] 如圖13所示,解調器首先基于CORDIC算法求得抽取濾波后正交信號的相位,再經 過差分處理和判決后即可得到過采樣后的基帶數據。為獲得正交信號的相位采用基于狀態 機CORDIC算法的電路,如圖14所示,在電路中,需要設計一個狀態機,首先保存輸入數據的 符號位,并對數據進行象限變換,并根據狀態機將數據保存至寄存器,在迭代處理時,對正 交數據的右移位數由狀態機來確定,根據正交分量的符號位數據分別進行加或減運算,所 得結果根據狀態機保存至寄存器,在相位計算單元中,迭代加或者減的相位值根據狀態機 進行查表獲取,經過N次迭代處理后,所得相位根據最初保存的正交數據的符號位進行象限 變換,所得相位即為正交數據的相位。基于狀態機的迭代結構,采用一級結構迭代計算實現 流水線結構中的N級處理,節省資源,狀態機及處理單元的時鐘W晶體振蕩器時鐘為參考, 相位輸出速率和輸入正交數據的速率相同。最后經過數據恢復電路獲得正確的采樣時刻, 即可得到發送端所發送的基帶數據,數據恢復電路采用基于積分型位同步電路。
【主權項】
1. 一種多碼率數據無線傳輸系統,其特征在于該系統包括: 晶體振蕩器,用于產生初始時鐘信號; 時鐘產生電路,用于根據設置的碼率控制字,對所述初始時鐘信號進行小數分頻得到 第一時鐘信號,再根據設置的過采樣倍數,對所述第一時鐘信號進行整數分頻得到第二時 鐘信號;還用于根據設置的抽取倍數,對所述初始時鐘信號進行整數分頻得到第三時鐘信 號; 數字發射鏈路,用于采用所述第二時鐘信號,對需要發送的數據進行組幀處理,再采用 所述第一時鐘信號進行過采樣和數字調制處理; 射頻前端,用于對數字調制處理后的數據進行數模轉換,并經上混頻和功率放大后發 送至信道;還用于處理接收到的載波信號,并進行模數轉換; 數字接收鏈路,用于采用所述初始時鐘信號,對射頻前端調制器發送的串行數據進行 下變頻處理,再采用所述第三時鐘信號進行抽取濾波和解調處理,之后采用所述第一時鐘 信號進行數據恢復處理。2. 根據權利要求1所述的多碼率數據無線傳輸系統,其特征在于:所述時鐘產生電路具 體包括: 第一設置模塊,用于設置碼率控制字和過采樣倍數; 第二設置模塊,用于設置抽取倍數; 小數分頻器,用于根據所述第一設置模塊設置的碼率控制字,對所述初始時鐘信號進 行小數分頻得到第一時鐘信號; 第一整數分頻器,用于根據所述第一設置模塊設置的過采樣倍數N,對所述第一時鐘信 號進行整數分頻得到第二時鐘信號; 第二整數分頻器,用于根據所述第二設置模塊設置的抽取倍數D,對所述初始時鐘信號 進行整數分頻得到第三時鐘信號。3. 根據權利要求2所述的多碼率數據無線傳輸系統,其特征在于: 所述第一時鐘信號的頻率心為:式中,fx〇s。表示初始時鐘信號的頻率,REG_R de3C;imai表示碼率控 制字小數部分,REG_Rinte3gCT表示碼率控制字整數部分,m表示碼率控制字小數部分的位數; 所述第二時鐘信號的頻率f2為:所述第三時鐘信號的頻率f 3為:4. 根據權利要求1所述的多碼率數據無線傳輸系統,其特征在于:所述數字發射鏈路具 體包括: 組幀器,用于采用所述第二時鐘信號,對需要發送的數據進行組幀; 過采樣器,用于采用所述第一時鐘信號,對組幀處理后的數據進行過采樣; 數字調制器,用于采用所述第一時鐘信號,對過采樣的數據進行數字調制處理。5. 根據權利要求1所述的多碼率數據無線傳輸系統,其特征在于:所述射頻前端具體包 括: 數模轉換器,用于對數字調制處理后的數據進行數模轉換; 上混頻器,用于將數模轉換后的信號和載波信號進行混頻處理; 功率放大器,用于放大載波調制信號; 低噪聲放大器,用于將接收到的載波調制信號進行放大處理; 下混頻器,用于將載波調制信號下變頻至中頻; 帶通濾波器,用于濾除中頻外的噪聲; Sigma-Delta ADC調制器,用于將模擬中頻信號轉換為串行數字信號。6. 根據權利要求1所述的多碼率數據無線傳輸系統,其特征在于:所述數字接收鏈路具 體包括: 數字下變頻器,用于采用所述初始時鐘信號,對射頻前端ADC調制器輸出的串行數據進 行下變頻處理; 移位抽取濾波器,用于采用所述第三時鐘信號,對下變頻處理后的數據進行移位抽取 濾波; 解調器,用于采用所述第三時鐘信號,對移位抽取濾波后的數據進行解調; 數據恢復器,用于采用所述第一時鐘信號,對解調后的數據進行數據恢復處理。7. 根據權利要求2所述的多碼率數據無線傳輸系統,其特征在于:所述第一整數分頻器 和所述第二整數分頻器,均是以計數方式實現分頻,所得第二時鐘信號和第三時鐘信號的 高電平維持時間為晶體振蕩器產生的初始時鐘信號的一個周期。8. 根據權利要求6所述的多碼率數據無線傳輸系統,其特征在于:所述移位抽取濾波器 采用多級CIC抽取濾波器電路,用于根據不同抽取倍數,對輸入信號進行移位抽取濾波處 理,其中,向高位移位的位數為小于M-(nlog 2D+Bin)的最大正整數,式中,Bin為抽取濾波電路 的輸入數據位數,D為抽取濾波器的抽取倍數,η為抽取濾波器的級數,Μ為抽取倍數最大時 CIC濾波器的位寬,即Μ為大于nlog2Dmax+Bir^^最小正整數,D max為抽取倍數最大時的值。
【文檔編號】H04L1/00GK106059708SQ201610299326
【公開日】2016年10月26日
【申請日】2016年5月6日
【發明人】張萌, 劉俊, 郭仲亞, 陳子洋, 羅文東, 童游
【申請人】東南大學