對雙轉換增益高動態范圍傳感器的補償的制作方法
【專利摘要】本申請案涉及對雙轉換增益高動態范圍傳感器的補償。揭示一種圖像傳感器、用于圖像傳感器的讀出電路以及操作讀出電路的方法。讀出電路包含模/數轉換器ADC,所述ADC包含具有第一可選擇輸入及第二可選擇輸入的輸入級電路。所述ADC經耦合以以下次序循序地接收第一復位信號、第二復位信號、高增益圖像信號及低增益圖像信號。所述輸入級電路經配置以當接收所述第一復位信號及所述低增益圖像信號時選擇所述第一可選擇輸入,且當接收所述第二復位信號及所述高增益圖像信號時選擇所述第二可選擇輸入。
【專利說明】
對雙轉換増益高動態范圍傳感器的補償
技術領域
[0001 ]本發明大體上涉及光學器件,且更特定來說涉及高動態范圍傳感器。【背景技術】
[0002]標準圖像傳感器具有大致60到70dB的有限動態范圍。然而,現實世界的亮度動態范圍要大得多。自然景象通常跨越90dB及以上的范圍。為了同時捕獲高光及陰影,已在圖像傳感器中使用高動態范圍(“HDR”)技術以增大所捕獲的動態范圍。用于增大動態范圍的最常見的技術是將使用標準(低動態范圍)圖像傳感器捕獲的多個曝光合并成單一線性HDR圖像,所述單一線性HDR圖像具有比單一曝光圖像大得多的動態范圍。
[0003]最常見的HDR傳感器解決方案中的一者會是,使多個曝光進入一個單一圖像傳感器中。在具有不同的曝光集成時間或不同的靈敏度(舉例來說,通過插入中性密度濾光片) 的情況下,一個圖像傳感器可在單一圖像傳感器中具有2個、3個、4個或甚至更多不同的曝光。使用此HDR圖像傳感器可在單次拍攝中得到多個曝光圖像。然而,與普通全分辨率圖像傳感器相比,使用此HDR傳感器減小了總圖像分辨率。舉例來說,針對在一個圖像傳感器中組合4個不同曝光的HDR傳感器,每一 HDR圖像將僅為全分辨率圖像的四分之一分辨率。因此,希望包含新的像素以及讀出架構及技術的改進的HDR成像技術。
【發明內容】
[0004]—方面,本申請案涉及一種圖像傳感器。所述圖像傳感器包括:像素陣列;控制電路,其耦合到所述像素陣列以用于促進圖像采集,其中所述像素陣列中的像素經配置以以下次序循序地在第一轉換增益下產生第一復位信號、在大于所述第一轉換增益的第二轉換增益下產生第二復位信號、在所述第二轉換增益下產生高增益圖像信號以及在所述第一轉換增益下產生低增益圖像信號;以及逐次逼近寄存器(“SAR”)模/數轉換器(“ADC”),其包含具有第一可選擇輸入及第二可選擇輸入的輸入級電路,其中所述SAR ADC經耦合以以下次序循序地接收所述第一復位信號、所述第二復位信號、所述高增益圖像信號以及所述低增益圖像信號,且其中所述輸入級電路經配置以當接收所述第一復位信號及所述低增益圖像信號時選擇所述第一可選擇輸入,且經配置以當接收所述第二復位信號及所述高增益圖像信號時選擇所述第二可選擇輸入。
[0005]另一方面,本申請案涉及一種用于圖像傳感器的讀出電路。所述讀出電路包括:多個逐次逼近寄存器(“SAR”)模/數轉換器(“ADC”),其包含具有第一可選擇輸入及第二可選擇輸入的輸入級電路,其中所述SAR ADC經耦合以以下次序循序地接收第一復位信號、第二復位信號、高增益圖像信號以及低增益圖像信號,且其中所述輸入級電路經配置以當接收所述第一復位信號及所述低增益圖像信號時選擇所述第一可選擇輸入,且經配置以當接收所述第二復位信號及所述高增益圖像信號時選擇所述第二可選擇輸入,其中輸入級電路用于耦合到像素陣列的位線,且其中所述多個SAR ADC中的每一者包含用于傳輸所述第一復位信號、所述第二復位信號、所述高增益圖像信號以及所述低增益圖像信號的數字轉換的輸出。
[0006]另一方面,本申請案涉及一種方法。所述方法包括:在輸入級電路處以以下次序循序地接收第一復位信號、第二復位信號、高增益圖像信號以及低增益圖像信號,其中由圖像傳感器像素在第一轉換增益下產生所述第一復位信號及所述低增益圖像信號,且其中由所述圖像傳感器像素在大于所述第一轉換增益的第二轉換增益下產生所述第二復位信號及所述高增益圖像信號;當由所述輸入級電路接收所述第一復位信號及所述低增益圖像信號時選擇所述輸入級電路的第一可選擇輸入以放大及輸出以用于由模/數轉換器(“ADC”)作比較;以及當由所述輸入級電路接收所述第二復位信號及所述高增益圖像信號時選擇所述輸入級電路的第二可選擇輸入以放大及輸出以用于由所述ADC作比較。【附圖說明】
[0007]參考以下圖式描述本發明的非限制及非詳盡實施例,其中貫穿各個視圖相似元件符號指代相似部件,除非另有說明。
[0008]圖1為示意性說明根據本發明的實施例的成像系統的一個實例的框圖,所述成像系統包含高動態范圍(“HDR”)像素陣列及經耦合以讀出所述HDR像素陣列的讀出電路。
[0009]圖2為根據本發明的實施例的HDR圖像像素的實例示意圖。
[0010]圖3A說明根據本發明的實施例的實例模/數轉換器(“ADC”),其包含經耦合以從圖 2的HDR圖像像素接收信號的輸入級電路。
[0011]圖3B說明根據本發明的實施例的具有可選擇輸入的實例差分放大器。
[0012]圖3C包含根據本發明的實施例的用于耦合到圖3B的差分放大器的實例再生鎖存器。
[0013]圖4展示根據本發明的實施例的用于操作圖3A的ADC的時序圖。【具體實施方式】
[0014]本文中描述圖像傳感器及讀出圖像傳感器的像素陣列的方法的實施例。在以下描述中,陳述眾多特定細節以提供對實施例的詳盡理解。然而,相關領域的技術人員將認識至IJ,可在不具有所述特定細節中的一或多者的情況下或在具有其它方法、組件、材料等等的情況下實踐本文中描述的技術。在其它情況中,未詳細展示或描述眾所周知的結構、材料或操作以避免使某些方面模糊。
[0015]貫穿此說明書對“一個實施例”、“實施例”的參考意味著與實施例相結合而描述的特定特征、結構或特性包含于本發明的至少一個實施例中。因此,貫穿此說明書在多個地方出現短語例如“在一個實施例中”或“在實施例中”并不一定都指代相同的實施例。此外,特定的特征、結構或特性可以任何合適的方式組合在一或多個實施例中。
[0016]圖1為示意性說明根據本發明的實施例的成像系統100的一個實例的框圖,成像系統100包含高動態范圍(“HDR”)像素陣列102及經耦合以讀出HDR像素陣列102的讀出電路 104。成像系統100包含HDR像素陣列102、控制電路108、讀出電路104及功能邏輯106。如在所描繪的實例中展示,HDR像素陣列10 2耦合到控制電路108及讀出電路104。讀出電路104耦合到功能邏輯106。控制電路108耦合到像素陣列102以控制HDR像素陣列102的操作特性以便捕獲通過由HDR像素陣列102接收的圖像光產生的HDR圖像。舉例來說,控制電路108可產生用于控制圖像采集的一個快門信號或多個快門信號。控制電路108還耦合到讀出電路104使得控制電路108可使HDR像素陣列102的圖像采集與讀出HDR像素陣列102協調。[0〇17]在一個實例中,HDR像素陣列102為HDR像素110(舉例來說,像素P1、P2…、Pn)的二維(2D)陣列。在一個實例中,運用雙轉換增益讀出每一HDR像素110以實現HDR成像。如說明, 每一 HDR像素110被布置成行(舉例來說,行R1到Ry)及列(舉例來說,列C1到Cx)以采集個人、 位置、物體等等的圖像數據,接著可使用所述圖像數據再現所述個人、位置、物體等等的圖像。[〇〇18]在一個實例中,在每一HDR像素110已采集其圖像數據或圖像電荷之后,由讀出電路104通過位線112(其可為列線)讀出圖像數據且接著將其轉移到功能邏輯106。在各種實例中,讀出電路104可包含放大電路、模/數(ADC)轉換電路或其它。功能邏輯106可簡單存儲圖像數據或甚至通過應用后圖像效果(舉例來說,剪裁、旋轉、消除紅眼、調整亮度、調整對比度或其它)操縱所述圖像數據。在一個實例中,讀出電路104可沿著讀出列線一次讀出一行圖像數據。
[0019]圖2為根據本發明教示的為實現HDR成像運用雙轉換增益讀出的HDR圖像像素210 的實例示意圖。應注意,圖2的像素210可為圖1的像素110中的實例一者。在圖2中,像素210 包含耦合到轉移晶體管291的光電檢測器PD 205,轉移晶體管291經耦合以由TX信號281控制。轉移晶體管291耦合到浮動擴散(FD)節點207。
[0020]在所描繪的實例中,浮動擴散(FD)節點207經耦合以通過復位晶體管294及DH)晶體管292復位到RH)信號電壓。在所說明的實例中,復位晶體管294經耦合以響應于RST信號 284而受控制,且DH)晶體管292經耦合以響應于DFD信號282而受控制。圖2中說明的實例還說明像素內電容器C 233響應于DH)信號282通過DH)晶體管292耦合到浮動擴散(FD)節點。 換句話說,當DFD信號282激活DFD晶體管292時,浮動擴散節點207具有增加的電容。[〇〇21]繼續圖2中描繪的實例,浮動擴散節點207還耦合到放大器晶體管297的控制終端, 在圖2中放大器晶體管297為使其柵極終端耦合到浮動擴散(FD)節點的源極跟隨器(SF)耦合晶體管。在所描繪的實例中,使用RS信號283控制的行選擇晶體管293耦合于源極跟隨器 (SF)晶體管297的電壓源終端與漏極終端之間。在所描繪的實例中,源極跟隨器(SF)晶體管的源終端耦合到VPIX輸出299,VPIX輸出299為像素210的輸出位線,且像素210的輸出信號通過像素210的輸出位線讀出。
[0022]在操作中,當ro 205響應于入射圖像光積累圖像電荷時,浮動擴散207通過啟用晶體管DFD 292且啟用復位晶體管294而復位。接著,FD 207的第一復位信號被轉移到VPIX 299上同時晶體管DFD 292被啟用(且晶體管RST 294被禁用)。當DFD 292被啟用時,FD 207 耦合到電容器233且因此在低轉換增益下讀出第一復位信號。晶體管DFD 292接著被禁用以使電容器233從FD 207解耦。隨著電容器233從ro 207解耦,FD 207的第二復位信號被轉移至IJVPIX 299上。由于當第二復位信號被轉移到VPIX 299上時FD 207從電容器233解耦,所以在高轉換增益下讀出第二復位信號。[〇〇23]在讀出第一及第二復位信號之后,轉移晶體管291經啟用(脈沖化)以將PD 205中積累的圖像電荷從ro 205轉移到FD 207。與ro 207中的圖像電荷相關聯的高增益圖像信號被轉移到VPIX 299上同時晶體管DH)被禁用,意味著在高轉換增益下對與ro 207中的圖像電荷相關聯的高轉換圖像信號進行采樣。接著,晶體管DFD 292經啟用以使電容器233耦合到FD 207。當電容器233耦合到ro 207時,與ro 207中的圖像電荷相關聯的低增益圖像信號被轉移到VPIX 299上,意味著在低轉換增益下對與FD 207中的圖像電荷相關聯的低增益圖像信號進行采樣。如上文描述,像素210以以下次序循序地產生第一復位信號(在低轉換增益下)、第二復位信號(在高轉換增益下)、高增益圖像信號(在高轉換增益下)及低增益圖像信號(在低轉換增益下)。[〇〇24]圖3A說明根據本發明的實施例的實例模/數轉換器(10(:”)300,其包含經耦合以從HDR圖像像素210接收信號的輸入級電路330。由ADC 300在VIN 323上接收第一復位信號、 第二復位信號、高增益圖像信號及低增益圖像信號。VPIX 299可直接耦合到VIN 323。采樣與保持開關SHX 325斷開及閉合以將信號采樣到輸入級電路330的輸入上。輸入級電路330包含差分放大器335,差分放大器335具有第一輸入N1331、第二輸入N2 332、第三輸入P1 333 及第四輸入P2 334。不同的放大器335的輸出為V0N 337及V0P 338。鎖存器340經耦合以響應于從差分放大器335接收V0N 337及V0P 338而產生輸出D-342及D+342。逐次逼近寄存器 (“SAR”)370經耦合以響應于在D-342上接收數字高信號以在復位節點371處復位。SAR 370 耦合到二進制加權電容器陣列380,二進制加權電容器陣列380耦合到輸入節點326,輸入節點326經由電容器耦合到輸入級電路330的第一輸入331及第二輸入332。[〇〇25]圖3B說明根據本發明的實施例的具有可選擇輸入的實例差分放大器335。當信號 DCG 339為數字低時,輸入N1 331及P1 333上方的開關為閉合且差分放大器放大輸入N1 331及P1 333上的信號。輸入N1 331及P1 333為差分放大器335的第一對輸入。當信號DCG 339為數字高時,輸入N2 332及P2 334上方的開關為閉合且差分放大器放大輸入N2 332及 P2 334上的信號。輸入N2 332及P2 334為差分放大器335的第二對輸入。[〇〇26]圖3C包含根據本發明的實施例的用于耦合到差分放大器335的實例再生鎖存器 340。再生鎖存器340經耦合以響應于從差分放大器335接收V0N 337及V0P 338而產生輸出 D-342及D+342。在一個實施例中,再生鎖存器340具有12位分辨率。
[0027]圖4展示根據本發明的實施例的用于操作ADC 300的時序圖。圖4中展示的信號可由控制電路108控制及/或由讀出電路104控制。在時間t0處,DAC_RST 327經脈沖化以復位/ 放電二進制加權電容器陣列380。在時間tl處,SHX 425變為高,其閉合SHX柵極325且將第一復位信號(在低轉換增益下產生)從VIN 323采樣到輸入節點326上。同樣也在時間tl處,CMP_ RST1 461信號變為高,其閉合CMP_RST1 361柵極且將輸入N1 331及P1 333的電壓分別復位到輸出V0N 337及V0P 338。由于信號DCG 439為低,所以在時間tl處輸入N1 331及P1 333為差分放大器335的有效輸入。在時間t2處,CMP_RST1 461信號變為低,其斷開CMP_RST1 361 開關且差分放大器將輸入N1 331上的第一復位信號(在低轉換增益下產生)放大到其輸出上,且在再生鎖存器340上設定第一復位信號的放大版本以用于由ADC作比較及數字轉換。 在時間t3處,信號SHX 425變為低,其閉合SHX柵極325。同樣也在時間t3處,信號DCG 439變為高,其將差分放大器335的輸入從N1 331及PI 333(第一對輸入)切換到N2 332及P2 334 (第二對輸入)。[〇〇28]在時間t4處,SHX 425再次變為高,其閉合SHX柵極325且將第二復位信號(在高轉換增益下產生)從Vin 323采樣到輸入節點326上。同樣也在時間t4處,CMP_RST2 462信號變為高,其閉合CMP_RST2 362柵極且將輸入N2 332及P2 334的電壓分別復位到輸出V0N 337 及V0P 338。在時間t5處,CMP_RST2 462信號變為低,其斷開CMP_RST2 362開關且差分放大器將輸入N2 333上的第二復位信號(在高轉換增益下產生)放大到其輸出上,且在再生鎖存器340上設定第二復位信號的放大版本以用于由ADC作比較及數字轉換。在時間t6處,信號 SHX 425變為低,其閉合SHX柵極325。因此,ADC 300具有在輸入級電路330中具有復制的輸入級的優勢,其使得在高轉換增益與低轉換增益兩者下的兩個復位電平能夠被采樣。由于信號DCG 439在第一對輸入(N1 331及P1 333)與第二對輸入(N2 332及P2 334)之間做選擇,因此通過使差分放大器335包含可選擇輸入使得復制的輸入級成為可能。[〇〇29]在時間t7處,SHX 425再次變為高,其閉合SHX柵極325且將高增益圖像信號(在高轉換增益下產生)從VIN 323采樣到輸入節點326上。由于DCG 439仍然為高,所以第二對輸入 N2 332及P2 334仍然為差分放大器335的有效輸入。差分放大器335將輸入N2 333上的高增益圖像信號(在高轉換增益下產生)放大到其輸出上,且在再生鎖存器340上設定高增益復位信號的放大版本以用于由ADC作比較及數字轉換。在時間t8處,信號SHX 425變為低,其閉合SHX柵極325。
[0030] 同樣也在時間t8處,DCG 439變為低,其選擇第一對輸入N1 331及P1 333作為差分放大器335的有效輸入。在時間t9處,SHX 425再次變為高,其閉合SHX柵極325且將低增益圖像信號(在低轉換增益下)從Vin 323采樣到輸入節點326上。差分放大器335將輸入N1 331上的低增益圖像信號(在低轉換增益下產生)放大到其輸出上,且在再生鎖存器340上設定低增益復位信號的放大版本以用于由ADC作比較及數字轉換。在時間tlO處,信號SHX 425變為低,其閉合SHX柵極325。
[0031]如圖4中展示,第一復位電壓與第二復位電壓之間的差異為A Vrst 451。像素210的高轉換增益下的相關雙采樣(“⑶S”)值展示為A VCDSJn 452,而像素210的低轉換增益下的 CDS值展示為A Vcds_lo 453。可由低轉換增益使A Vcds_lo 453倍增以產生低轉換增益下的像素210的數字圖像信號,而可由高轉換增益使A VCDS_HI 452倍增以產生高轉換增益下的像素 210的數字圖像信號。
[0032]依據計算機軟件及硬件描述上文闡釋的過程。所描述的技術可組成嵌入于有形或非暫時機器(舉例來說,計算機)可讀存儲媒體內的機器可執行指令,當由機器執行所述指令時將使得機器執行所描述的操作。另外,所述過程可嵌入于硬件內,例如專用集成電路 (“ASIC")或其它。
[0033]有形非暫時機器可讀存儲媒體包含提供(S卩,存儲)呈由機器(舉例來說,計算機、 網絡裝置、個人數字助理、制造工具、具有一組一或多個處理器的任何裝置等等)可存取形式的信息的任何機構。舉例來說,機器可讀存儲媒體包含可錄/不可錄的媒體(舉例來說,只讀存儲器(R0M)、隨機存取存儲器(RAM)、磁盤存儲媒體、光盤存儲媒體、快閃存儲器裝置等等)。[〇〇34]包含說明書摘要中所描述的內容的本發明的所說明實施例的上文描述不希望為詳盡的或將本發明限制于所揭示的精確形式。雖然出于說明的目的,本文中描述本發明的特定實施例及實例,但相關領域的技術人員應認識到,在本發明的范圍內可進行各種修改。
[0035]鑒于以上詳述的描述,可對本發明做出這些修改。所附權利要求書中所使用的術語不應被解釋為將本發明限制于說明書中揭示的特定實施例。實際上,本發明的范圍將完全由所附權利書要求確定,所述權利要求書應根據建立的權利要求解釋的公認原則來解釋。
【主權項】
1.一種圖像傳感器,其包括:像素陣列;控制電路,其耦合到所述像素陣列以用于促進圖像采集,其中所述像素陣列中的像素 經配置以以下次序循序地在第一轉換增益下產生第一復位信號、在大于所述第一轉換增益 的第二轉換增益下產生第二復位信號、在所述第二轉換增益下產生高增益圖像信號以及在 所述第一轉換增益下產生低增益圖像信號;以及逐次逼近寄存器SAR模/數轉換器ADC,其包含具有第一可選擇輸入及第二可選擇輸入 的輸入級電路,其中所述SAR ADC經耦合以以下次序循序地接收所述第一復位信號、所述第 二復位信號、所述高增益圖像信號以及所述低增益圖像信號,且其中所述輸入級電路經配 置以當接收所述第一復位信號及所述低增益圖像信號時選擇所述第一可選擇輸入,且經配 置以當接收所述第二復位信號及所述高增益圖像信號時選擇所述第二可選擇輸入。2.根據權利要求1所述的圖像傳感器,其中所述輸入級電路包含差分放大器,所述差分 放大器包含所述第一及第二可選擇輸入。3.根據權利要求2所述的圖像傳感器,其中所述第一可選擇輸入包含于第一對可選擇 輸入中且所述第二可選擇輸入包含于第二對可選擇輸入中,且其中所述第一對可選擇輸入 經耦合以由第一復位信號復位,所述第二對可選擇輸入經耦合以由從所述第一復位信號分 離的第二復位信號復位。4.根據權利要求1所述的圖像傳感器,其中所述SAR ADC包含:耦合到輸入節點的二進制加權電容器陣列,其中所述第一可選擇輸入及所述第二可選 擇輸入也耦合到所述輸入節點,且其中所述輸入節點耦合到采樣與保持開關;以及耦合到所述二進制加權電容器陣列的逐次逼近寄存器SAR。5.根據權利要求4所述的圖像傳感器,其中所述SAR ADC包含:再生鎖存器,其耦合于所述輸入級電路的輸出與所述SAR的輸入之間。6.根據權利要求1所述的圖像傳感器,其中所述像素陣列包含被布置成行及列的像素。7.根據權利要求1所述的圖像傳感器,其中所述圖像傳感器包含多個所述SAR ADC,且 其中所述多個SAR ADC中的每一者耦合到所述像素陣列自身的列。8.根據權利要求1所述的圖像傳感器,其中所述輸入級電路經配置以響應于以以下次 序循序地接收所述第一復位信號、所述第二復位信號、所述高增益圖像信號以及所述低增 益圖像信號來以以下次序循序地輸出所述第一復位信號、所述第二復位信號、所述第二復 位信號與所述低增益圖像信號之間的差異以及所述第一復位信號與所述高增益圖像信號 之間的差異。9.一種用于圖像傳感器的讀出電路,所述讀出電路包括:多個逐次逼近寄存器SAR模/數轉換器ADC,其包含具有第一可選擇輸入及第二可選擇 輸入的輸入級電路,其中所述SAR ADC經耦合以以下次序循序地接收第一復位信號、第二復 位信號、高增益圖像信號以及低增益圖像信號,且其中所述輸入級電路經配置以當接收所 述第一復位信號及所述低增益圖像信號時選擇所述第一可選擇輸入,且經配置以當接收所 述第二復位信號及所述高增益圖像信號時選擇所述第二可選擇輸入,其中輸入級電路用于耦合到像素陣列的位線,且其中所述多個SAR ADC中的每一者包 含用于傳輸所述第一復位信號、所述第二復位信號、所述高增益圖像信號以及所述低增益圖像信號的數字轉換的輸出。10.根據權利要求9所述的讀出電路,其中所述輸入級電路包含差分放大器,所述差分 放大器包含所述第一及第二可選擇輸入。11.根據權利要求10所述的讀出電路,其中所述第一可選擇輸入包含于第一對可選擇 輸入中且所述第二可選擇輸入包含于第二對可選擇輸入中,且其中所述第一對可選擇輸入 經耦合以由第一復位信號復位,所述第二對可選擇輸入經耦合以由從所述第一復位信號分 離的第二復位信號復位。12.根據權利要求9所述的讀出電路,其中所述多個SAR ADC中的每一者包含:耦合到輸入節點的二進制加權電容器陣列,其中所述第一可選擇輸入及所述第二可選 擇輸入也耦合到所述輸入節點,且其中所述輸入節點耦合到采樣與保持開關;以及耦合到所述二進制加權電容器陣列的逐次逼近寄存器SAR。13.根據權利要求12所述的讀出電路,其中所述SAR ADC包含:再生鎖存器,其耦合于所述輸入級電路的輸出與所述SAR的輸入之間。14.一種方法,其包括:在輸入級電路處以以下次序循序地接收第一復位信號、第二復位信號、高增益圖像信 號以及低增益圖像信號,其中由圖像傳感器像素在第一轉換增益下產生所述第一復位信號 及所述低增益圖像信號,且其中由所述圖像傳感器像素在大于所述第一轉換增益的第二轉 換增益下產生所述第二復位信號及所述高增益圖像信號;當由所述輸入級電路接收所述第一復位信號及所述低增益圖像信號時選擇所述輸入 級電路的第一可選擇輸入以放大及輸出以用于由模/數轉換器ADC作比較;以及當由所述輸入級電路接收所述第二復位信號及所述高增益圖像信號時選擇所述輸入 級電路的第二可選擇輸入以放大及輸出以用于由所述ADC作比較。15.根據權利要求14所述的方法,其中所述輸入級電路包含差分放大器,所述差分放大 器包含所述第一及第二可選擇輸入。16.根據權利要求15所述的方法,其進一步包括:在接收所述第二復位信號之前復位第一對可選擇輸入且在接收所述第二復位信號與 接收所述低增益圖像信號之間不復位所述第一對可選擇輸入,其中所述第一可選擇輸入包 含于所述第一對可選擇輸入中;以及在接收所述第一復位信號之后復位第二對可選擇輸入且在接收所述高增益圖像信號 與接收所述低增益圖像信號之間不復位所述第二對可選擇輸入,其中所述第二可選擇輸入 包含于所述第二對可選擇輸入中;且其中所述第二對可選擇輸入經耦合以由從所述第一復 位信號分離的第二復位信號復位。17.根據權利要求14所述的方法,其中所述ADC為逐次逼近寄存器SAR ADC,且所述SAR ADC包含:耦合到輸入節點的二進制加權電容器陣列,其中所述第一可選擇輸入及所述第二可選 擇輸入也耦合到所述輸入節點,且其中所述輸入節點耦合到采樣與保持開關;以及耦合到所述二進制加權電容器陣列的逐次逼近寄存器SAR。18.根據權利要求17所述的方法,其中所述ADC包含:再生鎖存器,其耦合于所述輸入級電路的輸出與所述SAR的輸入之間。19.根據權利要求14所述的方法,其中被布置成所述圖像傳感器像素的行及列的圖像 傳感器包含多個所述輸入級電路,且其中所述圖像傳感器的每一行或列耦合到所述多個輸 入級電路中的輸入級電路。
【文檔編號】H04N5/369GK105979173SQ201610071678
【公開日】2016年9月28日
【申請日】2016年2月2日
【發明人】R·約翰松, 特呂格弗·維拉森
【申請人】全視科技有限公司