專利名稱:轉(zhuǎn)換幀數(shù)據(jù)的電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一個幀數(shù)據(jù)轉(zhuǎn)換電路,其中數(shù)據(jù)通訊可以通過使北美方法的T1轉(zhuǎn)發(fā)器線路和CEPT(歐洲郵電和通訊管理大會)的E1轉(zhuǎn)發(fā)器線路相匹配來完成。
CEPT方法的E1轉(zhuǎn)發(fā)器線路在歐洲國家得到廣泛地使用,并且它被CCITT(國際電信和電話技術(shù)咨詢委員會)推薦。E1轉(zhuǎn)發(fā)器線路的每一通道由8比特數(shù)據(jù)組成,類似于北美方法。
一幀包括由30個信息通道、1個幀定位通道和1個信令信息通道組成的32個通道,為四路復用。
而北美方法的T1轉(zhuǎn)發(fā)器線路的北美地區(qū)包括美國廣泛地使用。E1轉(zhuǎn)發(fā)器線路的每一通道由8比特數(shù)據(jù)組成,并且一幀由24個通道組成,為五路復用。
因此,如果CEPT方法的E1轉(zhuǎn)發(fā)器線路和北美方法的T1轉(zhuǎn)發(fā)器線路連在一起完成數(shù)據(jù)通訊,那么CEPT方法的E1轉(zhuǎn)發(fā)器線路的幀數(shù)據(jù)和北美方法的T1轉(zhuǎn)發(fā)器線路的幀數(shù)據(jù)必須互相進行轉(zhuǎn)換,以便使得它們能夠匹配。
即,CEPT方法的E1轉(zhuǎn)發(fā)器線路的四路32通道幀數(shù)據(jù)必須轉(zhuǎn)換成五路24通道幀數(shù)據(jù),而北美方法的T1轉(zhuǎn)發(fā)器線路的五路24通道幀數(shù)據(jù)必須轉(zhuǎn)換成四路32通道幀數(shù)據(jù)。
這樣CEPT方法的E1轉(zhuǎn)發(fā)器線路的四路32通道幀數(shù)據(jù)和北美方法的T1轉(zhuǎn)發(fā)器線路的五路24通道幀數(shù)據(jù)相匹配,使得互相傳輸數(shù)據(jù)成為可能。為使其成為可能,傳統(tǒng)的做法是在E1轉(zhuǎn)發(fā)器線路和T1轉(zhuǎn)發(fā)器線路之間放置專門的時間切換IC來轉(zhuǎn)換幀數(shù)據(jù)。
然而,專門的時間切換IC是很昂貴的,并且需安置的IC數(shù)目非常大。
因此提高了產(chǎn)品的造價,并且使得印制電路板的尺寸變大,最終使產(chǎn)品的緊湊受到限制。
本發(fā)明致力于克服上述傳統(tǒng)技術(shù)的缺點。
所以本發(fā)明的一個目的是提供一個不使用專門的時間切換IC組,而將CEPT方法的E1轉(zhuǎn)發(fā)器線路的四路32通道幀數(shù)據(jù)轉(zhuǎn)換成北美方法的T1轉(zhuǎn)發(fā)器線路的五路24通道幀數(shù)據(jù)的幀數(shù)據(jù)轉(zhuǎn)換電路。
本發(fā)明的另一個目的是提供一個將北美方法的T1轉(zhuǎn)發(fā)器線路的五路24通道幀數(shù)據(jù)轉(zhuǎn)換成CEPT方法的E1轉(zhuǎn)發(fā)器線路的四路32通道幀數(shù)據(jù)的幀數(shù)據(jù)轉(zhuǎn)換電路。
為實現(xiàn)上述目的,根據(jù)本發(fā)明的幀數(shù)據(jù)轉(zhuǎn)換電路,將輸入時鐘信號分頻為與幀數(shù)據(jù)同步的1/8、1/4和1/32。
在將CEPT方法的E1轉(zhuǎn)發(fā)器線路的四路32通道幀數(shù)據(jù)轉(zhuǎn)換成北美方法的T1轉(zhuǎn)發(fā)器線路的五路24通道幀數(shù)據(jù)的情況下,轉(zhuǎn)換操作以如下的方式完成。即,根據(jù)時鐘信號,串行輸入的四路32通道幀數(shù)據(jù)經(jīng)四個串/并移位寄存器轉(zhuǎn)換成并行數(shù)據(jù),每一個寄存器轉(zhuǎn)換一個通道。這樣,四個串/并移位寄存器輸出并行數(shù)據(jù),并根據(jù)四個對1/8分頻時鐘信號計數(shù)的記錄位置計數(shù)器的輸出信號將這些并行數(shù)據(jù)儲存在四個64字節(jié)的緩沖器中。
根據(jù)四個對1/8分頻時鐘信號計數(shù)的讀取位置計數(shù)器的輸出信號,輸出儲存在四個64字節(jié)的緩沖器中的數(shù)據(jù)。根據(jù)另外一個計數(shù)1/8分頻時鐘信號的位置讀取計數(shù)器的輸出信號,進一步輸出這些數(shù)據(jù)。
根據(jù)上述五個讀取位置計數(shù)器的輸出信號輸出的數(shù)據(jù)在輸出之前,由五個并行/串行移位寄存器轉(zhuǎn)換成串行數(shù)據(jù)。
在此情況下,這四個和一個讀取位置計數(shù)器不能同時訪問四個64字節(jié)的緩沖器使得存儲的數(shù)據(jù)輸出。
因此,在本發(fā)明中,通過/4分頻時鐘信號完成控制,使得四個和一個讀取位置計數(shù)器可以訪問四個64字節(jié)的緩沖器。接著,根據(jù)1/32分頻時鐘信號,另外一個讀取位置計數(shù)器順序訪問四個64字節(jié)的緩沖器,使得儲存的數(shù)據(jù)輸出。
此外,在本發(fā)明中,當北美方法的T1轉(zhuǎn)發(fā)器線路的五路24通道幀數(shù)據(jù)轉(zhuǎn)換成CEPT方法的E1轉(zhuǎn)發(fā)器線路的四路32通道幀數(shù)據(jù)的幀數(shù)據(jù)時,根據(jù)時鐘信號,串行輸入的五路24通道幀數(shù)據(jù)由四個串/并移位寄存器轉(zhuǎn)換成并行數(shù)據(jù),四個串/并移位寄存器的每一個轉(zhuǎn)換一個通道。
根據(jù)四個對1/8分頻時鐘信號計數(shù)的記錄位置計數(shù)器的輸出信號,四個串/并移位寄存器的輸出并行數(shù)據(jù)儲存在四個64字節(jié)的緩沖器中。接著根據(jù)另外一個對1/8分頻時鐘信號計數(shù)的記錄位置計數(shù)器的輸出信號,上述的輸出并行數(shù)據(jù)存儲在四個64字節(jié)的緩沖器內(nèi)。
在此情況下,這四個記錄位置計數(shù)器和另外一個位置記錄計數(shù)器不能同時訪問四個64字節(jié)的緩沖器來存儲數(shù)據(jù)。
因此,在本發(fā)明中,根據(jù)四個記錄位置計數(shù)器和另外一個記錄位置計數(shù)器對四個64字節(jié)的緩沖器的訪問由1/4分頻時鐘信號控制。而且根據(jù)1/32分頻時鐘信號,另外一個記錄位置計數(shù)器順序訪問四個64字節(jié)的緩沖器以儲存數(shù)據(jù)。
根據(jù)四個對1/8分頻時鐘信號計數(shù)的讀取位置計數(shù)器的輸出信號,輸出儲存在四個64字節(jié)的緩沖器中的數(shù)據(jù)。這些輸出數(shù)據(jù)由四個并行/串行移位寄存器轉(zhuǎn)換成串行數(shù)據(jù)。
參照附圖,對本發(fā)明的優(yōu)選實施方案的詳細說明使得本發(fā)明的上述目的和其他優(yōu)點變得顯而易見,附圖中
圖1是根據(jù)本發(fā)明的將CEPT方法的E1轉(zhuǎn)發(fā)器線路的32通道幀數(shù)據(jù)轉(zhuǎn)換成北美方法的T1轉(zhuǎn)發(fā)器線路的24通道幀數(shù)據(jù)的幀數(shù)據(jù)轉(zhuǎn)換電路的一個實施例的示意圖。
圖2A至2D是說明由圖1中的分頻器分頻的時鐘信號的波形圖。
圖3A至3F是根據(jù)本發(fā)明,由幀數(shù)據(jù)轉(zhuǎn)換電路將CEPT方法的E1轉(zhuǎn)發(fā)器線路的32通道幀數(shù)據(jù)轉(zhuǎn)換成北美方法的T1轉(zhuǎn)發(fā)器線路的24通道幀數(shù)據(jù)的程序示意圖。
圖4是根據(jù)本發(fā)明的將北美方法的T1轉(zhuǎn)發(fā)器線路的24通道幀數(shù)據(jù)轉(zhuǎn)換成CEPT方法的E1轉(zhuǎn)發(fā)器線路的32通道幀數(shù)據(jù)的幀數(shù)據(jù)轉(zhuǎn)換電路的另一個實施例的示意圖。及圖5A至5F說明根據(jù)本發(fā)明,由幀數(shù)據(jù)轉(zhuǎn)換電路將北美方法的T1轉(zhuǎn)發(fā)器線路的24通道幀數(shù)據(jù)轉(zhuǎn)換成CEPT方法的E1轉(zhuǎn)發(fā)器線路的32通道幀數(shù)據(jù)的程序示意圖。
圖1說明了根據(jù)本發(fā)明的將CEPT方法的E1轉(zhuǎn)發(fā)器線路的32通道幀數(shù)據(jù)轉(zhuǎn)換成北美方法的T1轉(zhuǎn)發(fā)器線路的24通道幀數(shù)據(jù)的幀數(shù)據(jù)轉(zhuǎn)換電路的一個實施例。
參考符號100表示一個用于對時鐘信號(2048CLK)分頻的分頻器,其輸入是一個與CEPT方法的E1轉(zhuǎn)發(fā)器線路的32通道幀數(shù)據(jù)1E1-4E1同步的一個頻率為2048KHz信號。
根據(jù)幀同步信號FS清除分頻器100,分頻100從清除時間起動,將時鐘信號2048CLK分頻到1/4、1/8和1/32,使得同步輸出1/4分頻時鐘信號1/4CLK、1/8分頻時鐘信號1/8CLK和1/32分頻時鐘信號1/32CLK。
參考符號110-113表示對每次通過一個通道將串行輸入的E1轉(zhuǎn)發(fā)器線路的32通道幀數(shù)據(jù)1E1-4E1轉(zhuǎn)換成并行數(shù)據(jù)的串/并移位寄存器。
串/并移位寄存器110-113根據(jù)時鐘信號2048CLK對接收到的32通道幀數(shù)據(jù)1E1-4E1進行移位,并根據(jù)分頻器100的1/8分頻時鐘信號1/8CLK,以每通道8比特的并行數(shù)據(jù)將其輸出。
參考符號120-123表示用于在緩沖器140-143中(在下面說明)設(shè)置記錄位置以存儲串/并移位寄存器110-113的32通道幀數(shù)據(jù)1E1-4E1的記錄位置計數(shù)器。這些記錄位置計數(shù)器根據(jù)幀同步信號FS清零,并對分頻器100的1/8分頻時信號1/8CLK進行計數(shù),以便將計數(shù)值輸出到緩沖器140-143的一個記錄位置地址。
參考符號130-134表示用于對緩沖器140-143的32通道幀數(shù)據(jù)1E1-4E1設(shè)置讀取位置的讀取位置計數(shù)器。這些讀取位置計數(shù)器根據(jù)幀同步信號清零,并對分頻器100的時鐘信號1/8CLK進行計數(shù),以便將計數(shù)值輸出作為讀取位置的地址。
參考符號140-143表示用于以五路24通道幀數(shù)據(jù)1T1-5T1的形式輸出串/并移位寄存器110-113的8比特并行32通道幀數(shù)據(jù)1E1-4E1的64字節(jié)緩沖器。
緩沖器140-143以順序的方式將串/并移位寄存器110-113的輸出32通道幀數(shù)據(jù)1E1-4E1存儲到由記錄位置計數(shù)器120-123的輸出信號指定的地址上。
接著,緩沖器140-143根據(jù)讀取位置計數(shù)器130-134的輸出信號,以24通道幀數(shù)據(jù)的方式輸出存儲的32通道幀數(shù)據(jù)1E1-4E1。即,根據(jù)1/4分頻時鐘信號1/4CLK,由讀取位置計數(shù)器130-133和讀取位置計數(shù)器134選擇性地訪問緩沖器。當讀取位置計數(shù)器134訪問緩沖器時,根據(jù)1/32分頻時鐘信號1/32CLK順序地訪問緩沖器130-133。
參考符號150-154表示根據(jù)讀取位置計數(shù)器130-134的輸出信號將緩沖器140-143的并行數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù)的并/串移位寄存器。
并/串移位寄存器150-154根據(jù)分頻器100的時鐘信號1/8CLK,將緩沖器140-143的24通道幀數(shù)據(jù)存儲于其中。接著,寄存器150-154根據(jù)時鐘信號2048CLK將存儲的數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù),以便將其作為北美方法的T1轉(zhuǎn)發(fā)器線路的五路24通道幀數(shù)據(jù)輸出。
將對如上說明所構(gòu)成本發(fā)明電路的第一實施例的操作進行說明。
首先如圖2A所示,根據(jù)輸入幀同步信號FS,頻率分頻器100、記錄位置計數(shù)器120-123和位置讀取計數(shù)器130-134被清零至初始位置。
然后如圖2B所示,2048KHz頻率輸入的時鐘信號2048CLK由頻率分頻器100分頻成1/4、1/8和1/32。如圖2C至2E所示,分頻時鐘信號以1/4分頻時鐘信號1/4CLK、1/8分頻時鐘信號1/8CLK和1/32分頻時鐘信號1/32CLK輸出。
在此情況下,分別以32通道串行輸入的E1轉(zhuǎn)發(fā)器的四個幀數(shù)據(jù)1E1、2E1、3E1、4E1輸入到串/并移位寄存器110-113。接著,與幀數(shù)據(jù)1E1、2E1、3E1、4E1同步輸入的分頻器100的1/8分頻時鐘信號1/8CLK和時鐘信號2048CLK提供給串/并移位寄存器110-113。
然后,串/并移位寄存器110-113根據(jù)時鐘信號2048CLK將幀數(shù)據(jù)1E1、2E1、3E1、4E1移位,而根據(jù)1/8CLK時鐘信號,移位的幀數(shù)據(jù)1E1、2E1、3E1、4E1每次以一通道8比特輸出為并行數(shù)據(jù)。
記錄位置計數(shù)器120-123對時鐘信號1/8CLK計數(shù),計數(shù)值作為記錄位置的地址輸出,以便將其提供給緩沖器140-143。
然后,緩沖器140-143順序地將串/并移位寄存器110-113的并行數(shù)據(jù)(每次以一通道8比特被輸出)記錄到由記錄位置計數(shù)器120-123的計數(shù)值指定的記錄位置。
接著,讀取位置計數(shù)器130-134對時鐘信號1/8CLK計數(shù),而輸出計數(shù)值作為讀取位置的地址給緩沖器140-143。
然后,緩沖器140-143根據(jù)由讀取位置計數(shù)器130-134的計數(shù)值所指定的讀取位置地址,順序讀取并輸出。
在此情況下,如果由讀取位置計數(shù)器130-134計數(shù)1/8CLK時鐘信號所提供的計數(shù)值不是4N(N為0-7的自然數(shù)),那么記錄位置計數(shù)器120-124的計數(shù)值不增加。
在此情況下,讀取位置計數(shù)器130-133和讀取位置計數(shù)器134不能同時訪問緩沖器140-143來讀取存儲的數(shù)據(jù)。
因此,在如圖2C所示的本發(fā)明中,以如下的方式來訪問緩沖器。即,在將時鐘信號2048CLK分頻1/4所形成的1/4分頻時鐘信號1/4CLK的一個周期之內(nèi),讀取位置計數(shù)器130-133訪問緩沖器140-143,以便讀取所存儲的數(shù)據(jù)。而在下一個周期之內(nèi),讀取位置計數(shù)器134訪問緩沖器140-143,以便讀取所存儲的數(shù)據(jù)。這些操作重復進行。
接著,緩沖器140-143所存儲的32通道數(shù)據(jù)幀的第0通道幀數(shù)據(jù)是幀定位通道,而第16通道數(shù)據(jù)是信令信息通道。因此,實際的數(shù)據(jù)通道是第1-15和第17-25通道。
因此,根據(jù)讀取位置計數(shù)器130-133的輸出信號,緩沖器140-143輸出除幀定位通道和信令信息通道外的24通道數(shù)據(jù)。這樣,順序輸出第0-25時隙通道。
根據(jù)讀取位置計數(shù)器134的輸出信號,輸出余下的存儲在緩沖器140-143上的第26-31通道數(shù)據(jù)。這樣,根據(jù)讀取位置計數(shù)器130-134的輸出信號,緩沖器140-143每次由6通道輸出24通道數(shù)據(jù)。
同時,當讀取位置計數(shù)器134訪問四個緩沖器140-143以輸出一個通道幀數(shù)據(jù)時,計數(shù)器134不能同時訪問四個緩沖器140-143。因此,根據(jù)1/32分頻時鐘信號1/32CLK順序選擇四個緩沖器140-143,并根據(jù)讀取位置計數(shù)器134的輸出信號訪問這些緩沖器,從而輸出所存儲的第26-31通道數(shù)據(jù)。
即,如圖2E所示,在1/32分頻時鐘信號1/32CLK的第一個周期之內(nèi)訪問緩沖器140。然后在第二個周期內(nèi)訪問緩沖器141,在第三個周期內(nèi)訪問緩沖器142,而在第四個周期內(nèi)訪問緩沖器143。這樣就讀取了所存儲的第26-31通道數(shù)據(jù),并重復這個過程。
同時,在計數(shù)時鐘信號2048CLK所得到的值是4N(N為0-7的整數(shù))的情況下,記錄位置計數(shù)器130-134的計數(shù)值沒有增加,因此,緩沖器140-143輸出以前的數(shù)據(jù)。
因此根據(jù)讀取位置計數(shù)器130-134的輸出信號所讀取的并行數(shù)據(jù),根據(jù)1/8分頻時鐘信號1/8CLK輸入到并/串移位寄存器150-154,以便根據(jù)時鐘信號2048CLK將其轉(zhuǎn)換為串行數(shù)據(jù)。這些轉(zhuǎn)換的串行數(shù)據(jù)作為T1轉(zhuǎn)發(fā)器線路的五路24通道幀數(shù)據(jù)1T1、2T1、3T1、4T1和5T1被輸出。
因此,在本發(fā)明中,根據(jù)圖3A的0-31時隙,以如圖3B至3E所示輸入幀數(shù)據(jù)。然后根據(jù)圖3F所示的讀取位置計數(shù)器130-134的輸出信號,將緩沖器140-143中所存儲的四路32通道幀數(shù)據(jù)1E1、2E1、3E1、4E1變換為五路24通道幀數(shù)據(jù)1T1、2T1、3T1、4T1和5T1后輸出。
圖4表示根據(jù)本發(fā)明的將北美方法的T1轉(zhuǎn)發(fā)器線路的24通道幀數(shù)據(jù)轉(zhuǎn)換成CEPT方法的E1轉(zhuǎn)發(fā)器線路的32通道幀數(shù)據(jù)的幀數(shù)據(jù)轉(zhuǎn)換電路的另外一個實施例。
在此圖中,參考符號200表示一個用于對具有2048KHz頻率的分頻時鐘信號(2048CLK)進行分頻的分頻器,該時鐘信號與北美方法的T1轉(zhuǎn)發(fā)器線路的五路24通道幀數(shù)據(jù)1T1-5T1同步。
與第一個實施例中一樣,根據(jù)幀同步信號FS清除分頻器200,分頻器200從清除時間起動,將時鐘信號2048CLK分頻成1/4、1/8和1/32,使得同步輸出1/4分頻時鐘信號1/4CLK、1/8分頻時鐘信號1/8CLK和1/32分頻時鐘信號1/32CLK。
參考符號210-214表示每次通過一個通道將串行輸入的T1轉(zhuǎn)發(fā)器線路的24通道幀數(shù)據(jù)1T1-5T1轉(zhuǎn)換成并行數(shù)據(jù)的串/并移位寄存器。
并/串移位寄存器210-214根據(jù)時鐘信號2048CLK對接收到的五路24通道幀數(shù)據(jù)1T1-5T1進行移位,并根據(jù)分頻器200的1/8分頻時鐘信號1/8CL·K,以一通道8比特的并行數(shù)據(jù)的方式輸出。
參考符號220-224表示用于在緩沖器240-243中設(shè)置記錄位置(將在下面說明)以存儲串/并移位寄存器210-214的五路24通道幀數(shù)據(jù)1T1-5T1的記錄位置計數(shù)器。這些記錄位置計數(shù)器根據(jù)幀同步信號FS清零,并對分頻器200的1/8分頻時鐘信號1/8CLK進行計數(shù),以輸出計數(shù)值作為緩沖器240-243的記錄位置地址。
參考符號230-233表示用于對緩沖器240-243的五路24通道幀數(shù)據(jù)1T1-5T1設(shè)置讀取位置的讀取位置計數(shù)器。這些讀取位置計數(shù)器根據(jù)幀同步信號FS清零,并對分頻器200的時鐘信號1/8CLK進行計數(shù),以便將計數(shù)值輸出作為讀取位置的地址。
參考符號240-243表示用于以四路32通道幀數(shù)據(jù)1E1-4E1的形式輸出串/并移位寄存器210-214的8比特并行五路24通道幀數(shù)據(jù)1T1-5T1的64字節(jié)緩沖器。
緩沖器240-243以順序的方式將串/并移位寄存器210-213的五路輸出24通道幀數(shù)據(jù)存儲到由記錄位置計數(shù)器220-223的輸出信號指定的地址上。然后,根據(jù)記錄位置計數(shù)器224的輸出信號,串/并移位寄存器214輸出的另外24通道幀數(shù)據(jù)5T1由6個通道劃分以便被輸出。
接著,根據(jù)1/4分頻時鐘信號1/4CLK,由記錄位置計數(shù)器220-223和記錄位置計數(shù)器224選擇性地訪問緩沖器240-243。當根據(jù)記錄位置計數(shù)器224訪問緩沖器時,根據(jù)1/32分頻時鐘信號1/32CLK順序訪問緩沖器240-243。
接著,根據(jù)讀取位置計數(shù)器230-233的輸出信號,順序地輸出存儲在緩沖器240-243中的32通道幀數(shù)據(jù)。
參考符號250-253表示根據(jù)讀取位置計數(shù)器230-233的輸出信號將緩沖器240-243的并行32通道幀數(shù)據(jù)(每通道以8比特輸出)轉(zhuǎn)換成串行數(shù)據(jù)的并/串移位存器。
并/串移位寄存器250-253根據(jù)時鐘信號1/8CLK,將緩沖器240-243的輸出幀數(shù)據(jù)存儲于其中。接著,寄存器250-253根據(jù)時鐘信號2048CLK將存儲的數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù),以便將其作為CEPT方法的E1轉(zhuǎn)發(fā)器線路的四路32通道幀數(shù)據(jù)1E1-4E1輸出。
現(xiàn)在將對如上說明所組成的本發(fā)明電路的第二實施例的操作進行說明。
根據(jù)幀同步信號FS,頻率分頻器200、位置記錄計數(shù)器220-224和讀取位置計數(shù)器230-23被清零為初始位置。
以頻率為2048KHz輸入的時鐘信號2048CLK由頻率分頻器200分頻成1/4、1/8和1/32。然后分頻時鐘信號以1/4分頻時鐘信號1/4CLK、1/8分頻時鐘信號1/8CLK和1/32分頻時鐘信號1/32CLK輸出。
在此情況下,分別以24通道順序輸入的T1轉(zhuǎn)發(fā)器線路的五個幀數(shù)據(jù)1T1、2T1、3T1、4T1和5T1輸入到串/并移位寄存器210-214。接著,與幀數(shù)據(jù)1T1、2T1。3T1、4T1和5T1同步輸入的分頻器200的1/8分頻時鐘信號1/8CLK和時鐘信號2048CLK被提供給串/并移位寄存器210-214。
然后,串/并移位寄存器210-214根據(jù)時鐘信號2048CLK將幀數(shù)據(jù)1T1、2T1、3T1、4T1和5T1移位,并根據(jù)1/8CLK時鐘信號,移位的幀數(shù)據(jù)1T1、2T1、3T1、4T1和5T1每次以8比特每通道輸出為并行數(shù)據(jù)。
記錄位置計數(shù)器220-224對1/8CLK時鐘信號計數(shù),計數(shù)值作為記錄位置的地址輸出,以便將它們提供給緩沖器240-243。
然后,緩沖器240-243順序地將串/并移位寄存器210-213的并行數(shù)據(jù)(每次以一通道8比特的方式輸出)記錄到由記錄位置計數(shù)器220-2323的計數(shù)值指定的記錄位置。接著,緩沖器240-243順序地將串/并移位寄存器并行數(shù)據(jù)(每次以一通道8比特的方式輸出)記錄到由記錄位置計數(shù)器224的計數(shù)值指定的記錄位置。
在此情況下,記錄位置計數(shù)器220-223和記錄位置計數(shù)器224不能同時訪問緩沖器140-143來記錄數(shù)據(jù)。
因此,在如圖2C所示的本發(fā)明中,以如下的方式來訪問存儲器。即,在1/4分頻時鐘信號1/4CLK的一個周期之內(nèi),記錄位置計數(shù)器220-223訪問緩沖器240-243來記錄數(shù)據(jù)。而在下一個周期之內(nèi),記錄位置計數(shù)器224訪問緩沖器240-243來記錄數(shù)據(jù)。這些操作重復進行。
并且,記錄位置計數(shù)器224不能同時訪問四個緩沖器240-243,而且串/并移位寄存器214的輸出數(shù)據(jù)不能由6個通道來存儲。
因此,在本發(fā)明中,根據(jù)1/32分頻時鐘信號1/32CLK,順序地訪問四個緩沖器240-243。
即,如圖2E所示,根據(jù)1/32分頻時鐘信號1/32CLK,順序地訪問緩沖器240-243。然后根據(jù)記錄位置計數(shù)器224的輸出信號,串/并移位寄存器214的輸出數(shù)據(jù)由6個通道分開以被存儲。這個操作重復進行。
接著,讀取位置計數(shù)器230-233對1/8CLK時鐘信號計數(shù),而輸出計數(shù)值作為讀取位置的地址提供給緩沖器240-243。
然后,緩沖器240-243根據(jù)由讀取位置計數(shù)器230-233的計數(shù)值指定的讀取位置地址順序讀取存儲的數(shù)據(jù)。
在此情況下,如果由讀取位置計數(shù)器230-234計數(shù)1/8CLK時鐘信號所提供的計數(shù)值不是4N(N是0-7的自然數(shù)),那么記錄位置計數(shù)器120-124的計數(shù)值不增加,但輸出先前計數(shù)的值。
這樣,根據(jù)讀取位置計數(shù)器230-233的輸出信號讀取的并行數(shù)據(jù),根據(jù)1/8分頻時鐘信號1/8CLK被輸入到并/串移位寄存器250-253,并根據(jù)時鐘信號2048CLK轉(zhuǎn)換成串行數(shù)據(jù),以便作為E1轉(zhuǎn)發(fā)器線路的四路32通道幀數(shù)據(jù)1E1、2E1、3E1和4E1輸出。
因此,在本發(fā)明中,根據(jù)圖5A的0-31時隙,幀數(shù)據(jù)如圖3B至3E所示存儲在緩沖器140-143中。然后如圖3F所示,根據(jù)讀取位置計數(shù)器230-233的輸出信號,所存儲的數(shù)據(jù)轉(zhuǎn)換為四路32通道幀數(shù)據(jù)1E1、2E1、3E1、4E1。
在實現(xiàn)本發(fā)明的同時,通過只使用第一實施例的數(shù)據(jù)幀轉(zhuǎn)換電路,數(shù)據(jù)可以從CEPT方法的E1轉(zhuǎn)發(fā)器線路發(fā)送到T1轉(zhuǎn)發(fā)器線路。而且,通過只使用第二實施例的幀數(shù)據(jù)轉(zhuǎn)換電路,數(shù)據(jù)可以從北美方法的T1轉(zhuǎn)發(fā)器線路發(fā)送到CEPT方法的E1轉(zhuǎn)發(fā)器線路。而且,通過使用第一和第二實施例,數(shù)據(jù)可以在CEPT方法的E1轉(zhuǎn)發(fā)器線路和北美方法的T1轉(zhuǎn)發(fā)器線路之間接收和發(fā)送。
根據(jù)如上所述的本發(fā)明,四路32通道幀數(shù)據(jù)可以轉(zhuǎn)換為五路24通道幀數(shù)據(jù),而五路24通道幀數(shù)據(jù)可以轉(zhuǎn)換為四路32通道幀數(shù)據(jù)。因此,CEPT方法的E1轉(zhuǎn)發(fā)器線路和北美方法的T1轉(zhuǎn)發(fā)器線路可以連接在一起,使得數(shù)據(jù)通訊成力可能。
而且,電路的結(jié)構(gòu)簡單,因此可以做成緊湊和重量輕的產(chǎn)品。并且,沒有使用昂貴的專門時間切換IC,所以可以節(jié)省造價。
權(quán)利要求
1.幀數(shù)據(jù)轉(zhuǎn)換電路,包括一個將時鐘信號2048CLK分頻為1/4CLK、1/8CLK和1/32CLK時鐘信號的分頻器;四個將串行輸入的CEPT方法的E1轉(zhuǎn)發(fā)器線路的四路32通道幀數(shù)據(jù)轉(zhuǎn)換為并行數(shù)據(jù),并每次以一通道8比特輸出轉(zhuǎn)換的幀數(shù)據(jù)的串/并移位寄存器;四個對時鐘信號1/8CLK進行計數(shù)以設(shè)置記錄位置的記錄位置計數(shù)器;五個對時鐘信號1/8CLK進行計數(shù)以指定讀取位置的讀取位置計數(shù)器;四個緩沖器,用于將所說的串/并移位寄存器輸出的信號順序地存儲到由所說的記錄位置計數(shù)器指定的記錄位置,根據(jù)所說的讀取位置計數(shù)器的輸出信號每次輸出24通道的幀數(shù)據(jù),和根據(jù)所說的讀取位置計數(shù)器的最后一個的輸出信號輸出余下的6通道數(shù)據(jù);四個將所說的緩沖器的24通道數(shù)據(jù)轉(zhuǎn)換為串行數(shù)據(jù)的并/串移位寄存器;及另外一個將所說的緩沖器余下的6通道輸出數(shù)據(jù)轉(zhuǎn)換為串行數(shù)據(jù)的并/串移位寄存器;
2.根據(jù)權(quán)利要求1所述的電路,其中由所說的讀取位置計數(shù)器的前四個和所說的讀取位置計數(shù)器的最后一個交替訪問所說的緩沖器,而當所說的緩沖器由所說的讀取位置計數(shù)器的最后一個訪問時,根據(jù)時鐘信號1/8CLK順序地進行訪問。
3.根據(jù)權(quán)利要求1或2所述的電路,其中,如果所說的讀取位置計數(shù)器的計數(shù)值為4N(N為0-7的自然數(shù)),計數(shù)值不增加。
4.一個幀數(shù)據(jù)轉(zhuǎn)換電路,包括一個由同步信號FS清零,并將分頻時鐘信號2048CLK分頻為1/4CLK、1/8CLK和1/32CLK時鐘信號的分頻器;五個將串行輸入的五路24通道幀數(shù)據(jù)轉(zhuǎn)換為并行數(shù)據(jù),并每次以一通道8比特輸出轉(zhuǎn)換的幀數(shù)據(jù)的串/并移位寄存器;五個對時鐘信號1/8CLk進行計數(shù)以設(shè)置記錄位置的記錄位置計數(shù)器;四個對時鐘信號1/8LCK進行計數(shù)以指定讀取位置的讀取位置計數(shù)器;四個緩沖器,用于將所說的由串/并移位寄存器的輸出信號存儲到由所說的記錄位置計數(shù)器指定的記錄位置、將所說的串/并移位寄存器的最后一個的輸出信號分隔為6個通道,以便將它們存儲在由所說的記錄位置計數(shù)器的最后一個所指定的記錄位置和根據(jù)所說的讀取位置計數(shù)器的輸出信號順序地輸出數(shù)據(jù);四個將所說的緩沖器的輸出數(shù)據(jù)轉(zhuǎn)換為串行數(shù)據(jù)的并/串移位寄存器;
5.根據(jù)權(quán)利要求4所述的電路,其中由所說的記錄位置計數(shù)器前四個和所說的記錄位置計數(shù)器的最后一個交替訪問所說的緩沖器,而當所說的緩沖器由所說的記錄位置計數(shù)器的最后一個訪問時,根據(jù)時鐘信號1/32CLK順序地進行訪問。
6.根據(jù)權(quán)利要求4或5所述的電路,其中,如果所說的記錄位置計數(shù)器的計數(shù)值為4N(N為0-7的自然數(shù)),計數(shù)值不增加。
7.一個幀數(shù)據(jù)轉(zhuǎn)換電路,包括一個由同步信號FS清零,并將時鐘信號2048CLK分頻為1/4CLK、1/8CLK和1/32CLK的時鐘信號的分頻器;第一組四個將串行輸入的CEPT方法的E1轉(zhuǎn)發(fā)器線路的四路32通道幀數(shù)據(jù)轉(zhuǎn)換為并行數(shù)據(jù),并每次以一通道8比特輸出轉(zhuǎn)換的幀數(shù)據(jù)的串/并移位寄存器;第一組四個對時鐘信號1/8CLK進行計數(shù),以設(shè)置記錄位置的記錄位置計數(shù)器;第一組五個對時鐘信號1/8CLK進行計數(shù),以指定讀取位置的讀取位置計數(shù)器;第一組四個緩沖器,用于將所講的串/并移位寄存器的輸出信號順序地存儲到由所說的記錄位置計數(shù)器指定的記錄位置、根據(jù)所說的讀取位置計數(shù)器的輸出信號每次輸出24通道的幀數(shù)據(jù)和根據(jù)所說的讀取位置計數(shù)器最后一個的輸出信號輸出余下的6通道數(shù)據(jù);第一組四個將所說的緩沖器的24通道數(shù)據(jù)轉(zhuǎn)換為串行數(shù)據(jù)的并/串移位寄存器;另外一個將所說的緩沖器余下的6通道輸出數(shù)據(jù)轉(zhuǎn)換為串行數(shù)據(jù)的并/串移位寄存器;第二組五個將串行輸入的五路24通道幀數(shù)據(jù)轉(zhuǎn)換為并行數(shù)據(jù),并每次以一通道8比特輸出轉(zhuǎn)換的幀數(shù)據(jù)的串/并移位寄存器;第二組五個對時鐘信號1/8CLK進行計數(shù)以設(shè)置記錄位置的記錄位置計數(shù)器;第二組四個對時鐘信號1/8CLK進行計數(shù)以指定讀取位置的讀取位置計數(shù)器;第二組四個緩沖器,用于將所說的串/并移位寄存器的輸出信號順序地存儲到由所說的記錄位置計數(shù)器所指定的記錄位置、將所說的串/并移位寄存器的最后一個的輸出信號分隔為6個通道,以便將它們存儲在由所說的記錄位置計數(shù)器的最后一個所指定的記錄位置,和根據(jù)所說的讀取位置計數(shù)器的輸出信號順序地輸出數(shù)據(jù);第二組四個將所說的緩沖器的輸出數(shù)據(jù)轉(zhuǎn)換為串行數(shù)據(jù)的并/串移位寄存器。
8.根據(jù)權(quán)利要求1-7中任一項所述的電路,其中由所說的第一組讀取位置計數(shù)器的前四個和所說的第一組讀取位置計數(shù)器的最后一個交替訪問所說的第一組緩沖器;當所說的第一組緩沖器由所說的第一組讀取位置計數(shù)器的最后一個訪問時,根據(jù)時鐘信號1/32CLK順序地訪問所說的第一組緩沖器;由所說的第二組記錄位置計數(shù)器的前四個和所說的第二組記錄位置計數(shù)器的最后一個交替訪問所說的第二組緩沖器;當所說的第二組緩沖器由所說的第二組記錄位置計數(shù)器的最后一個訪問時,根據(jù)時鐘信號1/32CLK順序地訪問所說的第二組緩沖器;
9.根據(jù)權(quán)利要求1至8中任一項所述的電路,其中,如果所說的第一組讀取位置計數(shù)器的計數(shù)值為4N(N是0-7的自然數(shù)),計數(shù)值不增加。
10.根據(jù)權(quán)利要求1至8中任一項所述的電路,其中,如果所說的第二組記錄位置計數(shù)器的計數(shù)值為4N(N是0-7的自然數(shù)),計數(shù)值不增加。
全文摘要
一種幀數(shù)據(jù)轉(zhuǎn)換電路,其中數(shù)據(jù)通訊可以通過使北美方法的T1轉(zhuǎn)發(fā)器線路和CEPT的E1轉(zhuǎn)發(fā)器線路相匹配來完成。CEPT方法的E1轉(zhuǎn)發(fā)器線路的四路32通道幀數(shù)據(jù)被轉(zhuǎn)換成每通道8比特的并行數(shù)據(jù),并存儲在四個64字節(jié)的緩沖器中。每次以24通道的方式讀取存儲的32通道幀數(shù)據(jù),而余下的6通道數(shù)據(jù)加到已存儲在緩沖器中的數(shù)據(jù)上。這樣24通道幀數(shù)據(jù)在輸出之前被轉(zhuǎn)換成串行數(shù)據(jù)。反之亦可。
文檔編號H04L29/06GK1148302SQ9610716
公開日1997年4月23日 申請日期1996年6月27日 優(yōu)先權(quán)日1995年6月28日
發(fā)明者金泳龜, 金圣東 申請人:現(xiàn)代電子產(chǎn)業(yè)株式會社