雙變碼的接收電路的制作方法
【專利摘要】雙變碼的接收電路,屬于通訊【技術領域】,由解碼塊、雙碼變換電路、鎖閉單元、執行單元、接收解調電路共同組成與之配合的實現發射部分發出兩次變碼的接收電路,接收解調電路連接解碼塊的輸入,解碼塊的四路輸出分別接轉碼電路、鎖閉單元與執行單元,初始狀態下的變碼控制端無電壓,接收第一次發射信號后,才有高壓輸出啟動雙碼變換電路,形成兩位解碼塊中變動碼的變換,接收第二次發射信號后,才啟動執行單元,在破解錯誤未能正常接收而使多位輸出為高位時,鎖閉單元立即啟動鎖閉雙碼變換電路與執行單元,形成輸出的唯一性,根據雙碼變換電路可多焊接幾位變碼,以增強破解的能力,提升遙控產品的性能。
【專利說明】雙變碼的接收電路
【技術領域】
[0001]屬于通訊【技術領域】。
【背景技術】
[0002]無線電編碼發射是一種很重要的基本技術,它形成的產品遍及社會,如果能創新一種成本低,而密級又高的線路,顯然有著積極的意義。
[0003]遙控時常受外界的干擾,如天氣惡劣、周圍環境擁擠、周圍的遙控電器產品多等,都是影響遙控的干擾源,從而導致信號傳遞不準確,本單位曾研制了多個具備多種變換因素的發射線路方案,它能夠有效地解決這些問題,但如果沒有與之匹配的接收器,一切都成為空談。
[0004]本單位曾在前段時研制成了多種單波雙碼的發射線路方案,解決了密級不高,成本高的問題,但還需要與之配合的接收電路才能成為一個整體,要能接收雙碼的解碼電路,還需要解碼技術的支持,遙控產品越來越多,使其接收不準確,面對這樣的問題,需要多種技術的配合,如何能做到接收輸出的唯一性是一個關鍵,針對密級的問題,做到接收的時序性、時效性,對密級度也會產生很大的好處,所以,本單位還在繼續研究。
【發明內容】
[0005]本專利的主要目的是根據本單位前所研制的具備多種變換因素的發射方案,提出與之配合的實現發射部分發出兩次變碼的接收電路,從而呈現出以下明顯的特點,一是可以接收兩種碼的信號,二是接收具有時序,首先只能接收第一次唯一的信號,然后才能接收第二次信號,三是具有輸出的唯一的性,四是接收時有時效性,由于增加了四種重要約束,所以極大的增加了破解了破譯的難度,保持價格低廉的優勢,使產品具備超強的市場競爭力。
[0006]本專利提出的措施是:
[0007]1、雙變碼的接收電路由解碼塊、雙碼變換電路、鎖閉單元、執行單元、接收解調電路共同組成。
[0008]其中:接收解調電路連接解碼塊的輸入,解碼塊的四路輸出分別接雙碼變換電路、鎖閉單元與執行單元。
[0009]解碼塊有8位碼線與四路輸出,8位碼中的6位接為固定碼,另兩位接為第一變動碼也第二變動碼,也是第一變碼端與第二變碼端。
[0010]四路輸出中與雙碼變換電路的輸入相接的為變碼控制端,與執行單元相接的為最后輸出端,其余兩路與鎖閉單元相接。
[0011]鎖閉單元由或門電路、基極電阻、集電極電阻、閉鎖三極管、鎖閉二極管組成。
[0012]第二輸出與第三輸出分別連接或門電路的輸入,或門電路的輸出連接基極電阻后接閉鎖三極管的基極,集電極電阻接地閉鎖三極管的集電極與電源之間,閉鎖三極管的集電極連接兩個鎖閉二極管的負極,一個鎖閉二極管即執行單元第一鎖閉二極管的正極接執行單元中執行電路的輸入,另一個鎖閉二極管即雙碼變換電路鎖閉二極管的正極接雙碼變換電路中運算器的正相端。
[0013]執行單元由執行觸發電阻與執行電路組成:解碼塊的最后輸出端連接執行觸發電阻的一端,執行觸發電阻的另一端接執行電路的輸入。
[0014]執行單元第一鎖閉二極管的正極接執行電路的輸入,負極接解碼塊的變碼控制端。
[0015]雙碼變換電路由運算器、限流電阻、模擬開關、分壓電路組成:變碼控制端連接限流電阻后接到運算器的正相端,運算器的負極端接分壓電路,運算器的輸出端接模擬開關的控制端,模擬開關的輸入端接地線,第一變動碼接運算器的輸出端,第二變動碼接模擬開關的輸出端。
[0016]2、使用雙碼變換電路的方案,連接解碼塊的固定碼中的碼位,使之成為變動碼。
[0017]3、使用雙碼變換電路的方案,將解碼塊的8位碼都連接為變動碼。
[0018]4、所用的解碼塊為非鎖定型。
[0019]5、模擬開關是集成電路。
[0020]6、運算器是采用集成式。
[0021]對本措施進一步解釋如下:
[0022]首先要說明:編碼集成電路與解碼塊中的I表示碼位接高位,即等同于集成電路火線的電壓,O表示碼位接低位,等同于集成電路的地線。懸浮狀態表示該碼位既未接電源,也未接通地線。
[0023]一、前段時間,本單位所研制的單波雙碼發射的主要原理:
[0024]編碼集成電路的8位碼中,其中6位是固定碼,其余兩位是變動碼,發射部分在發射時,要發射兩次碼,其中第一次發射碼是其中的6位固定碼,和兩位的變動碼的一次碼,第二次發射的碼是不變的6位固定碼,和兩位變動碼變動后的二次碼。配合的接收第一次是接收6位固定碼,和兩位變動碼的一次碼即初始狀態下的變動碼呈現的狀態,第二次接收6位固定碼和兩變動碼變動后的二次碼。
[0025]二、運用本措施中的雙碼變換電路,可以連接多位變動碼,即是可以多增加模擬開關,也可以將其余碼位中的一位或二位或更多,分別連接在運算器與模擬開關上。
[0026]在本措施中,所以產生的兩次解碼的結構是:同發射中的編碼集成塊一樣,把解碼塊8位碼中的6位碼連接成了固定碼(圖1中的03),其余兩位為接收兩次信號的變動碼,在初始狀態下,第一變動碼呈現的是O狀態,第二變動碼呈現的是懸浮狀態,發生變碼是在收到信號后才產生。解碼塊有四位輸出端,其中與雙碼變換電路的輸入相接的為是變碼控制端(圖2中的09),直接控制轉碼。第二位輸出與第四位輸出連接鎖閉單元,是在接收錯誤或多位輸出為高位時,將執行單元與雙碼變換電路鎖閉。第三位輸出又稱解碼塊的最后輸出端(圖2中的07),該輸出與執行單元相連,是直接輸出本級的解碼結果。這種線路的結構可以實現本發明接收變碼的要求。在上述線路結構中,變碼控制端所連的電路稱為雙碼變換電路。
[0027]三、本措施實施后可以產生四種功能:一是可以接收變碼的信號,即是可以自動轉碼,二是接收具有時序,首先只能接收第一次唯一的信號,然后才能接收第二次信號,三是具有輸出的唯一的性,四是接收時有時效性,由于增加了四種重要約束,所以極大的增加了破解破譯的難度。
[0028]1、接收兩碼信號的原因在于可以自行轉碼,其原理是:
[0029](I)、接收發射部分發出的第一次碼的的原理:如圖2中,在初始狀態下,解碼塊的變碼控制端無電壓輸出,運算器(圖2中的030)的正相端無電壓,負相端所連接發分壓電路(圖2中的031)使運算器的輸出為低位,運算器的輸出所連接的第一變碼端也為低位,同時模擬開關的控制端無電壓呈斷開狀態,所以模擬開關的輸出端所連接第二變動碼為既未接通電源也未接地線的懸浮狀態,與發射部分變動碼的一次信號對應,因為其原理沒有違背現有產品的性能,所以接收發射部分的第一次發射碼。
[0030](2)、接收發射部分發出的第二次碼的的原理,即轉碼的原理:當收到發射發出的第一信號后,變碼控制輸出高信號,此時的運算器正相端有高壓,這個高壓高過了反相端的分壓電路形成的電壓,因此運算器輸出高壓,它所連接了第一變動碼也成為高位狀態,而模擬開關的控制端因為有電壓而使開關接通,因為模擬開關的輸入端接了地線,所以第二變動碼也為低位狀態,與發射部分變動碼變動后的碼相對應,因而能收到發射部分發出的第二個變碼信號。
[0031]2、接收兩次變碼必須具有先后的有時序限制的原理:由于解碼塊的第一變動碼初始狀為0,第二變動碼的初始狀態為懸浮,所以只有發射部分發出的第一變動碼為O時,第二變動碼為懸浮時,發射與接收碼才能對應,解碼塊的最后輸出端才有輸出,從而引起解碼塊變動碼才有變動后的新碼,而這個新碼才能和發射吻合,使解碼塊連接執行單元的最后輸出端才有高位輸出。反之發射部分如果是先發射出的是第二變動碼的二次碼O信號,雖然解碼塊的第一變動碼的初始狀態是0,但是因為碼位不同,因此不能正常接收,而解碼塊的第二變動碼還處于初始狀態下的懸浮信號,也無法接收,所以連接執行單元的最后輸出端不會有輸出。以上分析,如果破解者是先用的第二次碼做破解碼,但是由于第一次碼未開,變碼控制端為低位,執行單元第一鎖閉二極管(圖2中的019)起作用,對執行單元鉗位,只有當第一次碼開通后,才能接收第二次碼,兩次碼正確才能有最后的輸出,即解碼塊連接執行單元的輸出有電壓,才能啟動執行單元。
[0032]3、具有位線唯一接收的好處與形成的原理:在措施I中,增加了鎖閉單元,其好處是當作案者在破解時,確定的位線錯,則全無輸出,因此無法破解。其原因一是只有位線正確,才可能有第二次接收的正確,否則不可能正常接收。二是只向后級輸出的位線輸出正確,在兩次碼正確時才有最后的輸出,三是如果多位輸出端同時有輸出或接收錯誤時,因為閉鎖三極管(圖2中的027)的輸入端成為或門,形成互鎖,其輸出即閉鎖三極管的集電極為低位,執行單元第二鎖閉二極管(圖2中的018)、雙碼變換電路的鎖閉二極管(圖2中的022)起作用,對執行單元、雙碼變換電路進行了鉗位,所以形成執行單元、雙碼變換電路無法啟動。
[0033]4、兩次接收碼有時效性的原理:由于解碼塊輸出是選用的瞬態型,所以不可能讓作案者較多的時間來破解,也既是第一次碼破解成功后,第二次碼必須要在很短的時間給出,否則無效,必須將重新啟動兩次碼。
[0034]本發明實施后,與本單位前申請的發射部分配合后,以下突出的特點:
[0035]1、實現了發射部分發出兩次變碼的接收,為兩次發射提供良好的條件,大大提升了低級的編碼集成電路的性質,解碼塊必須要接收兩次碼后才有輸出,因而具有很高的防破解能力,保持價格低廉的優勢,使其制成的產品具備很大的市場競爭力。
[0036]2、可靠接收兩次碼,接收具備了時序性、時效性,輸出的唯一性,極大的增加了破解破譯的難度。
[0037]3、如果與滾動碼線路的再次組合,其破譯難度是超強的,因為滾動碼是一類性質的編碼,而本措施中雙碼發射又是一類性質的編碼,兩種不同性質的編碼組合,比一種性質的編碼破解難度更大。
[0038]4、本措施的雙碼接收線路接收可靠:
[0039]其原因是本發明中的解碼塊固定碼與與發射部分的固定碼完全相符。而接收的變動碼部分,第一變動碼的一次信號碼是0,第二次信號的碼是1,第二變動碼的一次信號是懸浮,第二次信號是0,與發射部分發出的兩次變碼絕對相符,完全遵循了這類編解碼塊的規律。另一個十分重要的原因是,在本發明中的接收線路中的解碼實現的是跟蹤制,也即是在接收到第一個變碼后,才自動變為第二次所需的碼,兩次接收過程不紊亂,不越位。
[0040]5、破解十分困難:主要有三個原因,一是必須有兩次不同的碼才能實現解碼,才有輸出。二是兩次所需的不同的碼有時序要求,不能紊亂,第三個重要原因是,這種不同的兩次變碼在發射時還必須有時間的要求,因為本發明中采用的編碼集成輸出是采用的瞬態輸出型,也即是說在收到信號后,其輸出只能保持為瞬態高位,短暫時間后就會消失。如果作案者,在第一次試探作正確的碼后,想在十分短暫的時間內再試探出第二次正確的碼顯然是十分困難的。也既是說,作案者想破解本發明必須通過三關:一是必須兩次不同雙碼,二是還必須有時序,三是還必須限制在很短的時間之內才能完成,因此采用作案的“掃碼儀”破解幾乎不可能。從某一方面來說,這種密級高于滾動碼,因為破解滾動碼在理論上,存在一定的概率,只是這種概率很低,很低,而本發明因為存在上述的破解三要素,這種破解概率就更低。
[0041]6、線路簡單,功能可靠,生產容易,一是不用貴重的設備與儀表,二是技術簡單,三是線路精簡且所用元件要求低,所以可以產生很高的直通率,十分適合微型企業生產。
[0042]7、根據雙碼變換電路,可以多接幾位變動碼,更加大力提升了破解破譯的難度。
【專利附圖】
【附圖說明】
[0043]圖1是雙變碼的接收電路的總措施圖。
[0044]圖中:01、射頻接收解調部分(如超再生式接收解調單元,或外差式接收解調單元);02、解碼塊;03、解碼塊的固定碼;04、解碼塊的第二變動碼;05、解碼塊的第一變動碼;06、解碼塊的第四輸出;07、解碼塊的最后輸出端;08、解碼塊的第二輸出;09、變碼控制端;010、執行單元;011、雙碼變換電路;012、鎖閉單元。
[0045]圖2是本措施有關部分的實際電路圖。
[0046]圖中:01、射頻接收解調部分(如超再生式接收解調單元,或外差式接收解調單元);02、解碼塊;03、解碼塊的固定碼;04、解碼塊的第二變動碼;05、解碼塊的第一變動碼;06、解碼塊的第四輸出;07、解碼塊的最后輸出端;08、解碼塊的第二輸出;09、變碼控制端;015、執行觸發電阻;016、或門電路;018、執行單元第二鎖閉二極管;019、執行單元第一鎖閉二極管;020、執行電路;022、雙碼變換電路的鎖閉二極管;025、基極電阻;027、閉鎖三極管;028、集電極電阻;029、限流電阻;030、運算器;031、分壓電路;032、模擬開關。
【具體實施方式】
[0047]圖1與圖2共同描述了具體實施的一種方式。
[0048]1、挑選元件:其中解碼塊選用2272,反相器與非門選用集成電路4069,內部有6個獨立的反相器。
[0049]2、焊接:按圖2焊接。
[0050]3、檢測與調整:
[0051](I)、對工作狀態調整與檢測:當解碼塊(圖2中的02)在未收到第一個信號時,變碼控制端(圖2中的09)為低位,用萬用表測變碼控制端應無電壓。
[0052](2)、檢測鎖閉單元是否可靠:用萬用表測執行電路(圖2中的020)的輸入,在多位輸出端同時有輸出時,未焊錯元件的情況下,執行電路的輸入應無電壓,否則說明閉鎖三極管(圖2中的027)損壞,或是執行單元第二鎖閉二極管(圖2中的018)、雙碼變換電路的鎖閉二極管(圖2中的022)焊反或損壞。
[0053](3)、對解碼塊自動變碼功能的檢測:當發射出第一次信號時,解碼塊能可靠接收,用萬用表測變碼控制端有高位輸出。此時如果用示波器的熱端連接解碼塊的變碼控制端,有高位信號產生。
[0054](4)、檢測接兩次信號的接收正確:解碼塊在收到第一信號后,很快發射第二信號,這時解碼塊最后輸出端(圖2中的07)有向后級的高位輸出。用萬用表測該位時有電壓輸出,如果采用示波器時,顯示屏有高位反應。
[0055](5)、檢測接收信號是否時序:將萬用表或示波器接到解碼塊的最后輸出端,如果首先發射第二信號,此時解碼塊最后輸出端應無高壓,如果有高壓,則說明運算器損壞或是雙碼變換電路的鎖閉二極管(圖2中的022)焊接錯誤。
[0056](6)、檢測解碼塊是否為非互鎖型:將萬用表或示波器接到解碼塊的最后輸出端觀察,當收到信號后,在暫短的時間內信號會消失,否則應更換解碼塊的型號。
[0057]4、根據本措施中的雙碼變換電路,可以在運算器后再增加模擬開關,或是在限流電阻后增加本措施中的雙碼變換電路,后再連接6位碼線中的其余碼線,以增加變動碼的位數。
【權利要求】
1.雙變碼的接收電路,其特征是:由解碼塊、雙碼變換電路、鎖閉單元、執行單元、接收解調電路共同組成; 其中:接收解調電路連接解碼塊的輸入,解碼塊的四路輸出分別接雙碼變換電路、鎖閉單元與執行單元; 解碼塊有8位碼線與四路輸出,8位碼中的6位接為固定碼,另兩位接為第一變動碼也第二變動碼,也是第一變碼端與第二變碼端; 四路輸出中與雙碼變換電路的輸入相接的為變碼控制端,與執行單元相接的為最后輸出端,其余兩路與鎖閉單元相接; 鎖閉單元由或門電路、基極電阻、集電極電阻、閉鎖三極管、鎖閉二極管組成: 第二輸出與第三輸出分別連接或門電路的輸入,或門電路的輸出連接基極電阻后接閉鎖三極管的基極,集電極電阻接地閉鎖三極管的集電極與電源之間,閉鎖三極管的集電極連接兩個鎖閉二極管的負極,一個鎖閉二極管即執行單元第一鎖閉二極管的正極接執行單元中執行電路的輸入,另一個鎖閉二極管即雙碼變換電路鎖閉二極管的正極接雙碼變換電路中運算器的正相端; 執行單元由執行觸發電阻與執行電路組成:解碼塊的最后輸出端連接執行觸發電阻的一端,執行觸發電阻的另一端接執行電路的輸入; 執行單元第一鎖閉二極管的正極接執行電路的輸入,負極接解碼塊的變碼控制端; 雙碼變換電路由運算器、限流電阻、模擬開關、分壓電路組成:變碼控制端連接限流電阻后接到運算器的正相端,運算器的負極端接分壓電路,運算器的輸出端接模擬開關的控制端,模擬開關的輸入端接地線,第一變動碼接運算器的輸出端,第二變動碼接模擬開關的輸出端。
2.根據權利要求1所述的雙變碼的接收電路,其特征是:使用雙碼變換電路的方案,連接解碼塊的固定碼中的碼位,使之成為變動碼。
3.根據權利要求1所述的雙變碼的接收電路,其特征是:使用雙碼變換電路的方案,將解碼塊的8位碼都連接為變動碼。
4.根據權利要求1所述的雙變碼的接收電路,其特征是:所用的解碼塊為非鎖定型。
5.根據權利要求1所述的雙變碼的接收電路,其特征是:模擬開關是集成電路。
6.根據權利要求1所述的雙變碼的接收電路,其特征是:運算器是采用集成式。
【文檔編號】H04B1/16GK204046588SQ201420554054
【公開日】2014年12月24日 申請日期:2014年9月25日 優先權日:2014年9月25日
【發明者】楊遠靜, 楊飛 申請人:重慶尊來科技有限責任公司