一種抑制控制信道干擾的方法及裝置制造方法
【專利摘要】本發明公開了一種抑制控制信道干擾的方法及裝置。所述方法包括:根據預先確定的LTE中所有PCI中兩兩之間的控制信道的擾碼相關性,對每個PCI配置一個PCI組集合;根據受干擾小區的鄰小區干擾值,獲取滿足預設獲取條件的鄰小區的PCI;從獲取的鄰小區的PCI的PCI組集合中,按照優先級從高到低的順序,從能夠找到滿足不沖突原則和不混淆原則的PCI的由數量最少的PCI組組成的并集中,選擇滿足不沖突原則和所述不混淆原則的PCI,形成一個目標PCI集合;根據預設選擇規則,從目標PCI集合中選擇一個PCI;將選擇的PCI分配給受干擾小區。本發明提供的方法具有很好的向后兼容性,可以提高抑制控制信道間干擾的效率。
【專利說明】一種抑制控制信道干擾的方法及裝置
【技術領域】
[0001] 本發明涉及無線通信領域,尤其涉及一種抑制控制信道干擾的方法及裝置。
【背景技術】
[0002] 在LTE (Long Term Evolution,長期演進)系統中,下行控制信道主要包括 PDCCH(Physical Downlink Control Channel,物理下行控制信道)、PCFICH(Physical Control Format Indicator Channel,物理控制格式指示信道)、PBCH(物理廣播信道)。 PDCCH主要用來傳輸上下行調度信息、功率控制信息等。PCFICH傳輸控制格式指示信息,通 知UE控制區域占用幾個0FDM符號。PBCH用來傳輸MIB (master information block,主系 統信息塊)信息。由此可見,如果因小區間控制信道的干擾導致控制信道出錯,那么用戶將 無法知道數據信道起始的0FDM符號,用戶也無法獲取數據信道的調度信息,此時數據信道 的信道條件再好也無用。因此需要對小區間的控制信道的干擾加以控制。
[0003] 相關技術中,小區間控制信道的干擾抑制方法主要有以下幾種。
[0004] 方法一,基于 FDM(Frequency Division Multiplexing,頻分多路復用)的小區間 控制信道干擾抑制方法。在這種方法中,將頻帶資源劃分為兩個分量載波從而避免控制信 道間的干擾。
[0005] 方法二,基于TDM (Time-Division Multiplexing,時分多路復用)的小區間控制 信道干擾抑制方法。在這種方法中,通過將兩個相互干擾的小區在子幀上定時偏移K個符 號,通過降低與控制區域重疊的roSQKPhysical Downlink Shared Channel,物理下行共 享信道)的發送功率,可以減小對控制區域的干擾使干擾小區和受干擾小區的控制信道在 時域上相互錯開,達到對控制信道的干擾加以控制的目的。
[0006] 方法三,基于E-PDCCH的小區間控制信道干擾抑制方法。該方法中,通過將部分 PDCCH信道放到數據域(即E-PDCCH)上,以減小控制信道之間的干擾。
[0007] 方法四,基于ABS的小區間控制信道干擾抑制方法。在eICIC(enhenced ICIC,增 強小區間干擾協調)中引入了 ABS(Almost Blank Subframe,幾乎空白子巾貞)的概念。其基 本思想是在干擾小區中配置ABS子幀,在被干擾的小區中使用這些ABS子幀,已達到對控制 信道間的干擾的控制。
[0008] 然而,方法一中,雖然可以有效地降低相互干擾的兩個小區之間的控制信道的干 擾,但是由于電信運營商一般獲得的頻譜資源有限,當其部署小區密度比較大時(如密集 家庭基站部署),將無法避免多個小區的控制信道之間的干擾。此外,R8和R9不支持載波聚 合,該方法將降低每個小區的可用帶寬,并且由于宏小區支持的用戶數比較多,這可能會導 致宏小區H)CCH信道不夠用的情況,因此會降低小區的容量。方法二中,首先,PDSCH信道在 與控制區域重疊的部分上降功率發射,會造成H)SCH性能的惡化,并且由于控制區域一般 是高功率發射,所以對roscH信道會造成干擾;其次,該方法需要受干擾的小區之間完全定 時同步,對小區間的同步要求較嚴格,因此該方法實現具有一定的難度;最后,該方法同樣 會產生空白區域,降低小區的容量。方法三中,如果E-PDCCH的配置是固定的,那么隨著網 絡業務量和UE (用戶設備)位置的變化,同樣會受到來自其他小區的干擾;如果E-PDCCH是 動態調度的,那么需要在控制區域通過H)CCH信道將調度信息發送給UE,此時也會面臨相 同的控制區域的干擾問題。此外,該方法由于R8不兼容E-PDCCH,而無法在R8中使用。方 法四中,通過ABS子幀實現對控制信道間的干擾的控制的同時,會降低配置ABS子幀的小區 的容量。此外,在ABS子幀中仍然會發送CRS信號,所以該方法無法避免CRS信號的干擾。
【發明內容】
[0009] 本發明的目的是提供一種抑制控制信道干擾的方法及裝置,以克服相關技術中抑 制控制信道干擾的效率相對較低的問題。
[0010] 本發明提供一種抑制控制信道干擾的方法,包括:
[0011] 根據預先確定的LTE中所有PCI (Physical Cell Identiy,物理小區ID)中兩兩 之間的控制信道的擾碼相關性,對每個PCI配置一個PCI組集合,每個PCI對應的PCI組集 合包括所述所有PCI中除自身之外的其他PCI,且每個PCI組集合至少包括兩個PCI組,其 中,擾碼相關性越小的PCI所在的PCI組的優先級越高;
[0012] 根據受干擾小區的鄰小區干擾值,獲取滿足預設獲取條件的鄰小區的PCI ;
[0013] 從獲取的所述鄰小區的PCI的PCI組集合中,按照優先級從高到低的順序,從能夠 找到滿足不沖突原則和不混淆原則的PCI的由數量最少的所述PCI組組成的并集中,選擇 滿足所述不沖突原則和所述不混淆原則的PCI,形成一個目標PCI集合;
[0014] 根據預設選擇規則,從所述目標PCI集合中選擇一個PCI ;
[0015] 將選擇的所述PCI分配給所述受干擾小區。
[0016] 本發明實施例實現根據擾碼相關性對PCI進行分組,然后結合受干擾小區的鄰小 區干擾值,確定目標PCI集合,從目標PCI集合中根據預設選擇規則選擇PCI分配給受干擾 小區,例如選擇與鄰小區不會產生模3干擾和模6干擾,并且效用函數值最小的PCI分配給 受干擾小區,實現根據控制信道的擾碼相關性和鄰小區的干擾情況(鄰小區干擾值)分配 PCI,從而避免多個小區的控制信道之間的干擾,提高抑制控制信道間干擾的效率;本發明 實施例不會產生不必要的空白的控制區域,所以不會減少roSCH占用的0FDM符號數,從而 不會影響小區容量;此外,本發明提供的技術方案能夠兼容R8版本,具有很好的向后兼容 性。
[0017] 所述控制信道至少包括以下信道中的一種:PDCCH信道、PBCH信道和PCFICH信道。
[0018] 所述鄰小區干擾值包括:鄰小區RSRP(Reference Signal Receiving Power,參考 信號接收功率和/或(Reference Signal Receiving Quality,參考信號接收質量);
[0019] 所述預設獲取條件包括:所述鄰小區干擾值最大或所述鄰小區干擾值大于預設閾 值。
[0020] 本發明實施例實現根據參考信號接收功率和/或參考信號接收質量的大小確定 滿足獲取條件的鄰小區,以便于根據鄰小區的干擾情況分配PCI,從而實現抑制小區間控制 信道的干擾。
[0021] 根據擾碼相關性函數確定控制信道的擾碼相關性;其中,所述擾碼相關性函數 為:
[0022]
[0023] 其中,所述N表示所述控制信道的擾碼的位數;所述saii表示所述第一 PCI的控制 信道的第i位擾碼的值;所述\ i表示第二PCI的控制信道的第i位擾碼的值;所述表 示所述第一 PCI的控制信道和所述第二PCI的控制信道的擾碼相關性。
[0024] 本發明實施例實現對控制信道的擾碼相關性進行計算,為對PCI進行分組,對每 一個PCI配置PCI組集合打好基礎,提供了對PCI進行分組的依據。
[0025] 所述根據預先確定的長期演進系統LTE中所有PCI中兩兩之間的控制信道的擾碼 相關性,對每個PCI配置一個PCI組集合,包括:
[0026] 根據預先確定的長期演進系統LTE中所有PCI中兩兩之間的控制信道的擾碼相關 性和預設區間,對所述所有PCI中除自身之外的其他PCI進行分組,形成PCI組,對每個PCI 配置一個PCI組集合。
[0027] 本公開實施例實現根據預設區間對PCI進行分組,預設區間可以很容易的將擾碼 相關性按照大小區分開來,從而配置的PCI組集合由不同預設區間的擾碼相關性的PCI組 組成,為之后圈定確定目標PCI集合的范圍提供了參考,從而為之后在正確的分組中選擇 PCI提供了保證。
[0028] 所述根據預設選擇規則,從所述目標PCI集合中選擇一個PCI,包括:
[0029] 當所述目標PCI集合中,不存在不會與所述受干擾小區的鄰小區產生模3干擾和 模6干擾的PCI時,選擇所述目標集合中效用函數值最小的一個PCI ;
[0030] 當所述目標PCI集合中,存在唯一一個不會與所述受干擾小區的鄰小區產生模3 干擾和模6干擾的PCI時,選擇所述唯一一個PCI ;
[0031] 當所述目標PCI集合中,存在至少兩個不會與所述受干擾小區的鄰小區產生模3 干擾和模6干擾的PCI時,選擇所述至少兩個PCI中效用函數值最小的一個PCI ;
[0032] 其中,所述效用函數為:
[0033]
【權利要求】
1. 一種抑制控制信道干擾的方法,其特征在于,所述方法包括: 根據預先確定的長期演進系統LTE中所有物理小區ID PCI中兩兩之間的控制信道的 擾碼相關性,對每個PCI配置一個PCI組集合,每個PCI對應的PCI組集合包括所述所有 PCI中除自身之外的其他PCI,且每個PCI組集合至少包括兩個PCI組,其中,擾碼相關性越 小的PCI所在的PCI組的優先級越高; 根據受干擾小區的鄰小區干擾值,獲取滿足預設獲取條件的鄰小區的PCI ; 從獲取的所述鄰小區的PCI的PCI組集合中,按照優先級從高到低的順序,從能夠找到 滿足不沖突原則和不混淆原則的PCI的由數量最少的所述PCI組組成的并集中,選擇滿足 所述不沖突原則和所述不混淆原則的PCI,形成一個目標PCI集合; 根據預設選擇規則,從所述目標PCI集合中選擇一個PCI ; 將選擇的所述PCI分配給所述受干擾小區。
2. 根據權利要求1所述的抑制控制信道干擾的方法,其特征在于, 所述控制信道至少包括以下信道中的一種:物理下行控制信道roccH、物理廣播信道 PBCH和物理控制格式指示信道PCFICH。
3. 根據權利要求1所述的抑制控制信道干擾的方法,其特征在于, 所述鄰小區干擾值包括:鄰小區參考信號接收功率RSRP和/或參考信號接收質量 RSRQ ; 所述預設獲取條件包括:所述鄰小區干擾值最大或所述鄰小區干擾值大于預設閾值。
4. 根據權利要求1所述的抑制控制信道干擾的方法,其特征在于, 根據擾碼相關性函數確定控制信道的擾碼相關性;其中,所述擾碼相關性函數為:
其中,所述N表示所述控制信道的擾碼的位數;所述\ i表示所述第一 PCI的控制信道 的第i位擾碼的值;所述\ i表示第二PCI的控制信道的第i位擾碼的值;所述表示所 述第一 PCI的控制信道和所述第二PCI的控制信道的擾碼相關性。
5. 根據權利要求1所述的抑制控制信道干擾的方法,其特征在于, 所述根據預先確定的長期演進系統LTE中所有PCI中兩兩之間的控制信道的擾碼相關 性,對每個PCI配置一個PCI組集合,包括: 根據預先確定的長期演進系統LTE中所有PCI中兩兩之間的控制信道的擾碼相關性和 預設區間,對所述所有PCI中除自身之外的其他PCI進行分組,形成PCI組,對每個PCI配 置一個PCI組集合。
6. 根據權利要求1-5中任一所述的抑制控制信道干擾的方法,其特征在于, 所述根據預設選擇規則,從所述目標PCI集合中選擇一個PCI,包括: 當所述目標PCI集合中,不存在不會與所述受干擾小區的鄰小區產生模3干擾和模6 干擾的PCI時,選擇所述目標集合中效用函數值最小的一個PCI ; 當所述目標PCI集合中,存在唯一一個不會與所述受干擾小區的鄰小區產生模3干擾 和模6干擾的PCI時,選擇所述唯一一個PCI ; 當所述目標PCI集合中,存在至少兩個不會與所述受干擾小區的鄰小區產生模3干擾 和模6干擾的PCI時,選擇所述至少兩個PCI中效用函數值最小的一個PCI ; 其中,所述效用函數為:
其中,所述U表示所述效用函數值;所述N表示所述受干擾小區的鄰小區的個數;所述 Μ表示所述可用PCI集合中PCI的個數;所述Interferencei表示所述受干擾小區的鄰小區 i的干擾值;所述k表示鄰小區i的控制信道和所述可用PCI集合中的第j個PCI的控制 信道的擾碼相關性。
7. -種抑制控制信道干擾的裝置,其特征在于,所述裝置包括: 分組模塊,用于根據預先確定的長期演進系統LTE中所有物理小區ID PCI中兩兩之間 的控制信道的擾碼相關性,對每個PCI配置一個PCI組集合,每個PCI對應的PCI組集合包 括所述所有PCI中除自身之外的其他PCI,且每個PCI組集合至少包括兩個PCI組,其中,擾 碼相關性越小的PCI所在的PCI組的優先級越高; PCI獲取模塊,用于根據受干擾小區的鄰小區干擾值,獲取滿足預設獲取條件的鄰小區 的 PCI ; 第一選擇模塊,用于從獲取的所述鄰小區的PCI的PCI組集合中,按照優先級從高到低 的順序,從能夠找到滿足不沖突原則和不混淆原則的PCI的由數量最少的所述PCI組組成 的并集中,選擇滿足所述不沖突原則和所述不混淆原則的PCI,形成一個目標PCI集合; 第二選擇模塊,用于根據預設選擇規則,從所述目標PCI集合中選擇一個PCI ; 分配模塊,用于將選擇的所述PCI分配給所述受干擾小區。
8. 根據權利要求7所述的抑制控制信道干擾的裝置,其特征在于,所述裝置還包括: 擾碼相關性確定模塊,用于根據擾碼相關性函數確定控制信道的擾碼相關性;其中,所 述擾碼相關性函數為:
其中,所述N表示所述控制信道的擾碼的位數;所述\ i表示所述第一 PCI的控制信道 的第i位擾碼的值;所述Sbi i表示第二PCI的控制信道的第i位擾碼的值;所述表示所 述第一 PCI的控制信道和所述第二PCI的控制信道的擾碼相關性。
9. 根據權利要求7所述的抑制控制信道干擾的裝置,其特征在于, 所述分組模塊用于根據預先確定的長期演進系統LTE中所有PCI中兩兩之間的控制信 道的擾碼相關性和預設區間,對所述所有PCI中除自身之外的其他PCI進行分組,形成PCI 組,對每個PCI配置一個PCI組集合。
10. 根據權利要求7-9中任一所述的抑制控制信道干擾的裝置,其特征在于,所述第二 選擇模塊包括: 第一選擇單元,用于當所述目標PCI集合中,不存在不會與所述受干擾小區的鄰小區 產生模3干擾和模6干擾的PCI時,選擇所述目標集合中效用函數值最小的一個PCI ; 第二選擇單元,用于當所述目標PCI集合中,存在唯一一個不會與所述受干擾小區的 鄰小區產生模3干擾和模6干擾的PCI時,選擇所述唯一一個PCI ; 第三選擇單元,用于當所述目標PCI集合中,存在至少兩個不會與所述受干擾小區的 鄰小區產生模3干擾和模6干擾的PCI時,選擇所述至少兩個PCI中效用函數值最小的一 個 PCI ; 其中,所述效用函數為:
其中,所述U表示所述效用函數值;所述N表示所述受干擾小區的鄰小區的個數;所述 Μ表示所述可用PCI集合中PCI的個數;所述Interferencei表示所述受干擾小區的鄰小區 i的干擾值;所述k表示鄰小區i的控制信道和所述可用PCI集合中的第j個PCI的控制 信道的擾碼相關性。
【文檔編號】H04L25/03GK104065600SQ201410246747
【公開日】2014年9月24日 申請日期:2014年6月5日 優先權日:2014年6月5日
【發明者】廖禮宇, 李馨, 李小山, 張遠見, 朱莉, 馮穗力, 劉圣海 申請人:京信通信系統(中國)有限公司