一種視頻監控系統的制作方法
【專利摘要】本發明公開了一種視頻監控系統。該監控系統包括:視頻采集單元、與視頻采集單元相連的解碼單元、與解碼單元相連的FPGA處理單元以及與FPGA處理單元相連的顯示器。視頻采集單元將采集到的第一視頻信號發送至解碼單元進行視頻解碼,得到第二視頻信號。進而,FPGA處理單元按照預設的視頻格式,對第二視頻信號進行格式轉換,從而得到第三視頻信號,并通過顯示器進行顯示。相對于現有技術中采用普通的單片機對視頻信號進行處理的方式,本發明采用FPGA處理單元對視頻進行處理。由于FPGA處理單元相對應普通的單片機對視頻信號的處理速度快、集成度高,因而本發明的視頻監控系統的畫質清晰,處理速度快。
【專利說明】一種視頻監控系統
【技術領域】
[0001]本發明涉及視頻圖像領域,尤其是涉及一種視頻監控系統。
【背景技術】
[0002]目前,公共秩序安全、生產安全、財產安全等越來越受到人們的重視,從而使以視頻信息為特征的視頻監控更為廣泛的應用到各個行業。
[0003]現有的視頻監控系統通常采用普通單片機作為視頻處理器,由于普通單片機受到處理速度、集成度等因素的限制,目前的視頻監控系統的監控畫面存在畫質模糊、視頻處理速度慢等缺點,因而現有的視頻監控系統不能滿足人們對視頻監控的要求。
【發明內容】
[0004]有鑒于此,本發明公開了一種視頻監控系統,以提高視頻的處理速度和視頻的清晰度。
[0005]為實現上述目的,本發明提供如下技術方案:
[0006]一種視頻監控系統,包括:采集第一視頻信號的視頻采集單元;
[0007]與所述視頻采集單元相連的解碼單元,所述解碼單元,用于對采集單元輸出的第一視頻信號進行解碼,得到第二視頻信號;
[0008]與所述解碼單元相連的FPGA處理單元,所述FPGA處理單元,用于將所述第二視頻信號按照預設的視頻格式進行轉換,得到第三視頻信號;
[0009]與所述FPGA處理單元相連,用于顯示所述第三視頻信號的顯示器。
[0010]優選的,所述系統還包括:與所述FPGA處理單元相連,用于存儲所述第三視頻信號的存儲器。
[0011]優選的,所述系統還包括:
[0012]與所述FPGA處理單元相連,用于控制所述FPGA處理單元將所述第三視頻信號存入所述存儲器的按鍵。
[0013]優選的,所述系統還包括:與所述FPGA處理單元相連,用于存儲所述FPGA處理單元的程序變量和臨時數據的數據緩存器。
[0014]優選的,所述解碼單元采用型號為SAA7133H的視頻解碼芯片。
[0015]優選的,所述數據緩存器采用型號為IS61LV51216的雙口 SRAM存儲器。
[0016]優選的,所述顯示器采用VGA顯示器。
[0017]與現有技術相比,本發明公開了一種視頻監控系統。該監控系統包括:視頻采集單元、與視頻采集單元相連的解碼單元、與解碼單元相連的FPGA處理單元以及與FPGA處理單元相連的顯示器。視頻采集單元將采集到的第一視頻信號發送至解碼單元進行視頻解碼,得到第二視頻信號。進而,FPGA處理單元按照預設的視頻格式,對第二視頻信號進行格式轉換,從而得到第三視頻信號,在此,可以按照需求將該視頻信號數據存儲,或者通過顯示器進行顯示。相對于現有技術中采用普通的單片機對視頻信號進行處理的方式,本發明采用FPGA處理單元對視頻進行處理。由于FPGA處理單元相對應普通的單片機對視頻信號的處理速度快、集成度高,因而本發明的視頻監控系統的畫質清晰,處理速度快。
【專利附圖】
【附圖說明】
[0018]為了更清楚地說明本發明實施例或現有技術中的技術方案,下面將對實施例或現有技術描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發明的一些實施例,對于本領域普通技術人員來講,在不付出創造性勞動的前提下,還可以根據這些附圖獲得其他的附圖。
[0019]圖1示出了本發明一種視頻監控系統的一個實施例的結構示意圖;
[0020]圖2示出了本發明一種視頻監控系統的另一個實施例的結構示意圖。
【具體實施方式】
[0021]下面將結合本發明實施例中的附圖,對本發明實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本發明一部分實施例,而不是全部的實施例。基于本發明中的實施例,本領域普通技術人員在沒有做出創造性勞動前提下所獲得的所有其他實施例,都屬于本發明保護的范圍。
[0022]參見圖1示出了本發明一種視頻監控系統的一個實施例的結構示意圖。在本實施例中,該系統包括:視頻采集單元1、與視頻采集單元I相連的解碼單元2、與解碼單元2相連的FPGA處理單元3以及與FPGA處理單元3相連的顯示器4。
[0023]在本實施例中,為了區分視頻采集單元I采集到的視頻信號、經過解碼單元2處理過的視頻信號以及FPGA處理單元3處理過的視頻信號,將視頻采集單元I采集的視頻信號稱為第一視頻信號,經過解碼單元處理后的視頻信號稱為第二視頻信號,經過FPGA處理單元處理過的視頻信號稱為第三視頻信號。
[0024]該系統對視頻信號的處理過程如下:
[0025]視頻采集單元I將采集到的第一視頻信號發送至與視頻采集單元I相連的解碼單元2中。解碼單元2接收視頻采集單元I發送的第一視頻信號,并對第一視頻信號進行解碼,得到第二視頻信號。具體的,解碼單元2將信號類型為模擬信號的第一視頻信號經過解碼處理后,轉換為信號類型為數字信號的第二視頻信號,比如:PAL制數字視頻信號。進而,解碼單元2將該第二視頻信號發送時至FPGA處理單元3中。FPGA處理單元3接收第二視頻信號并對第二視頻信號進行格式轉換,將第二視頻信號轉換為預設的視頻格式,比如:VGA格式,從而得到第三視頻信號。顯示器4用于顯示第三視頻信號,從而方便操作人員對現場進行監控。
[0026]與現有技術相比,本發明公開了一種視頻監控系統。該監控系統包括:視頻采集單元、與視頻采集單元相連的解碼單元、與解碼單元相連的FPGA處理單元以及與FPGA處理單元相連的顯示器。視頻采集單元將采集到的第一視頻信號發送至解碼單元進行視頻解碼,得到第二視頻信號。進而,FPGA處理單元按照預設的視頻格式,對第二視頻信號進行格式轉換,從而得到第三視頻信號,并通過顯示器進行顯示。相對于現有技術中采用普通的單片機對視頻信號進行處理的方式,本發明采用FPGA處理單元對視頻進行處理。由于FPGA處理單元相對應普通的單片機對視頻信號的處理速度快、集成度高,因而本發明的視頻監控系統的畫質清晰,處理速度快。
[0027]進一步,參見圖2示出了本發明一種視頻監控系統的另一個實施例的結構示意圖。
[0028]與上一個實施例不同的是,在本實施例中該系統還包括:與FPGA處理單元3相連的存儲器5、與FPGA處理單元3相連的按鍵6以及與FPGA處理單元3相連的數據緩存器7。
[0029]該存儲器5,用于存儲經過FPGA處理單元3處理過后的第三視頻信號。同時,按鍵6,用于控制FPGA處理單元3將處理后的第三視頻信號發送至存儲器5中,以便存儲器5對第三視頻信號進行存儲。
[0030]數據緩存器7,用于存儲FPGA處理單元3在對第二視頻信號進行處理過程中的程序數據和臨時數據,其作用相當于內存條。可選的,該數據緩存器7可采用IS61LV51216的雙口 SRAM存儲器。
[0031]進一步,為了提高監控單元的畫質,該顯示器4可采用VGA顯示器。
[0032]可選的,解碼單元可選用SAA7133H的視頻解碼芯片。
[0033]對所公開的實施例的上述說明,使本領域專業技術人員能夠實現或使用本發明。對這些實施例的多種修改對本領域的專業技術人員來說將是顯而易見的,本文中所定義的一般原理可以在不脫離本發明的精神或范圍的情況下,在其它實施例中實現。因此,本發明將不會被限制于本文所示的這些實施例,而是要符合與本文所公開的原理和新穎特點相一致的最寬的范圍。
【權利要求】
1.一種視頻監控系統,其特征在于,包括:采集第一視頻信號的視頻采集單元; 與所述視頻采集單元相連的解碼單元,所述解碼單元,用于對采集單元輸出的第一視頻信號進行解碼,得到第二視頻信號; 與所述解碼單元相連的FPGA處理單元,所述FPGA處理單元,用于將所述第二視頻信號按照預設的視頻格式進行轉換,得到第三視頻信號; 與所述FPGA處理單元相連,用于顯示所述第三視頻信號的顯示器。
2.根據權利要求1所述的系統,其特征在于,所述系統還包括:與所述FPGA處理單元相連,用于存儲所述第三視頻信號的存儲器。
3.根據權利要求2所述的系統,其特征在于,所述系統還包括: 與所述FPGA處理單元相連,用于控制所述FPGA處理單元將所述第三視頻信號存入所述存儲器的按鍵。
4.根據權利要求1所述的系統,其特征在于,所述系統還包括:與所述FPGA處理單元相連,用于存儲所述FPGA處理單元的程序變量和臨時數據的數據緩存器。
5.根據權利要求1所述的系統,其特征在于,所述解碼單元采用型號為SAA7133H的視頻解碼芯片。
6.根據權利要求4所述的系統,其特征在于,所述數據緩存器采用型號為IS61LV51216的雙口 SRAM存儲器。
7.根據權利要求1所述的系統,其特征在于,所述顯示器采用VGA顯示器。
【文檔編號】H04N7/18GK103475869SQ201310432587
【公開日】2013年12月25日 申請日期:2013年9月22日 優先權日:2013年9月22日
【發明者】吳軍, 李騰, 袁峰, 李引, 唐年華, 伍小鵬, 袁敏夫, 馬蓓蓓, 王臻 申請人:廣州中國科學院軟件應用技術研究所