專利名稱:一種調整場可編程門陣列fpga幀結構的方法及裝置的制作方法
技術領域:
本發明涉及通信技術領域,尤其涉及一種調整FPGA幀結構的方法及裝置
背景技術:
目前,用戶和運維人員通過網元布配進行網元配置,網元布配模塊與用戶使用聯系緊密,因此,具有可操作性和很高的擴展性。在通信領域中,隨著共模制式(TD-SCDMA/TD-LTE,TD-SCDMA: TimeDi vis ionSynchronized Code Division Multiple Acces,時分同步碼分多址;TD-LTE:TD_SCDMALong Term Evolution,時分同步碼分多址一長期演進)基站的開發和引入,在網元布配過程中,會面臨著RRU (Remote Radio Unit,遠端射頻裝置)和BBU (Base Band Unit,基帶裝置)FPGA (Field 一 ProgrammableGate Array,現場可編程門陣列)巾貞結構不一致的情況,例如,在TD-LTE的基站上使用TD-SCDMA制式的RRU,其中,TD-SCDMA制式的RRU使用的TDRI的FPGA幀結構,而在TD-LTE的基站側的FPGA使用LTE制式的FPGA幀結構,這樣就會面臨著BBU和與BBU直接相連的第一級RRU的FPGA幀結構不一致的情況,從而影響第一級RRU接入和使用,其中,包含BBU與RRU的網絡拓撲結構如圖1A所示,BBU和與BBU直接相連的第一級RRU的FPGA巾貞結構不一致的示意圖如圖1B所示。現有技術中,為了避免BBU和與BBU直接相連的第一級RRU的FPGA幀結構不一致,而導致第一級RRU無法接入的情況,主要通過人為手動升級的方式,更新RRU的版本,使得更新版本后的RRU支持的FPGA幀結構與BBU的FPGA幀結構相一致,從而可以接入到BBU中。使用人為手動升級的方法,如果RRU為庫存的RRU,要求運維人員在產品出場的時候,進行手動升級;如果RRU為外場已經使用的RRU,必須到機房,直連連接到RRU,進行近端在線升級,才可以連接到BBU上使用。上述人為手動升級的方法具有以下缺點:a、由于操作復雜,運維人員不能批量操作,只能對每一個RRU分別進行升級,因此,消耗時間較長,效率較低;b、由于后續維護費用高,因此,需要很多人力成本。
發明內容
本發明實施例提供一種調整FPGA幀結構的方法及裝置,用以解決現有技術中在調整RRU的FPGA幀結構以便接入BBU的過程中存在消耗時間長、效率較低以及成本較高的問題。一種調整FPGA幀結構的方法,包括:BBU根據網元布配結果確定至少一個光口對應的待接入的第一級RRU支持多個FPGA幀結構;在每個設定BBU時間點,所述BBU若確定存在未接入相應光口的支持多個FPGA幀結構的第一級RRU,則將未接入對應的第一級RRU的光口的FPGA幀結構,調整為與該光口當前的FPGA幀結構不同的FPGA幀結構,并嘗試接入對應的第一級RRU,直至不存在未接入相應光口的支持多個FPGA幀結構的第一級RRU。一種調整FPGA幀結構的裝置BBU,包括:確定單元,用于根據網元布配結果確定至少一個光口對應的待接入的第一級RRU支持多個FPGA幀結構;調整單元,用于在每個設定BBU時間點,若確定存在未接入相應光口的支持多個FPGA幀結構的第一級RRU,則將未接入對應的第一級RRU的光口的FPGA幀結構,調整為與該光口當前的FPGA幀結構不同的FPGA幀結構,并嘗試接入對應的第一級RRU,直至不存在未接入相應光口的支持多個FPGA幀結構的第一級RRU。本發明實施例中,BBU先進行網元布配,再根據網元布配結果確定至少一個光口對應的待接入的第一級RRU支持多個FPGA幀結構,在每個設定BBU時間點,BBU若確定存在未接入相應光口的支持多個FPGA幀結構的第一級RRU,則將未接入對應的第一級RRU的光口的FPGA幀結構,調整為與該光口當前的FPGA幀結構不同的FPGA幀結構,并嘗試接入對應的第一級RRU,直至不存在未接入相應光口的支持多個FPGA幀結構的第一級RRU,這樣,當與BBU直接相連的任意一個支持多幀結構的第一級RRU的FPGA幀結構與BBU的FPGA幀結構不一致時,不需要人為干預,BBU自動進行調節自身的FPGA幀結構,將由于FPGA幀結構不一致無法接入的第一級RRU接入,因此,降低了消耗時間,提高了效率,同時,還節省了人力成本,提高了設備的可運維性。
圖1A為包含BBU與RRU的網絡拓撲結構示意圖;圖1B為BBU和與BBU直接相連的第一級RRU的FPGA幀結構不一致的示意圖;圖2A為本發明實施例中BBU調整本身的FPGA幀結構的流程圖;圖2B為本發明實施例中BBU調整本身的FPGA幀結構的詳細流程圖;圖3為本發明實施例中BBU與RRU非級聯的示意圖;圖4A為本發明實施例中BBU調整RRU的FPGA幀結構的流程圖;圖4B為本發明實施例中BBU調整RRU的FPGA幀結構的詳細流程圖;圖5為本發明實施例中BBU的功能結構示意圖。
具體實施例方式為了避免現有技術中在調整RRU的FPGA幀結構以便接入BBU的過程中存在消耗時間長、效率較低以及成本較高的問題,本發明實施例中,BBU先進行網元布配,再根據網元布配結果確定至少一個光口對應的待接入的第一級RRU支持多個FPGA幀結構,在每個設定BBU時間點,BBU若確定存在未接入相應光口的支持多個FPGA幀結構的第一級RRU,則將未接入對應的第一級RRU的光口的FPGA幀結構,調整為與該光口當前的FPGA幀結構不同的FPGA幀結構,并嘗試接入對應的第一級RRU,直至不存在未接入相應光口的支持多個FPGA幀結構的第一級RRU,這樣,當與BBU直接相連的任意一個支持多幀結構的第一級RRU的FPGA幀結構與BBU的FPGA幀結構不一致時,不需要人為干預,BBU自動進行調節自身的FPGA幀結構,將由于與BBU的FPGA幀結構不一致而無法接入的第一級RRU接入,因此,降低了消耗時間,提高了效率,同時,還節省了人力成本。
下面結合附圖對本發明優選的實施方式進行詳細說明。在本發明實施例中,具體實施流程為:參閱圖2A所示,本發明實施例中,調整FPGA幀結構的詳細流程如下:步驟200:BBU根據網元布配結果確定至少一個光口對應的待接入的第一級RRU支持多個FPGA幀結構。本發明實施例中,BBU先進行網元布配,再根據網元布配的結果判斷是否存在至少一個待接入的第一級RRU支持多個FPGA幀結構,若是,執行步驟210,否則,不作任何操作。進一步的,BBU在進行網元布配之前,要先建立RRU信息庫,較佳的,RRU信息庫至少包括:RRU器件的物理屬性信息和RRU器件的能力屬性信息,其中,RRU信息庫中的RRU器件的物理屬性信息至少包括=RRU器件的廠家、硬件類型、產品名稱、支持的天線數量、最大發射功率以及支持的工作模式;RRU器件的能力屬性信息至少包括:RRU器件支持的頻帶總寬度、支持建立小區的類型、射頻通道支持的頻段和帶寬,以及支持的FPGA幀結構。步驟210:在每個設定BBU時間點,BBU若確定存在未接入相應光口的支持多個FPGA幀結構的第一級RRU,則將未接入對應的第一級RRU的光口的FPGA幀結構,調整為與該光口當前的FPGA幀結構不同的FPGA幀結構,并嘗試接入對應的第一級RRU,直至不存在未接入相應光口的支持多個FPGA幀結構的第一級RRU。本發明實施例中,BBU根據網元布配結果確定至少一個光口對應的待接入的第一級RRU支持多個FPGA幀結構之后,不是立即將支持多個FPGA幀結構的第一級RRU接入,而是,先對BBU中待接入的第一級RRU為支持多個FPGA幀結構的光口的FPGA幀結構進行初始化配置,較佳的,根據網元布配結果進行初始化配置。例如,BBU有5個光口:光口1、光口 2、光口 3、光口 4與光口 5,BBU根據網元布配結果確定光口 I與光口 4對應的待接入的第一級RRU支持多個FPGA幀結構,則BBU先將光口 I與光口 4的FPGA幀結構進行初始化配置,再將各自對應的第一級RRU進行接入。在對每一個待接入的第一級RRU為支持多個FPGA幀結構的光口進行初始化配置時,較佳的,將第一級RRU常用的FPGA幀結構作為初始值。本發明實施例中,BBU確定光口存在待接入的第一級RRU時有多種方式,較佳的,根據光口是否存在物理光信號來確定光口是否存在待接入的第一級RRU,若光口存在物理光信號,則該光口存在待接入的第一級RRU,否則,該光口不存在待接入的第一級RRU。本發明實施例中,BBU在支持多個FPGA幀結構的第一級RRU未全部接入之前,在每個設定的BBU時間點到達時,BBU都會將未接入對應的第一級RRU的光口的FPGA幀結構,調整為與該光口當前的FPGA幀結構不同的FPGA幀結構,并嘗試接入對應的第一級RRU,直至不存在未接入相應光口的支持多個FPGA幀結構的第一級RRU,也就是說,若支持多個FPGA幀結構的第一級RRU已經全部接入BBU,則在設定的BBU時間點到達時,BBU也不調整本身的FPGA幀結構。本發明實施例中,BBU在調整自身光口的FPGA幀結構時,在該光口對應的第一級RRU在RRU信息庫規定的范圍內進行調整。本發明實施例中,BBU采用的任意兩個相鄰的設定時間點之間的間隔時長相同或不相同,若采用的任意兩個相鄰的設定時間點之間的間隔時長相同時,較佳的,相鄰兩個設定時間點之間的時長為IOmin—15min。
本發明實施例中,在BBU調整自身光口的FPGA幀結構時,有多種開啟調整功能的方式,較佳的,通過打開開關來開啟調整自身光口的FPGA幀結構。下面結合具體場景,對BBU調整本身的FPGA幀結構的詳細流程進行說明,具體參閱圖2B所示。實施例一:BBU有5個光口:光口1、光口 2、光口 3、光口 4、光口 5,其中,光口1、光口 2、光口 3、光口 4對應的第一級RRU均支持多個FPGA幀結構,光口 5對應的第一級RRU支持單一 FPGA幀結構。 步驟2000 =BBU建立RRU信息庫。本發明實施例中,RRU信息庫至少包括:RRU器件的物理屬性信息和RRU器件的能力屬性信息,其中,RRU器件的物理屬性信息至少包括:RRU器件的生產廠家、硬件類型、產品名稱、支持的天線數量、最大發射功率以及支持的工作模式-MU器件的能力屬性信息至少包括:RRU器件支持的頻帶總寬度、支持建立小區的類型、射頻通道支持的頻段和帶寬,以及支持的FPGA幀結構。步驟2100 =BBU進行網元布配。步驟2200 =BBU根據網元布配結果判斷是否存在至少一個光口對應的待接入的第一級RRU支持多個FPGA幀結構,若是,執行步驟2300,否則,執行步驟2600。步驟2300 =BBU對相對應的第一級RRU為支持多個FPGA幀結構的光口的幀結構進行初始化配置。步驟2400:在每一個設定BBU時間點到達時,BBU判斷是否存在未接入相應光口的至少一個支持多個FPGA幀結構的第一級RRU,若是,執行步驟2500,否則,執行步驟2600。步驟2500:將未接入對應的第一級RRU的光口的FPGA幀結構,調整為與該光口當前的FPGA幀結構不同的FPGA幀結構,并嘗試接入對應的第一級RRU,直至不存在未接入相應光口的支持多個FPGA幀結構的第一級RRU。步驟2600:結束流程。上述過程為BBU與第一級RRU的FPGA幀結構不一致時,調整BBU的FPGA幀結構的過程,在實際應用中,BBU與RRU之間的連接關系可以是非級聯方式(參閱圖1B所示),也可以是級聯方式(參閱圖3所示),在級聯的情況下,前一級的RRU與后一級的RRU的FPGA幀結構可能相同,也可能不同,現有技術中,為了解決由于前一級的RRU與后一級的RRU之間的FPGA幀結構不一致,而導致后一級的RRU無法接入的問題,采用人工手動升級RRU的版本的方式,但是,人工手動升級RRU的版本的方式耗費時間較長,效率較低。為了解決現有技術中在調整第N級的RRU的FPGA幀結構以便接入第N+1級的RRU的過程中,存在的消耗時間長、效率較低以及成本較高的問題,其中,N為大于I的正整數,本發明實施例,BBU還可以對第N級RRU的FPGA幀結構進行調整,具體過程參閱圖4A所示:步驟400:確定任意一光口的支持多個FPGA幀結構的第N級RRU接入后,判斷支持多個FPGA幀結構的第N+1級RRU是否接入,若是,不執行任何操作,否則,執行步驟410。步驟410:根據網元布配結果向第N級RRU發送通知消息,其中,通知消息至少攜帶第N+1級RRU支持的FPGA幀結構的信息。步驟420:第N級RRU在每個設定RRU時間點,根據通知消息將第N級RRU的FPGA幀結構,調整為與第N級的RRU曾使用的FPGA幀結構不同的FPGA幀結構,并嘗試接入第N+1級RRU,直至第N+1級RRU接入。下面結合具體場景,對BBU調整RRU的FPGA幀結構的詳細流程進行說明,具體參閱圖4B所示。實施例二:BBU有5個光口:光口1、光口 2、光口 3,其中,光口1、光口 2對應的每一級RRU均支持多個FPGA幀結構,光口 3對應的第一級RRU支持單一 FPGA幀結構,且光口I連接了 3個RRU:第一級RRU、第二級RRU與第三級RRU,第三級RRU與第二級RRU的FPGA幀結構不同而未接入。步驟4000 =BBU確定光口 I的第二級RRU接入第一級RRU,第三級RRU未接入第二級 RRU。步驟4100 =BBU根據網元布配結果向第二級RRU發送通知消息,其中,通知消息至少攜帶第三級RRU支持的FPGA幀結構的信息。步驟4200:第二級RRU在每一個設定RRU時間點,根據通知消息將第二級RRU的FPGA幀結構,調整為與第二級的RRU曾使用的FPGA幀結構不同的FPGA幀結構,并嘗試接入第三級RRU,直至第三級RRU接入。基于上述技術方案,參閱圖5所示,本發明實施例中,BBU包括確定單元50及調整單元51,其中,確定單元50,用于根據網元布配結果確定至少一個光口對應的待接入的第一級RRU支持多個FPGA幀結構; 調整單元51,用于在每個設定BBU時間點,若確定存在未接入相應光口的支持多個FPGA幀結構的第一級RRU,則將未接入對應的第一級RRU的光口的FPGA幀結構,調整為與該光口當前的FPGA幀結構不同的FPGA幀結構,并嘗試接入對應的第一級RRU,直至不存在未接入相應光口的支持多個FPGA幀結構的第一級RRU。本發明實施例中,BBU還包括建立單元52,建立單元52具體用于,在進行網元布配之前,建立RRU信息庫,其中,RRU信息庫至少包括:RRU器件的物理屬性信息和RRU器件的能力屬性信息,且RRU器件的物理屬性信息至少包括:RRU器件的生產廠家、硬件類型、產品名稱、支持的天線數量、最大發射功率以及支持的工作模式;RRU器件的能力屬性信息至少包括:RRU器件支持的頻帶總寬度、支持建立小區的類型、射頻通道支持的頻段和帶寬,以及支持的FPGA幀結構。本發明實施例中,確定單元50還用于,在確定至少一個光口對應的待接入的第一級RRU支持多個FPGA幀結構之后,在接入待接入的第一級RRU之前,根據網元布配結果,對至少一個光口的FPGA幀結構進行初始化配置。本發明實施例中,調整單元51所采用的任意兩個相鄰的設定時間點之間的間隔時長相同或不相同。本發明實施例中,調整單元51還用于,在將未接入對應的第一級RRU的光口的FPGA幀結構,調整為與該光口當前的FPGA幀結構不同的FPGA幀結構之前,開啟調整光口的FPGA幀結構的開關。本發明實施例中,調整單元51還用于,確定任意一光口對應的支持多個FPA幀結構的第N級RRU接入、支持多個FPGA幀結構的第N+1級RRU未接入時,根據網元布配結果向第N級RRU發送通知消息,令第N級RRU在每個設定RRU時間點,根據通知消息將第N級RRU的FPGA幀結構,調整為與第N級RRU當前的FPGA幀結構不同的FPGA幀結構,并嘗試接入第N+1級RRU,直至第N+1級RRU接入,其中,通知消息至少攜帶第N+1級RRU支持的FPGA幀結構的信息。綜上所述,本發明實施例中,BBU先進行網元布配,再根據網元布配結果確定至少一個光口對應的待接入的第一級RRU支持多個FPGA幀結構,在每個設定BBU時間點,BBU若確定存在未接入相應光口的支持多個FPGA幀結構的第一級RRU,則將未接入對應的第一級RRU的光口的FPGA幀結構,調整為與該光口當前的FPGA幀結構不同的FPGA幀結構,并嘗試接入對應的第一級RRU,直至不存在未接入相應光口的支持多個FPGA幀結構的第一級RRU,這樣,當與BBU直接相連的任意一個支持多幀結構的第一級RRU的FPGA幀結構與BBU的FPGA幀結構不一致時,不需要人為干預,BBU自動進行調節自身的FPGA幀結構,將由于FPGA幀結構不一致無法接入的第一級RRU接入,因此,降低了消耗時間,提高了效率,同時,還節省了人力成本,提高了設備的可運維性。進一步的,由于BBU可以對RRU的FPGA幀結構進行調整,因此,避免了人工對RRU的FPGA幀結構進行調整時的效率較低的問題,同時,還降低了成本。本領域內的技術人員應明白,本發明的實施例可提供為方法、系統、或計算機程序產品。因此,本發明可采用完全硬件實施例、完全軟件實施例、或結合軟件和硬件方面的實施例的形式。而且,本發明可采用在一個或多個其中包含有計算機可用程序代碼的計算機可用存儲介質(包括但不限于磁盤存儲器、CD-ROM、光學存儲器等)上實施的計算機程序產品的形式。本發明是參照根據本發明實施例的方法、設備(系統)、和計算機程序產品的流程圖和/或方框圖來描述的。應理解可由計算機程序指令實現流程圖和/或方框圖中的每一流程和/或方框、以及流程圖和/或方框圖中的流程和/或方框的結合。可提供這些計算機程序指令到通用計算機、專用計算機、嵌入式處理機或其他可編程數據處理設備的處理器以產生一個機器,使得通過計算機或其他可編程數據處理設備的處理器執行的指令產生用于實現在流程圖一個流程或多個流程和/或方框圖一個方框或多個方框中的功能的裝置。這些計算機程序指令也可存儲在能引導計算機或其他可編程數據處理設備以特定方式工作的計算機可讀存儲器中,使得存儲在該計算機可讀存儲器中的指令產生包括指令裝置的制造品,該指令裝置實現在流程圖一個流程或多個流程和/或方框圖一個方框或多個方框中的功能。這些計算機程序指令也可裝載到計算機或其他可編程數據處理設備上,使得在計算機或其他可編程設備上執行一系列操作步驟以產生計算機實現的處理,從而在計算機或其他可編程設備上執行的指令提供用于實現在流程圖一個流程或多個流程和/或方框圖一個方框或多個方框中的功能的步驟。盡管已描述了本發明的優選實施例,但本領域內的技術人員一旦得知了基本創造性概念,則可對這些實施例作出另外的變更和修改。所以,所附權利要求意欲解釋為包括優選實施例以及落入本發明范圍的所有變更和修改。顯然,本領域的技術人員可以對本發明實施例進行各種改動和變型而不脫離本發明實施例的精神和范圍。這樣,倘若本發明實施例的這些修改和變型屬于本發明權利要求及其等同技術的范圍之內,則本發明也意圖包含這些改動和變型在內。
權利要求
1.一種調整場可編程門陣列FPGA幀結構的方法,其特征在于,包括: 基帶裝置BBU根據網元布配結果確定至少一個光口對應的待接入的第一級遠端射頻裝置RRU支持多個FPGA幀結構; 在每個設定BBU時間點,所述BBU若確定存在未接入相應光口的支持多個FPGA幀結構的第一級RRU,則將未接入對應的第一級RRU的光口的FPGA幀結構,調整為與該光口當前的FPGA幀結構不同的FPGA幀結構,并嘗試接入對應的第一級RRU,直至不存在未接入相應光口的支持多個FPGA幀結構的第一級RRU。
2.如權利要求1所述的方法,其特征在于,在進行網元布配之前,建立RRU信息庫,其中,所述RRU信息庫至少包括:RRU器件的物理屬性信息和RRU器件的能力屬性信息,且所述RRU器件的物理屬性信息至少包括:RRU器件的生產廠家、硬件類型、產品名稱、支持的天線數量、最大發射功率以及支持的工作模式;所述RRU器件的能力屬性信息至少包括:RRU器件支持的頻帶總寬度、支持建立小區的類型、射頻通道支持的頻段和帶寬,以及支持的FPGA幀結構。
3.如權利要求1所述的方法,其特征在于,在確定至少一個光口對應的待接入的第一級RRU支持多個FPGA幀結構之后,在接入所述待接入的第一級RRU之前,進一步包括: 根據所述網元布配結果,對所述至少一個光口的FPGA幀結構進行初始化配置。
4.如權利要求1、2或3所述的方法,其特征在于,采用的任意兩個相鄰的設定時間點之間的間隔時長相同或不相同。
5.如權利要求1、2或3所述的方法,其特征在于,在將未接入對應的第一級RRU的光口的FPGA幀結構,調整為與該光口當前的FPGA幀結構不同的FPGA幀結構之前,開啟調整光口的FPGA幀結構的開關。
6.如權利要求1所述的方法,其特征在于,該方法還包括: 確定任意一光口對應的支持多個FPA幀結構的第N級RRU接入、支持多個FPGA幀結構的第N+1級RRU未接入時,根據網元布配結果向所述第N級RRU發送通知消息,令所述第N級RRU在每個設定RRU時間點,根據所述通知消息將所述第N級RRU的FPGA幀結構,調整為與所述第N級RRU曾使用的FPGA幀結構不同的FPGA幀結構,并嘗試接入所述第N+1級RRU,直至所述第N+1級RRU接入,其中,所述通知消息至少攜帶所述第N+1級RRU支持的FPGA幀結構的信息。
7.—種調整場可編程門陣列FPGA幀結構的裝置,其特征在于,包括: 確定單元,用于根據網元布配結果確定至少一個光口對應的待接入的第一級遠端射頻裝置RRU支持多個FPGA幀結構; 調整單元,用于在每個設定BBU時間點,若確定存在未接入相應光口的支持多個FPGA幀結構的第一級RRU,則將未接入對應的第一級RRU的光口的FPGA幀結構,調整為與該光口當前的FPGA幀結構不同的FPGA幀結構,并嘗試接入對應的第一級RRU,直至不存在未接入相應光口的支持多個FPGA幀結構的第一級RRU。
8.如權利要求7所述的裝置,其特征在于,還包括建立單元,所述建立單元具體用于: 在進行網元布配之前,建立RRU信息庫,其中,所述RRU信息庫至少包括:RRU器件的物理屬性信息和RRU器件的能力屬性信息,且所述RRU器件的物理屬性信息至少包括:RRU器件的生產廠家、硬件類型、產品名稱、支持的天線數量、最大發射功率以及支持的工作模式;所述RRU器件的能力屬性信息至少包括:RRU器件支持的頻帶總寬度、支持建立小區的類型、射頻通道支持的頻段和帶寬,以及支持的FPGA幀結構。
9.如權利要求7所述的裝置,其特征在于,所述確定單元還用于: 在確定至少一個光口對應的待接入的第一級RRU支持多個FPGA幀結構之后,在接入所述待接入的第一級RRU之前,根據所述網元布配結果,對所述至少一個光口的FPGA幀結構進行初始化配置。
10.如權利要求7、8或9所述的裝置,其特征在于,所述調整單元采用的任意兩個相鄰的設定時間點之間的間隔時長相同或不相同。
11.如權利要求7、8或9所述的裝置,其特征在于,所述調整單元還用于: 在將未接入對應的第一級RRU的光口的FPGA幀結構,調整為與該光口當前的FPGA幀結構不同的FPGA幀結構之前,開啟調整光口的FPGA幀結構的開關。
12.如權利要求7所述的裝置,其特征在于,所述調整單元還用于: 確定任意一光口對應的支持多個FPA幀結構的第N級RRU接入、支持多個FPGA幀結構的第N+1級RRU未接入時,根據網元布配結果向所述第N級RRU發送通知消息,令所述第N級RRU在每個設定RRU時間點,根據所述通知消息將所述第N級RRU的FPGA幀結構,調整為與所述第N級RRU曾使用的FPGA幀結構不同的FPGA幀結構,并嘗試接入所述第N+1級RRU,直至所述第N+1級RRU接入,其中,所述通知消息至少攜帶所述第N+1級RRU支持的FPGA幀結構的信息。
全文摘要
本發明涉及通信技術領域,公開了一種調整FPGA幀結構的方法及裝置,用以解決現有技術中調整RRU的FPGA幀結構以便接入與其FPGA幀結構不同的BBU時存在的消耗時間長、效率較低的問題。該方法為BBU根據網元布配結果確定至少一個光口對應的待接入的第一級RRU支持多個FPGA幀結構,在每個設定BBU時間點,若確定存在未接入相應光口的支持多個FPGA幀結構的第一級RRU,則將未接入對應的第一級RRU的光口的FPGA幀結構,調整為與該光口當前不同的FPGA幀結構,并嘗試接入對應的第一級RRU,直至不存在未接入相應光口的支持多個FPGA幀結構的第一級RRU,這樣,就降低了消耗時間,提高了效率。
文檔編號H04B7/26GK103078674SQ20131001606
公開日2013年5月1日 申請日期2013年1月16日 優先權日2013年1月16日
發明者湯金輝, 劉彬, 米燈, 徐黎, 張嶸, 王婷 申請人:大唐移動通信設備有限公司