專利名稱:一種基于fpga的數(shù)據(jù)接收裝置的制作方法
技術領域:
本實用新型涉及網(wǎng)絡通信技術領域,具體涉及一種基于千兆以太網(wǎng)物理層的數(shù)據(jù)接收裝置。
背景技術:
千兆以太網(wǎng)標準有兩個IEEE802. 3z和IEEE802. 3ab。ffiEE標準化委員會1998年6月批準了 IEEE802. 3z千兆以太網(wǎng)標準,定義了在光纖和屏蔽雙絞線(STP)上運行千兆以太網(wǎng)。千兆位以太網(wǎng)的單工基帶傳輸系統(tǒng)可以簡單分為發(fā)送機、通信信道和接收機三部分。傳統(tǒng)的發(fā)送機由編碼器、多路復用器、調(diào)制器和脈沖成形濾波器組成,它完成為在模擬信道上可靠傳輸信號所需要的全部信號處理工作,并將信號發(fā)送到信道上。這種由多種器組成的接收裝置隨著傳輸速率增加、電纜延長、電纜傳送特性的不穩(wěn)定以及更大環(huán)境壓力。已不用滿足用戶需求,尤其在傳輸同步高清視頻數(shù)據(jù)方面更不能滿足要求。
實用新型內(nèi)容本實用新型的目的在于,快速準確接收高清視頻數(shù)據(jù)或者復合有視頻數(shù)據(jù)的非視頻數(shù)據(jù)的以太網(wǎng)幀格式數(shù)據(jù)再解碼成相應數(shù)據(jù);再利用千兆以太網(wǎng)物理層的雙向高速傳輸性能發(fā)送出去,為高清視頻實時監(jiān)控;反之采集來非視頻數(shù)據(jù),再封裝成以太網(wǎng)格式數(shù)據(jù)再通過網(wǎng)絡接口輸出。本實用新型采用如下技術方案一種基于FPGA的數(shù)據(jù)接收裝置,包含接口芯片、數(shù)字邏輯單元、并行視頻數(shù)據(jù)接口、為接口芯片、數(shù)字邏輯單元供電的供電裝置、非視頻數(shù)據(jù)接口和網(wǎng)絡接口,特征在于所述數(shù)字邏輯單元為現(xiàn)場可編程門陣列FPGA通過并行或串行數(shù)據(jù)接口與千兆以太網(wǎng)物理層接口芯片相連;并行視頻數(shù)據(jù)接口和非視頻數(shù)據(jù)接口與FPGA相連;所述的網(wǎng)絡接口為RJ-45接口時,設置一個或數(shù)個網(wǎng)絡變壓器,RJ-45接口通過網(wǎng)絡變壓器與接口芯片連接并使用雙絞線傳輸。更進一步地,所述網(wǎng)絡變壓器可以接一個或數(shù)個RJ-45接口。本實用新型具有益效果表現(xiàn)在一、為高清監(jiān)控系統(tǒng),提供了一種很好接收視頻數(shù)據(jù)以及其他相關數(shù)據(jù)的發(fā)送和接收的解決方案。二、傳輸穩(wěn)定,成本較低。
圖1為本實用新型的結構原理具體實施方式
下面將結合附圖及具體實施方式
對本實用新型作進一步的描述。[0012]結合圖1所示,一種基于FPGA的數(shù)據(jù)接收裝置,包含接口芯片、數(shù)字邏輯單元、并行視頻數(shù)據(jù)接口、為接口芯片、數(shù)字邏輯單元供電的供電裝置、非視頻數(shù)據(jù)接口和網(wǎng)絡接口,特征在于所述數(shù)字邏輯單元為現(xiàn)場可編程門陣列FPGA通過并行或串行數(shù)據(jù)接口與千兆以太網(wǎng)物理層接口芯片相連;并行視頻數(shù)據(jù)接口和非視頻數(shù)據(jù)接口與FPGA相連;所述的網(wǎng)絡接口為RJ-45接口時,設置一個或數(shù)個網(wǎng)絡變壓器,RJ-45接口通過網(wǎng)絡變壓器與接口芯片連接并使用雙絞線傳輸。所述千兆以太網(wǎng)物理層接口芯片從網(wǎng)絡接口接收的以太網(wǎng)幀格式的視頻數(shù)據(jù)或者復合視頻與非視頻的數(shù)據(jù),傳輸致數(shù)字邏輯單元解碼成相應的視頻數(shù)據(jù)和其他數(shù)據(jù),通過并行視頻數(shù)據(jù)接口、非視頻數(shù)據(jù)接口輸出。所述數(shù)字邏輯單元通過非 視頻數(shù)據(jù)接口接收非視頻數(shù)據(jù),封裝成以太網(wǎng)幀格式數(shù)據(jù)后,再傳輸致千兆以太網(wǎng)物理層接口芯片,經(jīng)網(wǎng)絡接口輸出。
權利要求1.一種基于FPGA的數(shù)據(jù)接收裝置,包含接口芯片、數(shù)字邏輯單元、并行視頻數(shù)據(jù)接口、 為接口芯片、數(shù)字邏輯單元供電的供電裝置、非視頻數(shù)據(jù)接口和網(wǎng)絡接口,特征在于所述數(shù)字邏輯單元為現(xiàn)場可編程門陣列FPGA通過并行或串行數(shù)據(jù)接口與千兆以太網(wǎng)物理層接口芯片相連;并行視頻數(shù)據(jù)接口和非視頻數(shù)據(jù)接口與FPGA相連;所述的網(wǎng)絡接口為RJ-45 接口時,設置一個或數(shù)個網(wǎng)絡變壓器,RJ-45接口通過網(wǎng)絡變壓器與接口芯片連接并使用雙絞線傳輸。
2.根據(jù)權利要求1所述的基于FPGA的數(shù)據(jù)接收裝置,其特征在于所述網(wǎng)絡變壓器可以接一個或數(shù)個RJ-45接口。
專利摘要本實用新型開了一種基于FPGA的數(shù)據(jù)接收裝置,包含接口芯片、數(shù)字邏輯單元、并行視頻數(shù)據(jù)接口、為接口芯片、數(shù)字邏輯單元供電的供電裝置、非視頻數(shù)據(jù)接口和網(wǎng)絡接口,所述數(shù)字邏輯單元為現(xiàn)場可編程門陣列FPGA通過并行或串行數(shù)據(jù)接口與千兆以太網(wǎng)物理層接口芯片相連;并行視頻數(shù)據(jù)接口和非視頻數(shù)據(jù)接口與FPGA相連;所述的網(wǎng)絡接口為RJ-45接口時,設置一個或數(shù)個網(wǎng)絡變壓器,RJ-45接口通過網(wǎng)絡變壓器與接口芯片連接并使用雙絞線傳輸。本裝置為高清監(jiān)控系統(tǒng),提供了一種很好接收視頻數(shù)據(jù)以及其他相關數(shù)據(jù)的接收和發(fā)送的解決方案,并且傳輸穩(wěn)定,成本較低。
文檔編號H04N7/18GK202841387SQ20122055844
公開日2013年3月27日 申請日期2012年10月29日 優(yōu)先權日2012年10月29日
發(fā)明者郭峻因 申請人:成都江法科技有限公司