專利名稱:靜音電路及具有該靜音電路的電子設備的制作方法
技術領域:
本發明涉及電路設計技術領域,更具體的說,涉及一種靜音電路及具有該靜音電路的電子設備。
背景技術:
當前,電視正處于從模擬電視向數字電視的過渡階段,為了保證模擬電視和數字電視之間的兼容性,多采用機頂盒將數字電視信號轉換成模擬信號。在機頂盒中,首先,數字音頻經音頻解碼器解碼后,再由音頻DAC(digital-to-analog converter,數字模擬轉換器)將其轉為模擬信號,最后,經運放濾波放大后送線性輸出。通常情況下,機頂盒工作于單電源、非平衡模式,其內部電路需偏置在一個非零的靜態工作點上。具體的,將機頂盒中的音頻DAC偏置在略低于1/2VA的位置,VA為音頻DAC的模擬電源電壓,一般為3. 3V ;將機頂盒中的輸出運放偏置在l/2Vcc的靜態工作點上,Vcc為運放電源電壓,通常為12V。為了隔離音頻DAC和運放,以及運放和下游設備輸入級之間不同的靜態工作點,還需要在它們之間用電容進行耦合。但是采用上述方式設置電路,當機頂盒上電或下電時,音頻DAC和運放輸出會發生從零到靜態工作點,或從靜態工作點到零的瞬態變化。這一瞬態過程經隔直電容后變為滿擺幅的沖擊脈沖,會在功放和喇叭中產生很大的爆音。此外,音頻DAC不僅會在上電、下電的過程中發生上述瞬態變化,即使在電源穩定后,音頻DAC啟動工作時,也會由于解碼器時鐘的打開、關閉或頻率改變 發生瞬態變化,從而產生爆音。目前典型的用于機頂盒靜音控制的電路通常由三部分電路組成,如圖1所示 第一部分由電阻Rl,R2, R3及NPN管Ql組成,通過軟件GPIO (通用輸入/輸出端口)控制音頻DAC啟動時的爆音;第二部分為上電、下電延時控制電路,由電阻R4,R5,電容Cl,C2,二極管D1,D2及PNP管Q2組成;第三部分為與音頻LINE_0UT連接的控制部分,由電阻R6,R7及NPN管Q3,Q4組成。如圖1所示的電路,其消除爆音的過程為當機頂盒開機上電時,電阻R4對電容Cl進行充電,二極管D2對電容C2進行充電,由于電容C2快速沖滿,而電容Cl充電很慢,導致PNP管Q2導通,進而使NPN管Q3,Q4也導通,從而起到靜音效果;當機頂盒關閉下電時,利用二極管D2不能反向導通的原理,電容C2上的靜電泄放很慢,而電容Cl通過電阻R4及NPN管Ql放電,從而使PNP管Q2導通,使NPN管Q3,Q4也處于導通狀態,從而達到靜音效果;當機頂盒啟動,在打開音頻DAC之前,MUTE_CTL作為MCU (微處理器)的通用輸出口處于高電平,通過NPN管Q1,電阻R3,R5使PNP管Q2導通,從而使NPN管Q3,Q4導通,從而達到消除音頻DAC啟動時的爆音;當音頻DAC打開后,再把MUTE_CTL置低,恢復到正常工作模式。雖然采用現有技術中的電路可以解決開關機及音頻DAC打開帶來的爆音,但是,該電路在達到靜音效果時存在元器件較多,成本高的缺點。其中,該電路共用了 15個元器件,其中還包括成本較高的兩個IOUF電容和二極管,且由于元器件較多,需要面積較大的PCB (印制電路板)設置器件,進一步增加了成本。
發明內容
有鑒于此,本發明實施例的目的在于提供一種靜音電路及具有該靜音電路的電子設備,以克服現有技術中元器件較多,成本高的問題。為實現上述目的,本發明實施例提供如下技術方案一種靜音電路,包括靜音控制子電路和音頻上下電控制子電路;所述靜音控制子電路包括電阻Rl與電阻R2并聯的公共端與片上系統的第一通用輸出控制口 MUTE_CTL端連接;所述電阻Rl的另一端接地,所述電阻R2的另一端與PNP管Ql的基極連接;所述PNP管Ql的發射極連接電源,所述PNP管Ql的集電極與并聯的電阻R3和電阻R4的公共端連接;所述電阻R3的另一端與所述NPN管Q2的基極連接;所述電阻R4的另一端與所述NPN管Q3的基極連接;所述NPN管Q2和NPN管Q3的發射極接地;所述NPN管Q2的集電極與音頻數字模擬轉換器DAC的音頻輸出右聲道AUDI0_R端連接,所述NPN管Q3的集電極與所述音頻DAC的音頻輸出左聲道AUDI0_L端連接;所述音頻上下電控制子電路包括電阻R5與電阻R6并聯的公共端與片上系統的第二通用輸出控制口 PWR_CTL端連接;所述電阻R6的另一端與NPN管Q4的基極連接,所述電阻R5的另一端與所述NPN 管Q4的發射極連接后接地;所述NPN管Q4的集電極與電阻R7串聯,所述電阻R7的另一端分別與電阻R8的一端,及PNP管Q5的基極連接;所述電阻R8的另一端與所述PNP管Q5的發射極連接,所述PNP管Q5的集電極連接所述音頻DAC的電源端。進一步,還包括與所述靜音控制子電路,所述音頻上下電控制子電路,以及所述片上系統分別連接的控制電路;所述控制電路在所述片上系統上電后,控制所述片上系統的PWR_CTL端輸出聞電平,向所述音頻DAC上電;控制所述片上系統的MUTE_CTL端輸出低電平,致所述PNP管Ql導通,以使所述NPN管Q2和NPN管Q3將所述音頻DAC的左右音頻信號接地,使所述音頻DAC處于靜音狀態。一種電子設備,包括上述所述的靜音電路,以及與所述靜音電路相連的音頻DAC和片上系統。經由上述的技術方案可知,與現有技術相比,本發明實施例公開了一種靜音電路及具有該靜音電路的電子設備。通過利用上述本發明實施例公開的由電阻Rf R4、PNP管Ql、NPN管Q2和NPN管Q3構成的靜音控制子電路,以及由電阻R5 R8、NPN管Q4和PNP管Q5構成的音頻電源上電控制子電路。本發明通過上述成本較低,數量較少,占用PCB面積小的元器件,且采用兩個GPIO分別控制音頻DAC上電和靜音控制子電路,在消除上電過程中運放會發生從零到靜態工作點變化時產生的爆音的同時,實現降低系統成本的目的。
為了更清楚地說明本發明實施例或現有技術中的技術方案,下面將對實施例或現有技術描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發明的實施例,對于本領域普通技術人員來講,在不付出創造性勞動的前提下,還可以根據提供的附圖獲得其他的附圖。圖1為現有技術中的靜音電路的結構示意圖;圖2為本發明實施例公開的一種靜音電路的結構示意圖;圖3為本發明實施例公開的靜音電路中的靜音控制子電路A的結構示意圖;圖4為本發明實施例公開的靜音電路中的音頻上下電控制子電路B的結構示意圖;圖5為本發明實施例二公開的另一種靜音電路的結構示意圖;圖6為本發明實施例公開的一種電子設備的結構示意圖。
具體實施方式
為了引用和清楚起見,下文中使用的技術名詞的說明、簡寫或縮寫總結如下SoC System on Chip,系統級芯片,或片上系統;DAC :digital-to_analog converter,數字模擬轉換器;PCB Printed Circuit Board,印制電路板;GPIO General Purpose Input Output,通用輸入 / 輸出端;PNP :是共陰極,即兩個PN結的N結相連作為基極,另兩個P結分別做集電極和發射極的三極管;NPN :是共陽極,即兩個NP結的P結相連作為基極,另兩個N結分別做集電極和發射極的三極管;DVB Digital Video Broadcasting,數字電視廣播;IPTV 交互式網絡電視;DVD:數字多功能光盤。下面將結合本發明實施例中的附圖,對本發明實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本發明一部分實施例,而不是全部的實施例。基于本發明中的實施例,本領域普通技術人員在沒有做出創造性勞動前提下所獲得的所有其他實施例,都屬于本發明保護的范圍。由背景技術可知,現有技術中的靜音電路在達到靜音效果時需要利用較多的元器件,其中不乏成本較高的二極管以及高法拉的電容,使靜音電路的成本增大。另外,在構成該靜音電路的過程中,需要利用面積較大的PCB板來設置上述元器件,在實際使用的過程中,該大面積的PCB板將限制其承載的現有技術中的靜音電路的應用場景或環境。針對上述問題,本發明下述實施例公開了一種元器件少、占用PCB面積小的靜音電路,對該靜音電路采用兩個通用輸入/輸出控制口分別對音頻電源的上下電和靜音電路進行控制,從而實現消除上電過程中運放發生的從零到靜態工作點變化時產生的爆音,同時降低靜音電路成本的目的。具體通過以下實施例進行詳細說明。
實施例一如圖2所示,在本發明該實施例一中公開了一種靜音電路的基本結構示意圖,設置于PCB板上的靜音電路主要包括靜音控制子電路A和音頻上下電控制子電路B。如圖3所示,為本發明實施例公開的靜音控制子電路A的結構示意圖,主要包括電阻R1、電阻R2、電阻R3、電阻R4、PNP (圖中示為PNP-BEC)管Q1、NPN (圖中示為NPN-BEC)管Q2和NPN管Q3。其中,各部件之間的連接關系為 電阻Rl與電阻R2并聯,其并聯的公共端與片上系統SoC的第一通用輸出控制口MUTE_CTL端連接。所述電阻Rl的另一端接地,所述電阻R2的另一端與PNP管Ql的基極BI連接。所述PNP管Ql的發射極El連接電源VCCl,所述PNP管Ql的集電極Cl與并聯的電阻R3和電阻R4的公共端連接。所述電阻R3的另一端與所述NPN管Q2的基極B2連接;所述電阻R4的另一端與所述NPN管Q3的基極B3連接。所述NPN管Q2和NPN管Q3兩者的發射極各自接地,即所述NPN管Q2的發射極E2接地,所述NPN管Q3的發射極E3接地。所述NPN管Q2的集電極C2與音頻DAC的音頻輸出右聲道AUDI0_R端連接,所述NPN管Q3的集電極C3與所述音頻DAC的音頻輸出左聲道AUDI0_L端連接。如圖4所示,為本發明實施例公開的音頻上下電控制子電路B的結構示意圖,主要包括電阻R5、電阻R6、電阻R7、電阻R8、NPN管Q4和PNP管Q5。其中,各部件之間的連接關系為電阻R5與電阻R6并聯的公共端與片上系統SoC的第二通用輸出控制口 PWR_CTL端連接;所述電阻R6的另一端與NPN管Q4的基極B4連接,所述電阻R5的另一端與所述NPN管Q4的發射極E4連接后接地。所述NPN管Q4的集電極C4與電阻R7串聯,所述電阻R7的另一端分別與電阻R8的一端,以及PNP管Q5的基極B5相連接。所述電阻R8的另一端與所述PNP管Q5的發射極E5連接,所述PNP管Q5的集電極C5連接所述音頻DAC的電源端VCC2。在上述本發明實施例所公開的靜音電路中,PWR_CTL端和MUTE_CTL端均為機頂盒片上系統SoC的GPIO管腳。本發明實施例公開的靜音電路僅利用電阻、PNP管和NPN管構成,在進行靜音的過程中通過片上系統SoC上的兩個GPIO端口對靜音電路進行控制,本發明實施例公開的靜音電路中通過上述控制,精簡了僅靠軟件電路做上下電延遲的方式。同時,該本發明實施例公開的靜音電路元器件少,占用PCB板的面積小,且采用兩個GPIO分別控制音頻DAC上電和靜音控制子電路,在消除上電過程中運放會發生從零到靜態工作點變化時產生的爆音的同時,也實現了簡化了靜音電路的結構和成本的目的。實施例二如圖5所示,基于上述本發明實施例公開的上述靜音電路,在進行片上系統SoC初始化的過程中,還包括一控制電路101。該控制電路101與靜音控制子電路A,所述音頻上下電控制子電路B,以及所述片上系統SoC13分別連接。基于上述本發明實施例公開的上述靜音電路,在進行片上系統SoC初始化的過程中,當所述片上系統SoC進行上電,該控制電路101控制所述PWR_CTL端輸出高電平,即向所述音頻DAC進行上電。同時,該控制電路101控制所述MUTE_CTL端輸出低電平,致所述靜音控制子電路A中的PNP管Ql導通。此時,由于PNP管Ql的導通致使所述NPN管Q2和NPN管Q3將所述音頻DAC的左右音頻信號接地,從而使所述音頻DAC處于靜音狀態。需要說明的是,該控制電路101可以獨立于片上系統SoC之外,也可以設置于所述片上系統SoC內部。基于上述控制過程,利用PWR_CTL端控制音頻電源的上下電,利用MUTE_CTL端控制靜音控制子電路。通過利用音頻電源上電控制子電路中的PNP管Q5對音頻DAC進行上電,控制靜音控制子電路中的PNP管Ql導通,并使NPN管Q2和NPN管Q3將該音頻DAC的左右音頻信號接地,使該音頻DAC處于靜音狀態。在本發明實施例公開的靜音電路中通過上述控制,精簡了僅靠軟件電路做上下電延遲的方式。同時,該本發明實施例公開的靜音電路元器件少,占用PCB板的面積小,在基于上述片上系統SoC的控制過程中,利用成本較低的電阻、PNP管和NPN管的作用下不僅能夠實現靜音的目的,也實現了簡化了靜音電路的結構和成本的目的。基于上述本發明實施例公開的包括由附圖3中的靜音控制子電路和附圖4中的音頻上下電控制子電路構成的附圖2中的靜音電路,其在應用到機頂盒的過程中,其靜音的過程結合附圖2至附圖4,通過以下示例進行說明。示例一 在所述片上系統SoC或者說機頂盒上電之前,使得音頻上下電控制子電路B中的所述電阻R5接地,使所述NPN管Q4和所述PNP管Q5處于未導通狀態,使所述音頻DAC處于靜音狀態。在機頂盒上電時,由于音頻上下電控制子電路B中的電阻R5接地,致使NPN管Q4和PNP管Q5均不能導通。因此,使得音頻電源VCC2處于未上電的狀態。此時,運放不會產生從零到靜態工作點的變化,由此使得音頻DAC處于靜音狀態。示例二在所述片上系統SoC或者說機頂盒上電之前,使得靜音控制子電路A中的所述電阻Rl接地,致所述PNP管Ql處于導通狀態,使所述NPN管Q2和NPN管Q3將所述音頻DAC的左右音頻信號接地,使所述音頻DAC靜音。在機頂盒上電時,由于靜音控制子電路A中的所述電阻Rl接地,使得PNP管Ql處于導通狀態。此時,NPN管Q2和NPN管Q3則會分別將音頻DAC的左右音頻接地,即旁路到地,從而使得音頻DAC達到靜音的效果。在上述示例一和示例二中,基于附圖3和附圖4中對應公開的電路圖的結構,在機頂盒上電之前,利用各個電阻接地的方式使三極管處于未導通或導通的狀態,從而保證在機頂盒上電時,使得音頻DAC達到靜音的效果。當機頂盒在初始化過程中完成了對片上系統SoC的上電后,此時,通過所述片上系統SoC,首先,控制MUTE_CTL輸出低電平,接管原始狀態的外部電阻Rl接地的控制,致所述PNP管Ql導通,使所述NPN管Q2和NPN管Q3將所述音頻DAC的左右音頻信號接地,使所述音頻DAC處于靜音狀態。其次,控制PWR_CTL端輸出高電平,向所述音頻DAC上電。此時,在所述音頻DAC上電的過程中,該音頻DAC會產生從零到靜態工作點的變化,產生爆音。但是,由于本發明實施例公開的靜音電路中的音頻上下電控制子電路B,其由片上系統SoC控制MUTE_CTL輸出低電平,接管原始狀態的外部電阻Rl接地的控制,致所述PNP管Ql導通,使所述NPN管Q2和NPN管Q3將所述音頻DAC的左右音頻信號接地,由于其持續作用,能夠消除音頻DAC所產生的爆音,從而實現使所述音頻DAC處于靜音狀態的目的。需要說明的是,緊接著機頂盒對音頻DAC進行初始化的過程中,音頻DAC也會產生從零到靜態工作點的變化,產生爆音。同樣的,由于音頻上下電控制子電路B的持續作用,該爆音也會被消除。最后,在整個機頂盒或者說片上系統SoC完成初始化之后,控制連接首頻上下電控制子電路B的所述MUTE_CTL端輸出高電平,致所述PNP管Ql處于未導通狀態,所述NPN管Q2和NPN管Q3處于導通狀態,使所述音頻DAC的左右音頻信號正常輸出,即,使所述音頻DAC處于音頻正常輸出模式。
另外,需要說明的是,在執行上述任意一個過程中,當所述片上系統SoC掉電或者突然掉電時,會導致整個機頂盒或者說片上系統SoC處于復位狀態,此時,音頻上下電控制子電路B連接的MUTE_CTL端的低電平會消失,即片上系統SoC失去對MUTE_CTL端的控制。此時,靜音控制子電路A中的接地的電阻Rl會使PNP管Ql導通,使所述NPN管Q2和NPN管Q3將所述音頻DAC的左右音頻信號接地,從而繼續實現音頻DAC從靜音工作點到零變化時產生的爆音,達到使音頻DAC處于靜音狀態的目的。基于上述本發明實施例一和實施例二公開的附圖3和附圖4中,較優的情況下,示出的靜音控制子電路和音頻上下電控制子電路中的各個電阻與電源的取值為=VCCl為3V(伏),VCC2為12V,電阻Rl為1.7ΚΩ (千歐姆),電阻R2、電阻R3、電阻R4、電阻R6為IK Ω,電阻R5為4. 7ΚΩ,電阻R7和電阻R8為10ΚΩ。需要說明的是,上述各個元器件的取值為較優的情況,本發明實施例并不僅限于此,可以根據具體的情況進行替換。在上述本發明實施例公開的靜音電路中,通過軟硬結合的方式,以及軟件控制和硬件控制的相互替換的過程中,實現有效的對機頂盒上電,音頻DAC初始化以及機頂盒掉電等各個環節中所產生的爆音進行消除的目的,同時,由上述本發明實施例公開的靜音電路的結構可知,其元器件少,因此占用PCB的面積也相對減少,同時其所用的元器件都是簡單的電阻和三極管,從而使得本發明實施例公開的靜音電路的整體成本也降低了。此外,從實際應用的角度出發,目前的多數機頂盒要求待機小于1W,針對這樣的機頂盒,本發明實施例公開的音頻上下電控制子電路除了可以作為靜音電路的一部分,也可以同時作為該機頂盒的待機電路的一部分。實施例三基于上述本發明實施例公開的一種靜音電路,本發明實施例還公開了一種電子設備,如圖6所示,該電子設備包括上述由附圖3和附圖4構成的靜音電路11,以及與所述靜音電路11相連的音頻DAC12和片上系統SoC13。通過上述本發明實施例一和實施例二對該靜音電路11的結構,以及進行靜音控制的過程的描述,該電子設備可以具體為機頂盒,其在機頂盒中進行靜音控制的應用結合附圖3和附圖4,該靜音電路的具體工作原理為首先,在機頂盒上電時,圖4中的音頻上下電控制子電路中的電阻R5接地,NPN管Q4和所述PNP管Q5均不導通,音頻電源VCC2處于未上電狀態。此時,音頻DAC不會發生從零到靜態工作點的變化。而圖3中的靜音控制子電路部分,因電阻Rl接地,PNP管Ql處于導通狀態,使所述NPN管Q2和NPN管Q3將所述音頻DAC的左右音頻信號旁路到地,從而達到音頻DAC的靜音效果。其次,在機頂盒完成上電后,在靜首控制子電路中片上系統SoC控制MUTE_CTL端輸出低電平,接管原本的外部電阻Rl接地的控制。接著同樣由片上系統SoC控制PWR_CTL輸出高,由音頻上下電控制子電路向音頻DAC上電,而在上電過程中該音頻DAC從零到靜態工作點的變化所產生的爆音,由于靜音控制子電路中的MUTE_CTL端輸出低電平持續作用,消除了運放產生的爆音。其次,機頂盒執行初始化音頻DAC,該音頻DAC在初始化過程中,輸出會發生從零到靜態工作點變化,產生爆音。同樣的,由于靜音控制子電路的持續作用,該爆音也會被消除掉。最后,等整個機頂盒、首頻DAC和片上系統SoC,即整個系統完成初始化后,此時由片上系統SoC控制,將MUTE_CTL端置高,解除靜音控制,使音頻DAC處于音頻正常輸出模式。 此外,在執行上述任意一個過程中,機頂盒掉電時,由于系統掉電導致整個系統會處于復位狀態,連接靜音控制子電路的MUTE_CTL端的控制消失。此時,回歸至接地電阻Rl的靜音控制,而接地電阻Rl會使PNP管Ql導通,基于該靜音控制子電路能夠消除由于音頻DAC和運放從靜態工作點到零變化時而產生的爆音。本發明實施例中公開的電子設備除了可以為機頂盒之外,還可以具體為數字電視廣播DVB機頂盒、或交互式網絡電視IPTV機頂盒、或數字多功能光盤DVD播放器,或者網絡播放器,在執行靜音控制的過程中其工作原理相同或相似。但是,本發明實施例對于該公開的靜音電路所應用的電子設備并不僅限于此。綜上所述,本發明實施例靜音電路僅利用電阻、PNP管和NPN管構成,元器件少,占用PCB板的面積小,且采用兩個GPIO分別控制音頻DAC上電和靜音控制子電路,在消除上電過程中運放會發生從零到靜態工作點變化時產生的爆音的同時,也實現了簡化了靜音電路的結構和成本的目的。公開元器件少、占用PCB面積小的靜音電路,該靜音電路采用兩個GPIO控制口分別對音頻電源的上下電和靜音電路進行控制,從而實現消除上電過程中音頻DAC和運放產生的從零到靜態工作點變化時產生的爆音,同時降低靜音電路成本的目的。本說明書中各個實施例采用遞進的方式描述,每個實施例重點說明的都是與其他實施例的不同之處,各個實施例之間相同相似部分互相參見即可。對于實施例公開的裝置或系統而言,由于其與實施例公開的方法相對應,所以描述的比較簡單,相關之處參見方法部分說明即可。結合本文中所公開的實施例描述的方法或算法的步驟可以直接用硬件、處理器執行的軟件模塊,或者二者的結合來實施。軟件模塊可以置于隨機存儲器(RAM)、內存、只讀存儲器(ROM)、電可編程ROM、電可擦除可編程ROM、寄存器、硬盤、可移動磁盤、CD-ROM、或技術領域內所公知的任意其它形式的存儲介質中。 對所公開的實施例的上述說明,使本領域專業技術人員能夠實現或使用本發明。對這些實施例的多種修改對本領域的專業技術人員來說將是顯而易見的,本文中所定義的一般原理可以在不脫離本發明的精神或范圍的情況下,在其它實施例中實現。因此,本發明將不會被限制于本文所示的這些實施例,而是要符合與本文所公開的原理和新穎特點相一致的最寬的范 圍。
權利要求
1.一種靜音電路,其特征在于,包括靜音控制子電路和音頻上下電控制子電路; 所述靜音控制子電路包括電阻Rl與電阻R2并聯的公共端與片上系統的第一通用輸出控制口 MUTE_CTL端連接;所述電阻Rl的另一端接地,所述電阻R2的另一端與PNP管Ql的基極連接; 所述PNP管Ql的發射極連接電源,所述PNP管Ql的集電極與并聯的電阻R3和電阻R4的公共端連接; 所述電阻R3的另一端與所述NPN管Q2的基極連接;所述電阻R4的另一端與所述NPN管Q3的基極連接;所述NPN管Q2和NPN管Q3的發射極接地; 所述NPN管Q2的集電極與音頻數字模擬轉換器DAC的音頻輸出右聲道AUDIO_R端連接,所述NPN管Q3的集電極與所述音頻DAC的音頻輸出左聲道AUDIO_L端連接; 所述音頻上下電控制子電路包括電阻R5與電阻R6并聯的公共端與片上系統的第二通用輸出控制口 PWR_CTL端連接;所述電阻R6的另一端與NPN管Q4的基極連接,所述電阻R5的另一端與所述NPN管Q4的發射極連接后接地; 所述NPN管Q4的集電極與電阻R7串聯,所述電阻R7的另一端分別與電阻R8的一端,及PNP管Q5的基極連接; 所述電阻R8的另一端與所述PNP管Q5的發射極連接,所述PNP管Q5的集電極連接所述音頻DAC的電源端。
2.根據權利要求1所述的電路,其特征在于,還包括與所述靜音控制子電路,所述音頻上下電控制子電路,以及所述片上系統分別連接的控制電路; 所述控制電路在所述片上系統上電后,控制所述片上系統的PWR_CTL端輸出高電平,向所述音頻DAC上電;控制所述片上系統的MUTE_CTL端輸出低電平,致所述PNP管Ql導通,以使所述NPN管Q2和NPN管Q3將所述音頻DAC的左右音頻信號接地,使所述音頻DAC處于靜音狀態。
3.根據權利要求2所述的電路,其特征在于,在所述片上系統上電之前,包括 所述音頻上下電控制子電路中的所述電阻R5接地,使所述NPN管Q4和所述PNP管Q5處于未導通狀態,使所述音頻DAC處于靜音狀態。
4.根據權利要求2所述的電路,其特征在于,在所述片上系統上電之前,包括 所述靜音控制子電路中的所述電阻Rl接地,致所述PNP管Ql處于導通狀態,使所述NPN管Q2和NPN管Q3將所述音頻DAC的左右音頻信號接地,使所述音頻DAC靜音。
5.根據權利要求2所述的電路,其特征在于,還包括 在所述片上系統完成上電過程后,所述控制電路控制所述MUTE_CTL端輸出高電平,致所述PNP管Ql處于未導通狀態,所述NPN管Q2和NPN管Q3處于導通狀態,使所述音頻DAC的左右音頻信號正常輸出。
6.根據權利要求1飛中任意一項所述的電路,其特征在于,還包括 當所述片上系統掉電時,所述靜音控制子電路中的所述電阻Rl接地,致所述PNP管Ql處于導通狀態,使所述NPN管Q2和NPN管Q3將所述音頻DAC的左右音頻信號接地; 所述音頻上下電控制子電路中的所述電阻R5接地,使所述NPN管Q4和所述PNP管Q5處于未導通狀態,使所述音頻DAC處于靜音狀態。
7.一種電子設備,其特征在于,包括權利要求1飛中任意一項所述靜音電路,以及與所述靜音電路相連的音頻DAC和片上系統。
8.根據權利要求7所述的電子設備,其特征在于,所述電子設備包括數字電視廣播DVB機頂盒;或者,交互式網絡電視IPTV機頂盒。
9.根據權利要求7所述的電子設備,其特征在于,所述電子設備包括數字多功能光盤DVD播放器。
10.根據權利要求7所述的電子設備,其特征在于,所述電子設備包括網絡播放器。
全文摘要
本發明公開了一種靜音電路及具有該靜音電路的電子設備,該靜音電路由電阻R1~R4、PNP管Q1、NPN管Q2和NPN管Q3構成的靜音控制子電路,以及由電阻R5~R8、NPN管Q4和PNP管Q5構成的音頻電源上下電控制子電路。在利用音頻電源上電控制子電路中的PNP管Q5對音頻DAC進行上電,此時控制靜音控制子電路中的PNP管Q1導通,并使NPN管Q2和NPN管Q3將該音頻DAC的左右音頻信號接地,使該音頻DAC處于靜音狀態。本發明通過較少的元器件,且采用兩個通用輸入輸出控制口分別控制音頻DAC上電和靜音控制子電路,在達到消除上電過程中運放發生從零到靜態工作點變化時產生的爆音,同時降低了系統的成本。
文檔編號H04R3/00GK103037287SQ201210486770
公開日2013年4月10日 申請日期2012年11月26日 優先權日2012年11月26日
發明者解國明, 辜克群 申請人:華為技術有限公司