專利名稱:用于pucch和pusch對偶碼塊編碼和交織的方法和裝置的制作方法
技術領域:
概括地說,本公開內容涉及通信,具體地說,本公開內容涉及無線通信系統中用于物理上行鏈路控制信道(PUCCH)和物理上行鏈路共享信道(PUSCH)編碼的技術。
背景技術:
無線通信網絡被廣泛地部署以提供諸如語音,視頻,分組數據,消息,廣播等各類通信內容。這些無線系統可以是能夠通過共享可用的系統資源來支持多個用戶的多址系統。這種多址系統的示例包括碼分多址(CDMA)系統、時分多址(TDMA)系統、頻分多址(FDMA)系統,正交FDMA (OFDMA)系統,以及單載波FDMA (SC-FDMA)系統。無線通信系統可以包括若干基站,這些基站能夠支持針對若干用戶設備(UE)的通信。基站可以包括多個發射和/或接收天線。每個UE可以包括多個發射和/或接收天線。該UE通過PUCCH和PUSCH發送各種控制信息。在LTE-A中,引入了 一種新格式(PUCCH格式3)以用于載波聚合。PUCCH格式3在每個SC-FDM符號中發送離散傅里葉變換單載波正交頻分復用(DFT-S-OFDM)波形。PUCCH格式3可以利用QPSK調制攜帶48個編碼比特。然而,尚未建立與格式3對應的控制信息比特的編碼。另外,控制信息可以在PUSCH中發送。用于控制信息的不同編碼速率可以通過為其傳輸分配不同數量的編碼符號來實現。例如,當控制信息在PUSCH中發送時,可以獨立地進行用于HARQ-ACK、秩指示符(RI)和信道質量信息(CQI)的信道編碼。然而,尚未建立用于超過11個比特的HARQ-ACK信息的信道編碼。
發明內容
可以在上行鏈路物理信道上對信息比特(超過現有技術的11個比特)進行編碼。信息比特可以包括將要在物理上行鏈路共享信道(PUSCH)或物理上行鏈路控制信道(PUCCH)上傳送的上行鏈路控制信息。可以將信息比特分成兩組,并且可以對這兩組中的每一組進行塊編碼和速率匹配。在速率匹配之后,可以對兩組比特進行交織以獲得時隙分集。在一個示例性方面,一種用于無線通信的方法包括:將信息比特分割成第一組信息比特和第二組信息比特,將第一組信息比特編碼成第一組編碼比特,將第二組信息比特編碼成第二組編碼比特。該方法還包括:將第一組編碼比特和第二組編碼比特速率匹配到定義的比特數量,以生成第一組速率匹配的編碼比特和第二組速率匹配的編碼比特。該方法還包括:對第一組速率匹配的編碼比特和第二組速率匹配的編碼比特進行交織,以生成交織的編碼比特組。在另一個示例性方面,一種計算機程序產品包括:其上記錄有程序代碼的非臨時性計算機可讀存儲介質。該程序代碼包括:用于將信息比特分割成第一組信息比特和第二組信息比特的代碼,用于將第一組信息比特編碼成第一組編碼比特的代碼,用于將第二組信息比特編碼成第二組編碼比特的代碼,用于將第一組編碼比特和第二組編碼比特速率匹配到確定的比特數量的代碼,以及用于對第一組編碼比特和第二組編碼比特進行交織以生成交織的編碼比特組的代碼。在另一個示例性方面,一種配置用于無線通信的裝置包括:耦合到存儲器的至少一個處理器。該處理器被配置為:將信息比特分割成第一組信息比特和第二組信息比特,將第一組信息比特編碼成第一組編碼比特,將第二組信息比特編碼成第二組編碼比特,將第一組編碼比特和第二組編碼比特速率匹配到確定的比特數量,以及對第一組編碼比特和第二組編碼比特進行交織以生成交織的編碼比特組。在另一個示例性方面,一種用于無線通信的裝置包括:用于將信息比特分割成第一組信息比特和第二組信息比特的單元,用于將第一組信息比特編碼成第一組編碼比特的單元,用于將第二組信息比特編碼成第二組編碼比特的單元,用于將第一組編碼比特和第二組編碼比特速率匹配到定義的比特數量,以生成第一組速率匹配的編碼比特和第二組速率匹配的編碼比特的單元,以及用于對第一組速率匹配的編碼比特和第二組速率匹配的編碼比特進行交織以生成交織的編碼比特組的單元。下面進一步詳細描述本公開內容的各個方面和特征。
圖1是概念性地示出示例性無線通信系統的方框圖。圖2是概念性地示出示例性傳輸結構的圖。圖3是概念性地示出無線通信系統中上行鏈路控制信息傳輸的示例的圖。圖4是概念性地示出示例方框的功能方框圖,這些示例方框被執行以實現本公開內容的一個方面。圖5是概念性地示出根據本公開內容的一個方面所配置的裝置的方框圖。圖6是概念性地示出根據本公開內容的一個方面所配置的、在無線通信系統中通過上行鏈路共享數據信道對控制信息的傳輸的示例。
具體實施例方式如下面詳細討論的,公開了用于上行鏈路控制信息的各種編碼選項。本文描述的技術可以用于諸如CDMA、TDMA, FDMA, OFDMA, SC-FDMA及其他系統之類的各種無線通信系統。術語“系統”和“網絡”通常可互換使用。CDMA系統可以實現諸如通用陸地無線接入(UTRA)、cdma2000等之類的無線技術。UTRA包括寬帶CDMA (WCDMA)和CDMA的其他變型。cdma2000覆蓋了 IS-2000、IS-95和IS-856標準。TDMA系統可以實現諸如全球移動通信系統(GSM)之類的無線技術。OFDMA網絡可以實現諸如演進型UTRA (E-UTRA)、超移動寬帶(UMB)、IEEE802.11 (W1-Fi), IEEE802.16 (WiMAX), IEEE802.20、Flash-OFDM 等之類的無線技術。UTRA和E-UTRA是通用移動通信系統(UMTS)的一部分。3GPP長期演進(LTE)和高級LTE (LTE-A)是使用E-UTRA的UMTS的新版本,該新版本在下行鏈路上采用OFDMA并且在上行鏈路上采用SC-FDMA。在來自名為“第三代合作伙伴計劃”(3GPP)的組織的文檔中描述了 UTRA、E-UTRA, UMTS, LTE、LTE-A和GSM。在來自名為“第三代合作伙伴計劃2”(3GPP2)的組織的文檔中描述了 cdma2000和UMB。本文描述的技術可以用于上面提到的系統和無線技術,以及其他系統和無線技術。為清楚起見,下文針對LTE描述這些技術的某些方面,并且在下文的大多數描述中使用LTE技術。圖1示出了無線通信系統100,該無線通信系統可以是LTE系統或其他系統。系統100可以包括若干演進節點B (eNBs) 110和其他網絡實體。eNB可以是與UE通信的實體,并且也可以稱作基站、節點B、接入點等。每一個eNBllO可以為特定的地理區域提供通信覆蓋,并且可以支持位于該覆蓋區域內的UE的通信。為了提高容量,eNB的整體覆蓋區域可以被劃分成多個(例如,三個)較小區域。每個較小區域可以由各自的eNB子系統服務。在3GPP中,術語“小區”可以是指eNBllO的最小覆蓋區域和/或服務于該覆蓋區域的eNB子系統。UE120可以分散在整個系統中,并且每個UE120可以是固定的或是移動的。UE還可以稱作移動站、終端、接入終端,用戶單元,站等。UE120可以是蜂窩式電話、個人數字助理(PDA)、無線調制解調器、無線通信設備、手持式設備、膝上電腦、無繩電話、無線本地環路(WLL)站、智能電話、上網本、智能本、平板電腦等。LTE在下行鏈路上采用正交頻分復用(0FDM),在上行鏈路上采用單載波頻分復用(SC-FDM)0 OFDM和SC-FDM將頻率范圍劃分為多個(Ks個)正交子載波,這些正交子載波通常也被稱為音調,頻段等。可以用數據調制每個子載波。通常情況下,在頻域中利用OFDM發送調制符號,在時域中利用SC-FDM發送調制符號。相鄰子載波之間的間隔可以是固定的,并且子載波的總數量(Ks個)可以取決于系統帶寬。例如,對于1.25,2.5、5、10或20兆赫茲(MHz)的系統帶寬,Ks可以分別等于128、256、512、1024或2048。系統帶寬可對應于總共Ks個子載波的子集。
圖2示出了示例性基站/eNBllO和UE120的設計的方框圖,該基站/eNBllO可以是圖1的eNB中的一個,該UE120可以是圖1的UE中的一個。UE120可以配備有T個天線1234a至1234t,基站110可以配備有R個天線1252a至1252r,其中,通常T彡I且R彡I。在UE120,發射處理器1220可以從數據源1212接收數據,并且從控制器/處理器1240接收控制信息。發射處理器1220可以對數據和控制信息進行處理(例如,編碼、交織和符號映射),并且可以分別提供數據符號和控制符號。發射處理器1220還可以基于分配給UE120的一個或多個RS序列生成一個或多個解調參考信號以用于多個非鄰接集群,并且可以提供參考符號。在適用的情況下,發射(TX)多輸入多輸出(MMO)處理器1230可以對來自發射處理器1220的數據符號、控制符號和/或參考符號執行空間處理(例如,預編碼),并且可以向T個調制器(M0D)1232a至1232t提供T個輸出符號流。每個調制器1232可以處理相應的輸出符號流(例如,用于SC-FDMA、OFDM等)以獲得輸出采樣流。每個調制器1232可以對輸出采樣流進行進一步處理(例如,轉換為模擬信號、放大、濾波以及上變頻),以獲得上行鏈路信號。可以分別經由T個天線1234a至1234t發送來自調制器1232a至1232t的T個上行鏈路信號。在基站110,天線1252a至1252r可以從UE120接收上行鏈路信號,并將接收信號分別提供給解調器(DEMOD) 1254a至1254r。每個解調器1254可以對相應的接收信號進行調節(例如,濾波、放大、下變頻和數字化),以獲得接收采樣。每個解調器1254還可以處理接收采樣以獲得接收符號。信道處理器/MMO檢測器1256可以從全部R個解調器1254a至1254r獲得接收符號。信道處理器1256可以基于從UE120接收的解調參考信號,得出從UE120到基站110的無線信道的信道估計。MMO檢測器1256可以基于信道估計對接收符號執行MMO檢測/解調,并且可以提供檢測到的符號。接收處理器1258可以對檢測到的符號進行處理(例如,符號解映射、解交織和解碼),向數據宿1260提供經解碼的數據,并向控制器/處理器1280提供經解碼的控制信息。在下行鏈路上,在基站110,來自數據源1262的數據和來自控制器/處理器1280的控制信息可以由發射處理器1264處理,由TX MMO處理器1266進行預編碼(在適用的情況下),由調制器1254a至1254r進行調節,并被發送到UE120。在UE120,來自基站110的下行鏈路信號可以由天線1234接收,由解調器1232調節,由信道估計器/MMO檢測器1236處理,并由接收處理器1238進一步處理以獲得發送到UE120的數據和控制信息。處理器1238可以向數據宿1239提供經解碼的數據,向控制器/處理器1240提供經解碼的控制信肩、O控制器/處理器1240和1280可以在UE120和基站110處分別指導操作。UE120處的處理器1220、處理器1240和/或其他處理器和模塊可以執行或指導針對本文所描述技術的過程。存儲器1242和1282可以分別為UE120和基站110存儲數據和程序代碼。在LTE中,提供了針對PUCCH中傳送的上行鏈路控制信息和PUSCH中傳送的上行鏈路控制信息的編碼選項。在LTE Re 1-8和9中,支持PUCCH格式I和格式2。例如,PUCCH格式I可以用于調度請求。PUCCH格式la/lb可以用于I或2比特ACK/NACK。并且,PUCCH格式2/2a/2b可以用于具有/不具有ACK/NACK的CQI。可以將PUCCH上的消息調制在每個SC-FDM符號中的序列的循環移位上。在LTE Rel-1O中,引入了一種稱為I3UCCH格式3 (也稱為DFT-S-OFDM格式)的新格式以用于載波聚合。格式3傳輸在每個SC-DFM符號中包括DFT-S-OFDM波形。在一種設計中,PUCCH格式3在每個時隙中的數據SC-FDM符號上使用長度為5的正交疊加碼(0CC)。在另一種設計中,PUCCH格式3在第二時隙中的數據SC-FDM符號上使用長度為4的0CC。此外,PUCCH格式3可以利用QPSK調制方案攜帶48個編碼比特。因此,可以在每個時隙中發送24個編碼比特。雖然下面描述了用于TOCCH的數據傳輸,但是下面描述的方法也可以適用于例如PUSCH的其它信道中的數據傳輸。圖3示出了在使用PUCCH格式3的情況下每個SC-FDM符號中的DFT-S-0FDM波形的示例傳輸。時間繪制在水平方向(軸302)上,頻率資源繪制在垂直方向(軸304)上。示出了在子幀的兩個時隙306和308中發送的PUCCH信號。每個時隙306、308包括分配給數據的符號(例如,符號310)以及分配給參考信號RS的符號(例如,符號312)。RS可稱為解調參考信號。可以通過信道編碼及調制方框322處理諸如ACK/NACK比特之類的信息比特,以生成第一組調制符號318和第二組的調制符號324。可以通過離散傅里葉變換(DFT)預編碼模塊316和326分別對調制符號318和324進行預編碼。可以使用權重W0到W4在時域中擴展DFT預編碼所得的輸出。權重W0到W4 (附圖標記314、320)表示正交疊加碼(OCC)的系數。例如,權重Wtl到W4可以表示5x5離散傅里葉變換(DFT)矩陣的一列。然后,可以將該輸出映射到不同的符號。根據一個方面,可以在循環移位上調制RS符號(圖3中未示出)。可以在時隙306中發送24個編碼比特,并且可以在時隙308中發送24個編碼比特。可以利用QPSK調制這48個編碼比特。當要編碼的信息是在I個比特和11個比特之間時,Re 1-8中定義的(32,0)塊編碼器可以應用于信息比特,其中,0是針對編碼器的輸入比特的數量。然而,當要編碼的信息是12個比特或更多個比特時,則可能要執行額外的處理。根據一個方面,可以在信息比特上執行咬尾卷積編碼(TBCC)。可以在經編碼的信息比特上執行時隙邊界跳頻以改善分集。根據第二方面,可以將(48,0)塊編碼器應用于信息比特,其中,0是針對編碼器的輸入比特的數量。可以在經編碼的信息比特上執行時隙邊界跳頻以改善分集。根據第三方面,在將信息比特分割成第一組信息比特和第二組信息比特之后,可以將兩個(32,0)塊編碼器應用于信息比特。然后,每個塊編碼器可以接收第一組比特或第二組比特,并分別生成第一組編碼比特和第二組編碼比特。可以對所得的第一組編碼比特和第二組編碼比特進行速率匹配和發送。速率匹配可以將編碼比特速率匹配為定義的大小。例如,第一組編碼比特和第二組編碼比特中的每一者都可以被速率匹配至24個比特,以生成總共48個比特。可以在分離的時隙中發送第一組編碼比特和第二組編碼比特。根據第四方面,可以將交織應用于第三方面以提供編碼比特傳輸中的分集。舉例來說,可以將多個信息比特分割成第一組信息比特和第二組信息比特。可以例如利用一個或多個塊編碼器對第一組信息比特和第二組信息比特進行編碼,以形成第一組編碼比特和第二組編碼比特。當存在兩個塊編碼器時,針對(32,0)編碼器的輸入比特的數量可能是相同的或不同的。例如,對于12個比特,可以由每個編碼器編碼6個比特。對于13個比特,可以由第一編碼器編碼7個比特,并且可以由第二編碼器編碼6個比特。然后,可以將第一組編碼比特和第二組編碼比特速率匹配到定義的比特數量。例如,當編碼比特用于PUCCH格式3上的傳輸時,可以選擇比特數量為48個比特。在另一個示例中,當編碼比特用于PUSCH上的傳輸時,可以基于分配給移動站的資源塊的數量來選擇比特數量。在對第一組編碼比特和第二組編碼比特進行速率匹配之后,可以對第一組編碼比特和第二組編碼比特進行交織以生成用于傳輸的第三組編碼比特。交織可以是比特級交織或符號級交織,并且可以按偽隨機方式或偶/奇方式將比特交織到時隙中。也就是說,當選擇編碼比特以用于交織時,可以隨機選擇來自第一組編碼比特和第二組編碼比特的比特,以便包含在第一時隙或第二時隙中。或者,可以通過在第一組編碼比特和第二組編碼比特之間替換比特,來為第一時隙和第二時隙選擇編碼比特:第一組中的偶比特可被放置在第一時隙中,第一組中的奇比特可被放置在第二時隙中,同時第二組中的偶比特可被放置在第一時隙中,第二組中的奇比特可被放置在第二時隙中。交織還可以包括級聯第一組編碼比特和第二組編碼比特。可以部分地基于用于傳輸的信道來確定應用于第一組編碼比特和第二組編碼比特的交織方法。例如,當第一組編碼比特和第二組編碼比特用于PUSCH上的傳輸時,則可以應用級聯以交織第一組編碼比特和第二組編碼比特。在另一個示例中,當第一組編碼比特和第二組編碼比特用于PUCCH上的傳輸時,則可以應用偶/奇交織以交織第一組編碼比特和第二組編碼比特。在通過交織第一和第二編碼比特而生成第三組編碼比特之后,可以發送該第三組編碼比特。可以根據交織在子幀的第一時隙和第二時隙中發送第三組編碼比特。圖4示出了根據本公開內容的各個方面的、用于編碼信息比特的過程400的流程圖。在方框402,過程400將信息比特分割成第一組信息比特和第二組信息比特。過程400繼續到方框404,其中,將第一組信息比特編碼成第一組編碼比特,將第二組信息比特編碼成第二組編碼比特。例如,標準定義的兩個(32,0)塊碼編碼器可以用于對信息比特進行編碼。相應地,生成兩組32個編碼比特。過程400繼續到方框406,其中,將第一組編碼比特和第二組編碼比特速率匹配到定義的比特數量,以生成第一組速率匹配的編碼比特和第二組速率匹配的編碼比特。過程400繼續到方框408,其中,對第一組速率匹配的編碼比特和第二組速率匹配的編碼比特進行交織,以生成交織的編碼比特組。圖5是根據本公開內容的一個方面所配置的UE120的框圖表示。UE120包括用于編碼上行鏈路控制信息的編碼過程500。信號分割器501將輸入的信息比特分成兩個組,以便由編碼過程500處理。編碼過程500使用兩個(32,0)塊碼編碼器502a、502b在UE120內操作,其中,0表示針對編碼器的輸入比特的數量。例如,第一組中數量為A的信息比特b (0)、b(l)、...b (A-1)輸入到編碼器502a中,第二組中數量為B的信息比特b (A)、b(A+l)、....b (A+B-1)輸入到編碼器502b中。A和B可以相同也可以不同。在一個方面,(32, 0)編碼器502a、502b是標準定義的編碼器。編碼器502a向速率匹配模塊504a輸出32個編碼比特c (O)、c⑴、…、c (31),編碼器502b向速率匹配模塊504b輸出32個編碼比特c (32)、c (33)、…、c (63)。速率匹配模塊504a將編碼比特c (O)、c(l)、…、c (31)速率匹配成24個比特c,(0)、c,(I)、...、c,(23),速率匹配模塊 504b 將編碼比特 c (32)、c (33)、…c (63)速率匹配成24個比特c’(24)、c’(25)、 、 ’(47)。將所得的速率匹配的編碼比特輸入到交織器508,該交織器508在48個交織且編碼的比特d(0)、d(l)、…、d(47)中分配編碼比特c’(0)、c’(I)、 、(:’ (23)以及編碼比特 c’(24)、C,(25)、 、(:’(47)。相應地,可以在子幀的一個時隙中發送最終48個編碼比特中的24個編碼比特,并且可以在該子幀的第二時隙中發送最終48個編碼比特中的其他24個編碼比特。因此,每個信息比特可以通過時隙邊界跳頻的方式享受分集。在一個方面,還可以針對在I3USCH中發送的信息(該信息包括,例如,諸如HARQ-ACK信息之類的控制信息)實現上述用于信道編碼的技術。3GPP TS36.212技術規范中設置了用于HARQ-ACK的信道編碼信息,故以引用方式將其并入本文。類似于上述圖5,信息比特可以被分割成兩個比特序列,每個比特序列被輸入到編碼器以生成兩組編碼比特。每組編碼比特被速率匹配到確定的比特數量,以生成兩個獨立的速率匹配的碼塊。這些獨立的速率匹配的碼塊可以由交織器進行交織。然而,可以按調制符號級執行交織,以在TOSCH中生成“棋盤(checker-board)”或交替模式。應當注意,要映射的調制符號的數量可能會例如根據PUSCH的頻譜效率發生變化。根據一個方面, 可以按“棋盤”或交替模式二者之一映射調制符號。根據第二方面,可以如同在第一實施例中那樣映射調制符號,但是,可以與速率匹配的碼塊輸入信息比特nMwlo-^/d大致成比例地分割調制符號,同時在分離的QAM符號中保持來自兩個獨立的速率匹配的碼塊的信息比特。根據第三方面,調制符號級交織可能會導致“棋盤”或交替模式。下文在用于多于11個比特的HARQ-ACK信息的信道編碼的文本提案(包括偽碼)中描述了與針對I3USCH上的調制的示例方面相關的另外細節。在TS36.212的相應的5.2.2.6節中定義了縮寫詞,故將其全部內容并入本文作為參考。用O0ACK O1ACK,…,OOACK-1Ack表示輸入到信道編碼塊的HARQ-ACK比特,其中,11
< OaCk ≤20是比特的數量。按如下萬式對比特序列O0ACK O1ACK,O2ACK,…,O[OACK/2]-1Ack和
O[OACK/2]ACK,O[OACK/2]+1ACK,O[OACK/2]+2ACK,...,OOACK-1ACK進燈編碼:
權利要求
1.一種用于無線通信的方法,包括: 將多個信息比特分割成第一組信息比特和第二組信息比特; 將所述第一組信息比特編碼成第一組編碼比特; 將所述第二組信息比特編碼成第二組編碼比特; 將所述第一組編碼比特和所述第二組編碼比特速率匹配到定義的比特數量,以生成第一組速率匹配的編碼比特和第二組速率匹配的編碼比特;以及 對所述第一組速率匹配的編碼比特和所述第二組速率匹配的編碼比特進行交織,以生成交織的編碼比特組。
2.根據權利要求1所述的方法,其中,對所述第一組信息比特進行編碼包括用塊碼對所述第一組信息比特進行編碼,并且其中,對所述第二組信息比特進行編碼包括用所述塊碼對所述第二組信息比特進行編碼。
3.根據權利要求2所述的方法,其中,所述塊碼包括(32,0)塊碼。
4.根據權利要求1所述的方法,還包括:在物理上行鏈路共享信道(PUSCH)上發送所述交織的編碼比特組。
5.根據權利要求4所述的方法,其中,用于對所述第一組編碼比特和所述第二組編碼比特進行速率匹配的所述定義的比特數量包括至少部分地基于所述PUSCH的頻譜效率的數量。
6.根據權利要求4的所述的方法,其中,交織包括級聯所述第一組編碼比特和所述第二組編碼比特。
7.根據權利要求1所述的方法,還包括:在物理上行鏈路控制信道(PUCCH)上發送所述交織的編碼比特組。
8.根據權利要求7所述的方法,其中,用于對所述第一組編碼比特和所述第二組編碼比特進行速率匹配的所述定義的比特數量為48個比特。
9.根據權利要求7所述的方法,其中,交織包括下述之一:比特級交織和符號級交織。
10.根據權利要求1所述的方法,還包括:提供與混合自動重傳請求(HARQ)-確認(ACK)信息相對應的所述多個信息比特。
11.一種計算機程序產品,包括其上記錄有程序代碼的非臨時性計算機可讀存儲介質,所述程序代碼包括: 用于將多個信息比特分割成第一組信息比特和第二組信息比特的程序代碼; 用于將所述第一組信息比特編碼成第一組編碼比特的程序代碼; 用于將所述第二組信息比特編碼成第二組編碼比特的程序代碼; 用于將所述第一組編碼比特和所述第二組編碼比特速率匹配到定義的比特數量的程序代碼;以及 用于對所述第一組編碼比特和所述第二組編碼比特進行交織,以生成交織的編碼比特組的程序代碼。
12.根據權利要求11所述的計算機程序產品,其中,所述用于對所述第一組信息比特進行編碼的程序代碼包括用于用塊碼對所述第一組信息比特進行編碼的程序代碼,并且其中,所述用于對第二組信息比特進行編碼的程序代碼包括用于用所述塊碼對所述第二組信息比特進行編碼的程序代碼。
13.根據權利要求11所述的計算機程序產品,其中,所述程序代碼還包括:用于在物理上行鏈路共享信道(PUSCH)上發送所述交織的編碼比特組的程序代碼。
14.根據權利要求13所述的計算機程序產品,其中,用于對所述第一組編碼比特和所述第二組編碼比特進行速率匹配的所述定義的比特數量包括至少部分地基于所述PUSCH的頻譜效率的數量。
15.根據權利要求11所述的計算機程序產品,其中,所述程序代碼還包括用于在物理上行鏈路控制信道(PUCCH)上發送所述交織的編碼比特組的程序代碼,其中,所述用于交織的程序代碼包括下述之一:用于比特級交織的程序代碼和用于符號級交織的程序代碼。
16.一種配置用于無線通信的裝置,包括: 耦合到存儲器的至少一個處理器,其中,所述至少一個處理器被配置為: 將多個信息比特分割成第一組信息比特和第二組信息比特; 將所述第一組信息比特編碼成第一組編碼比特; 將所述第二組信息比特編碼成第二組編碼比特; 將所述第一組編碼比特和所述第二組編碼比特速率匹配到定義的比特數量;以及 對所述第一組編碼比特和所述第二組編碼比特進行交織,以生成交織的編碼比特組。
17.根據權利要求16所述的裝置,其中,所述至少一個處理器還被配置為:在物理上行鏈路共享信道(PUSCH)上發送所述交織的編碼比特組。
18.根據權利要求17所述的裝置,其中,用于對所述第一組編碼比特和所述第二組編碼比特進行速率匹配的所述定義的比特數量包括至少部分地基于所述PUSCH的頻譜效率的數量。`
19.根據權利要求16所述的裝置,其中,所述至少一個處理器還被配置為:在物理上行鏈路控制信道(PUCCH)上發送所述交織的編碼比特組。
20.根據權利要求19所述的裝置,其中,所述至少一個處理器還被配置為進行下述之一:比特級交織和符號級交織。
21.一種用于無線通信的裝置,包括: 用于將多個信息比特分割成第一組信息比特和第二組信息比特的單元; 用于將所述第一組信息比特編碼成第一組編碼比特的單元; 用于將所述第二組信息比特編碼成第二組編碼比特的單元; 用于將所述第一組編碼比特和所述第二組編碼比特速率匹配到定義的比特數量,以生成第一組速率匹配的編碼比特和第二組速率匹配的編碼比特的單元;以及 用于對所述第一組速率匹配的編碼比特和所述第二組速率匹配的編碼比特進行交織,以生成交織的編碼比特組的單元。
22.根據權利要求21所述的裝置,其中,所述用于對所述第一組信息比特進行編碼的單元包括用于用塊碼對所述第一組信息比特進行編碼的單元,并且其中,所述用于對所述第二組信息比特進行編碼的單元包括用于用所述塊碼對所述第二組信息比特進行編碼的單元。
23.根據權利要求22所述的裝置,其中,所述塊碼包括(32,0)塊碼。
24.根據權利要求21所述的裝置,還包括:用于在物理上行鏈路共享信道(PUSCH)上發送所述交織的編碼比特組的單元。
25.根據權利要求24所述的裝置,其中,用于所述用于對所述第一組編碼比特和所述第二組編碼比特進行速率匹配的單元的所述定義的比特數量包括至少部分地基于所述PUSCH的頻譜效率的數量。
26.根據權利要求24所述的裝置,其中,所述用于交織的單元包括:用于級聯所述第一組編碼比特和所述第二組編碼比特的單元。
27.根據權利要求21所述的裝置,還包括:用于在物理上行鏈路控制信道(PUCCH)上發送所述交織的編碼比特組的單元。
28.根據權利 要求27所述的裝置,其中,用于對所述第一組編碼比特和所述第二組編碼比特進行速率匹配的所述定義的比特數量為48個比特。
29.根據權利要求27所述的裝置,其中,所述用于交織的單元包括下述之一:用于比特級交織的單元和用于符號級交織的單元。
30.根據權利要求21所述的裝置,還包括:用于提供與混合自動重傳請求(HARQ)-確認(ACK)信息相對應的所述多個信息比特的單元。
全文摘要
本文公開了包括將信息比特分割成第一組信息比特和第二組信息比特的無線上行鏈路通信。將第一組信息比特編碼成第一組編碼比特,而將第二組信息比特編碼成第二組編碼比特。將第一組編碼比特和第二組編碼比特速率匹配到定義的比特數量,從而生成第一組速率匹配的編碼比特和第二組速率匹配的編碼比特。使用各種交織方法對第一組速率匹配的編碼比特和第二組速率匹配的編碼比特進行交織,以生成交織的編碼比特組。
文檔編號H04L1/16GK103155469SQ201180049169
公開日2013年6月12日 申請日期2011年10月4日 優先權日2010年10月4日
發明者X·羅, J·蒙托霍, W·陳, P·加爾 申請人:高通股份有限公司