專利名稱:超高速數字用戶回路的混合電路的制作方法
技術領域:
本發明涉及一種混合電路,特別涉及一種超高速數字用戶回路(Very High DataRate DSL)中用于阻隔芯片接口電路所傳送與接收的上行訊號與下行訊號的噪聲的混合電路。
背景技術:
現有技術中,隨著網絡的普及與使用者對頻寬的需求,一種更為先進的DSL規格VDSL(Very-High-Speed Digital Subscriber Lines)將使傳輸的速度大幅提升。VDSL 系統的傳輸速度超過ADSL相當多,可達到50Mb/s。此外,該VDSL由混合單元、數字訊號處理單元、數字模擬前端單元、線性驅動單元與混合電路等所組成。其中,該混合單元又具有雙向傳送單元與變壓單元,該雙向傳送單元與該變壓單元的數目關系到VDSL傳輸時所需的 通道數。然而,對于大型的VDSL設備而言,不可能僅只利用單通道用于上行/下行訊號的傳輸,其往往具有復數組的通道以進行該上行/下行訊號的傳輸,但在有限的電路板布局空間下,雙向傳送單元能簡化電路布局以縮小電路在電路板上占用的面積,甚至進而供更多雙向傳送單元的布局即顯得十分重要。如圖4所示,其為現有技術的超高速數字用戶回路的混合電路的布局示意圖。圖4是以4通道CH1-CH4的超高速數字用戶回路為例,在印刷電路板18’上包含四個混合電路2’與芯片接口電路6。該四個混合電路2’則各包含雙向傳送單元8、變壓模塊10、直流隔離電容12’、接收單元14與傳送單元16。傳統的設計中,由于混合電路中的雙向傳送單元需要串接二個電容12’以連接對應的雙向傳送單元8’,而電容12’的數量即會影響到印刷電路板18’上所需的電路布局面積大小。故需要改善現有技術無法有效地降低電路布局空間的缺陷。
發明內容
本發明的目的是提供一種高速數字用戶回路的混合電路,可達到降低制造成本與縮小電路布局占用面積的功效。為達上述目的,本發明的混合電路用于阻隔來自超高速數字用戶回路中的芯片接口電路在傳送與接收上行訊號與下行訊號時的噪聲,該混合電路包含雙向傳送單元,具有兩個傳輸端用于分別傳輸該上行(upstream)訊號與該下行(downstream)訊號;變壓模塊,具有第一變壓單元與第二變壓單元,且該第一變壓單元與該第二變壓單元各具有初級線圈與次級線圈,而每一個初級線圈與每一個次級線圈又分別地具有兩個連接端子,又每一個初級線圈的一個連接端子分別與該雙向傳送單元的傳輸端對應連接;直流隔離電容,串接于該第一變壓單元的該初級線圈的另一連接端子與該第二變壓單元的該初級線圈的另一連接端子之間;接收單元,與該第一變壓單元及該第二變壓單元的次級線圈的連接端子分別地連接,用以傳輸該上行訊號;以及傳送單元,與該第一變壓單元及該第二變壓單元的次級線圈的連接端子分別地連接,用以傳輸該下行訊號。在一實施例中,該直流隔離電容可為雙排標準封裝(Dual in-line package)型態,此外,該直流隔離電容的電容值還可為27奈法拉(nf)。本發明的超高速數字用戶回路的混合電路提供直流隔離電容以串接變壓模塊中的復數初級線圈。與現有技術相較,本發明所提供的超高速數字用戶回路的混合電路提供更為簡化的電路布局設計,使得通過本發明可解決現有技術中因復雜電路的設計,所造成使用者在進行電路布局設計時的困難度與復雜度。此外,本發明亦能避免現有電路因復雜度的提高而增加電路制作成本,以及本發明還能減少印刷電路板上所需占用的面積。
圖I是本發明超高速數字用戶回路的混合電路在第一實施例中的方塊示意圖; 圖2是說明超聞速數字用戶回路的混合電路在第一實施例中的布局不意圖;圖3是本發明超高速數字用戶回路的混合電路在第二實施例中的方塊示意圖;以及圖4是現有技術的超高速數字用戶回路的混合電路的布局示意圖。主要組件符號說明2、2’、2”混合電路4超高速數字用戶回路6芯片接口電路8雙向傳送單元82,84傳輸端10變壓模塊102第一變壓單元1022、1042初級線圈1024U044次級線圈104第二變壓單元12、12’直流隔離電容14接收單元16傳送單元18印刷電路板20線性驅動單元22高通濾波單元US上行訊號DS下行訊號a-h連接端子CH1-CH4通道
具體實施方式
為充分了解本發明的目的、特征及功效,現借由下述具體的實施例,并配合所附的圖式,對本發明做一詳細說明,說明如后參考圖1,是本發明超高速數字用戶回路的混合電路在第一實施例中的方塊示意圖。在圖I中,該超高速數字用戶回路4中的混合電路2用于阻隔來自芯片接口電路6 (例如數字/模擬轉換接口與模擬前端等電路)的噪聲以使該上行訊號US及該下行訊號DS可不受噪聲干擾地被正確傳輸。該混合電路2包含雙向傳送單元8、變壓模塊10、直流隔離電容12、接收單元14與傳送單元16。其中,該雙向傳送單元8具有兩個傳輸端82、84,且該雙向傳送單元8供該上行訊號US與該下行訊號DS傳輸用,以及該雙向傳送單元8接收模擬的該上行訊號US與該下行訊號DS。其中,如圖I所示,在實施例中該傳輸端82可用來接收傳輸自變壓模塊10的上行訊號US ;而該傳輸端84可用來接收外部輸入的下行訊號DS。混合電路2分離接收單元14的上行訊號US與傳送單元16的下行訊號DS,以使超高速數字用戶回路4的混合電路2實現全雙工網絡傳輸,例如接收單元14接收來自該芯 片接口電路6的該上行訊號US,并通過該混合電路2的該傳輸單元8傳送至該超高速數字用戶回路4的外部;以及,該傳輸單元8接收外部的該下行訊號DS,并通過該混合電路2的該傳送單元16傳送至該芯片接口電路6。其中,該混合電路2抑制該上行訊號US進入該傳送單元16,以及抑制該下行訊號DS進入該接收單元14。該變壓模塊10具有第一變壓單元102與第二變壓單元104,且該第一變壓單元102與該第二變壓單元104分別地具有初級線圈1022、1042與次級線圈1024、1044,而該初級線圈1022、1042與該次級線圈1024、1044又分別地具有兩個連接端子a_h。如圖I所示,該初級線圈1022的連接端子a與該傳輸端82連接,初級線圈1042的連接端子d與該傳輸端84連接。在此,該初級線圈1022的該連接端子a與該傳輸端82連接;以及該初級線圈1042的該連接端子d與該傳輸端84連接。該直流隔離電容12連接該第一變壓單元102的該初級線圈1022的連接端子b,以及連接該第二變壓單元104的該初級線圈1024的連接端子C。其中,該直流隔離電容12可為雙排標準封裝(Dual in-line package)型態。再者,在本發明實施例中的架構下,該直流隔離電容12的電容值較佳可為27奈法拉(nf),舉例來說,27(nf)的直流隔離電容12可與型號為VINAX-M V2的8信道超高速數字用戶回路(VDSL)的芯片組來搭配使用。該接收單元14分別地連接該第一變壓單元102的該次級線圈1024的連接端子e-f,以及連接該第二變壓單元104的該次級線圈1044的連接端子g_h,該接收單元14提供芯片接口電路6與變壓模塊10間的上行訊號US的傳輸路徑。傳送單元16分別地連接該第一變壓單元102的該次級線圈1024的連接端子e_f與該第二變壓單元104的該次級線圈1044的連接端子g_h,該傳送單元16提供芯片接口電路6與變壓模塊10間的下行訊號DS的傳輸路徑。參考圖2,是說明超高速數字用戶回路的混合電路在第一實施例中的布局示意圖。在圖2中,是以4通道CH1-CH4的超高速數字用戶回路為例來做說明。其中,該4通道分別地對應一個混合電路,每個混合電路2布局在印刷電路板18上,每個混合電路2各包含雙向傳送單元8、變壓模塊10、直流隔離電容12、接收單元14與傳送單元16。相較于圖4的現有技術中的混合電路2’,本實施例可減少電路布局所需的面積。
參考圖3,是本發明超高速數字用戶回路的混合電路在第二實施例中的方塊示意圖。第二實施例相較于前述第一實施例的不同處在于該混合電路2”還可包含線性驅動(line driver)單元20與高通濾波(high pass filter)單元22。其中,該線性驅動單元20串接于該接收單元14與該變壓模塊10之間,用于避免該上行訊號US產生失真,以及維持該上行訊號US的可靠度;以及,高通濾波單元22串接于該傳送單元16與該變壓模塊10之間,用于濾除該下行訊號DS中低頻的噪聲。各實施例中的超高速數字用戶回路的混合電路提供直流隔離電容以同時連接變壓模塊中的復數初級線圈。其中,該直流隔離電容可阻隔在該超高速數字用戶回路中的直流電,以避免該直流電通過該雙向傳送單元影響上行訊號或下行訊號。與現有技術相較,本發明實施例中所提供的超高速數字用戶回路的混合電路提供更為簡化的電路布局設計,使得通過本發明可解決現有技術中因復雜電路的設計,所造成使用者在進行電路布局設計時的困難度與復雜度。此外,本發明實施例還可縮小電路板上所需的占用面積。
本發明在上文中已以較佳實施例公開,然熟悉本領域的技術人員應理解的是,該實施例僅用于描繪本發明,而不應解讀為限制本發明的范圍。應注意的是,所有與該實施例等效的變化與置換,均應設為涵蓋在本發明的范疇內。因此,本發明的保護范圍當以下文的權利要求所界定者為準。
權利要求
1.一種超高速數字用戶回路的混合電路,用于阻隔超高速數字用戶回路的芯片接口電路在傳送與接收上行訊號與下行訊號時的噪聲,其特征在于,該混合電路包含 雙向傳送單元,具有兩個傳輸端用于分別傳輸該上行訊號與該下行訊號; 變壓模塊,具有第一變壓單元與第二變壓單元,且該第一變壓單元與該第二變壓單元各具有初級線圈與次級線圈,而每一個初級線圈與每一個次級線圈又分別地具有兩個連接端子,又每一個初級線圈的一個連接端子分別與該雙向傳送單元的傳輸端對應連接; 直流隔離電容,串接于該第一變壓單元的該初級線圈的另一連接端子與該第二變壓單元的該初級線圈的另一連接端子之間; 接收單元,與該第一變壓單元及該第二變壓單元的次級線圈的連接端子分別地連接,用以傳輸該上行訊號;以及 傳送單元,與該第一變壓單元及該第二變壓單元的次級線圈的連接端子分別地連接,用以傳輸該下行訊號。
2.如權利要求I所述的混合電路,其特征在于,該直流隔離電容為雙排標準封裝(Dualin-line package)型態。
3.如權利要求2所述的混合電路,其特征在于,該直流隔離電容的電容值為27奈法拉(nf)。
4.如權利要求I所述的混合電路,其特征在于,還包含 線性驅動單元,串接于該接收單元與該變壓模塊之間;以及 高通濾波單元,串接于該傳送單元與該變壓模塊之間。
全文摘要
一種超高速數字用戶回路(VDSL)的混合電路用于阻隔噪聲,其包含雙向傳送單元、變壓模塊、直流隔離電容、接收單元與傳送單元。其中,該變壓模塊用于阻隔在該雙向傳送單元進行傳輸該上行訊號與該下行訊號時的噪聲,而該變壓模塊包含第一變壓單元與第二變壓單元,該第一變壓單元與該第二變壓單元的初級線圈之間串接一直流隔離電容,用以使得該超高速數字用戶回路中的直流電不會影響該上行訊號與該下行訊號的傳輸。藉此,本發明提供的簡化型的混合電路可簡化該超高速數字用戶回路的電路設計,達到節省電子組件成本與縮小電路布局所需占用面積等的功效。
文檔編號H04B3/26GK102790629SQ201110161049
公開日2012年11月21日 申請日期2011年6月9日 優先權日2011年5月18日
發明者溫翔圣, 謝青峰 申請人:亞旭電腦股份有限公司