專利名稱:便于機頂盒使用的jtag接口的制作方法
技術領域:
便于機頂盒使用的JTAG接口
技術領域:
本實用新型是關于數字電視設備領域,特別是一種JTAG接口。背景技術:
目前,隨著電子技術的成熟與推廣,在許多消費類電子產品(如機頂盒)的調試和 應用中都會使用到JTAG接口 ,進行芯片的調試和在線編程。 JTAG JTAG(Joint Test Action Group,聯合測試行動小組)是一種國際標準測試 協議(IEEE 1149. l兼容),主要用于芯片內部測試。現在多數的高級器件都支持JTAG協 議,如DSP、 FPGA器件等。通過JTAG接口 ,可對芯片內部的所有部件進行訪問,因而是開發 調試嵌入式系統的一種簡潔高效的手段。JTAG最初是用來對芯片進行測試的,基本原理是 在器件內部定義一個TAP (Test Access Port,測試訪問口 )通過專用的JTAG測試工具對內 部節點進行測試。JTAG測試允許多個器件通過JTAG接口串聯在一起,形成一個JTAG鏈,能 實現對各個器件分別測試。現在,JTAG接口還常用于實現ISP(In-System Programming,在 線系統編程),對FLASH等器件進行編程。 目前JTAG接口的連接有兩種標準,即14針接口和20針接口,其定義分別如圖1 及圖2所示。從簡單講JTAG原理是TAP控制器控制輸入輸出,其連接方式及各個引腳的定 義如下。 Test Clock Input (TCK):測試時鐘引腳,TCK在IEEE 1149. 1標準里是強制要求 的。TCK為TAP的操作提供了一個獨立的、基本的時鐘信號,TAP的所有操作都是通過這個 時鐘信號來驅動的。 Test Mode Selection Input (TMS):模式選擇引腳,TMS信號在TCK的上升沿有效。 TMS在IEEE 1149. l標準里是強制要求的。TMS信號用來控制TAP狀態機的轉換。通過TMS 信號,可以控制TAP在不同的狀態間相互轉換。 Test Data Input (TDI):數據輸入引腳,TDI在IEEE 1149. 1標準里是強制要求 的。TDI是數據輸入的接口。所有要輸入到特定寄存器的數據都是通過TDI接口一位一位 串行輸入的(由TCK驅動)。 Test Data Output (TDO):數據輸出引腳,TDO在IEEE 1149. 1標準里是強制要求 的。TDO是數據輸出的接口。所有要從特定的寄存器中輸出的數據都是通過TDO接口一位 一位串行輸出的(由TCK驅動)。 Test Reset Input (nTRST):復位引腳,這個信號接口在IEEE 1149. 1標準里是可 選的,并不是強制要求的。nTRST可以用來對TAP Controller進行復位(初始化)。因為 通過TMS也可以對TAP Controll進行復位(初始化),所以該項不是必選的。不過在機頂 盒上為了調試方便,該項通常保留。 Vref :接口信號電平參考電壓引腳,接口信號電平參考電壓一般直接連接 Vsupply。這個可以用來確定主芯片的JTAG接口使用的邏輯電平(比如3. 3V還是5.0V。) 因為機頂盒上一般都有固定的電源,如我公司使用板上3. 3V電源,所以該項也可省略。[0011] Return Test Clock(RTCK):時鐘返回引腳,可選項,由目標端反饋給仿真器的時 鐘信號,用來同步TCK信號的產生,不使用時直接接地。該項可省略。 System Reset (nRESET):系統復位引腳,可選項,與目標板上的系統復位信號相 連,可以直接對目標系統復位。同時可以檢測目標系統的復位情況,為了防止誤觸發應在目 標端加上適當的上拉電阻。 VCC:電源引腳; GND:信號地引腳; NC(No Connect):懸空引腳。 實際應用中,JTAG調試時實際只需用到TDI、 TD0、 TMS、 TCK等四線,分別為數據輸 入,數據輸出,模式選擇和時鐘。對于成本競爭激烈的消費類電子產品行業來說,使用14線 或20線的JTAG接口都造成了資源的浪費,提高了產品維護的復雜度及成本,使產品喪失在 市場上的競爭力。 因此,現有技術需要改進。
實用新型內容
本實用新型所要解決的技術問題在于提供一種節約了資源和成本的便于機頂盒 使用的JTAG接口。 本實用新型是通過以下技術方案解決上述技術問題的一種便于機頂盒使用的 JTAG接口,包括下述IO個引腳 引腳1 : nTRST ,復位引腳; 引腳2、引腳4、引腳6、引腳8、引腳10 :5個GND,信號地引腳; 引腳3 :TDO,數據輸出引腳; 引腳5 :TDI,數據輸入引腳; 引腳7 : TMS ,模式選擇引腳; 引腳9 :TCK,測試時鐘引腳。 本實用新型的優點在于優化了 JTAG接口電路的復雜度,減少了接口的板上面積 和排線線數,降低了產品使用和維護的復雜度,節約了資源和成本,同時性能保持不變。
下面參照附圖結合實施例對本實用新型作進一步的描述。 圖1是現有14針的JTAG接口的結構圖。 圖2是現有20針的JTAG接口的結構圖。 圖3是本實用新型便于機頂盒使用的JTAG接口結構圖。
具體實施方式
為了降低成本,本實用新型便于機頂盒使用的JTAG接口除去了多余的引腳,做成 最簡的10針電路,如圖3所示,所述便于機頂盒使用的JTAG接口包括下述10個引腳 引展P 1 :Test Reset Input (nTRST),復位引展卩; 引腳2、引腳4、引腳6、引腳8、引腳10 :5個GND(信號地)引腳;[0034] 引腳3 :TD0(Test Data Output),數據輸出引腳; 引腳5:TDI(Test Data Input),數據輸入引腳; 弓|腳7 :TMS(Test Mode Selection Input),模式選擇引腳; 引腳9:TCK(Test Clock Input),測試時鐘引腳。 由于JTAG接口經常使用排線連接,為了增強抗干擾能力,在每條信號線間加上地 線防止信號串擾。所以此優化并不影響接口性能。 應當理解的是,對本領域普通技術人員來說,可以根據上述說明加以改進或變化, 而所有這些改進和變換都應屬于本使用新型所附權利要求的保護范圍。
權利要求一種便于機頂盒使用的JTAG接口,其特征在于所述便于機頂盒使用的JTAG接口包括下述10個引腳引腳1nTRST,復位引腳;引腳2、引腳4、引腳6、引腳8、引腳105個GND,信號地引腳;引腳3TDO,數據輸出引腳;引腳5TDI,數據輸入引腳;引腳7TMS,模式選擇引腳;引腳9TCK,測試時鐘引腳。
專利摘要一種便于機頂盒使用的JTAG接口,包括下述10個引腳引腳1nTRST,復位引腳;引腳2、引腳4、引腳6、引腳8、引腳105個GND,信號地引腳;引腳3TDO,數據輸出引腳;引腳5TDI,數據輸入引腳;引腳7TMS,模式選擇引腳;引腳9TCK,測試時鐘引腳。本實用新型的優點在于優化了JTAG接口電路的復雜度,減少了接口的板上面積和排線線數,降低了產品使用和維護的復雜度,節約了資源和成本,同時性能保持不變。
文檔編號H04N5/00GK201528377SQ200920183139
公開日2010年7月14日 申請日期2009年9月29日 優先權日2009年9月29日
發明者林旭 申請人:福建新大陸通信科技有限公司