專利名稱:同相-正交失配校準和方法
技術領域:
本發明涉及通信收發器,且更明確地說,涉及用于校正通信收發器中的同相(I) 混頻器與正交(Q)混頻器之間的失配的技術。
背景技術:
在通信發射器中,可將信息調制成被稱為同相(I)和正交(Q)載波的正交信號以 形成I和Q信道。在接收器處,可解調所述I和Q信道以恢復所關注信息。通常,提供混頻 器以調制或解調每一信道,即,用于I信道的I混頻器,和用于Q信道的Q混頻器。信息的準確發射和接收要求I和Q信道在通信鏈路上保持相互正交。實際上,在 發射器或接收器處I信道與Q信道(例如,I信道的混頻器與Q信道的混頻器)之間的失配 引起I信道與Q信道之間的相關,從而使來自I信道的信息“滲”入Q信道中且反之亦然。 此導致信息信號的惡化。將需要提供用于減少I信道與Q信道之間的失配的技術。
發明內容
本發明的一方面提供一種設備,其包含同相(I)信號路徑和正交(Q)信號路徑, 所述I信號路徑具有至少一個I偏電壓或I偏電流,且所述Q信號路徑具有至少一個對應 的Q偏電壓或Q偏電流;以及偏移校準控制件,其用于控制所述I偏電壓、I偏電流、Q偏電 壓或Q偏電流中的至少一者,使得所述I偏電壓或所述I偏電流中的至少一者具有不同于 所述Q偏電壓或所述Q偏電流中的對應一者的值。本發明的另一方面提供用于減少通信設備中的同相(I)信號路徑與正交(Q)信號 路徑之間的失配的方法,所述方法包含在用于所述I信號路徑的元件的偏壓與用于所述Q 信號路徑的元件的偏壓之間施加偏移。本發明的又一方面提供一種設備,其包含同相(I)信號路徑和正交(Q)信號路 徑;以及用于在用于所述I信號路徑的元件的偏壓與用于所述Q信號路徑的元件的偏壓之 間施加偏移的裝置。本發明的又一方面提供用于規定在通信設備中將被施加于I信號路徑的元件與 對應的Q信號路徑的元件之間的偏移的計算機程序產品,所述產品包含計算機可讀媒體, 所述計算機可讀媒體包含用于致使計算機測量分別耦合到所述I和Q信號路徑的輸出的 I和Q輸入信號的代碼;以及用于致使計算機基于所述測得的I和Q輸入信號來調整所述 所施加的偏移的代碼。
7
本發明的又一方面提供一種用于將兩個以數字方式規定的電壓轉換成兩個模擬 電壓的設備,所述兩個以數字方式規定的電壓包含第一數字信號和第二數字信號,所述兩 個模擬電壓產生于第一輸出節點和第二輸出節點處,轉換模塊包含電壓數/模轉換器,其 用于將所述第一數字信號轉換成第一模擬電壓;單向電流數/模轉換器,其用于在電流節 點處將所述第二數字信號轉換成第二模擬電流;第一組開關,其在所述開關接通時經由所 述第一輸出節點和電阻將所述第一模擬電壓耦合到所述電流節點;以及第二組開關,其在 所述開關接通時經由所述第二輸出節點和電阻將所述第一模擬電壓耦合到所述電流節點。
圖1描繪用于通信系統的現有技術接收器的示范性實施例。圖2描繪圖1中所展示的接收器的示范性實施例,其中額外偏移校準控制件200 產生用以偏置I混頻器Iio的一個控制電壓或一組控制電壓VI和用以偏置Q混頻器120 的一個控制電壓或一組控制電壓VQ。圖3A描繪圖2中所展示的I混頻器110的示范性實施例,其中施加控制電壓VI 以偏置晶體管M1、M2、M3、M4的柵極。圖3B描繪圖2的接收器的示范性實施例,其中偏移校準控制件200產生電壓VI =Vgatel,其被作為Vgate供應到I混頻器110的晶體管的柵極,如參看圖3A所描述。圖3C描繪圖2中所展示的I混頻器110的替代示范性實施例,其中施加控制電壓 VI以偏置晶體管機^2、10^4的襯底(或整體)。圖3D描繪圖2的接收器的示范性實施例,其中偏移校準控制件200產生電壓VI =Vbulkl以偏置I混頻器110的晶體管的整體,如參看圖3C所描述。圖4描繪可根據本發明的技術而配置的用于I信道的有源混頻器的示范性實施 例。圖5A描繪直接轉換接收器,其中全差動跨阻抗放大器(TIA)ITIA 510和QTIA 520 分別耦合到I混頻器110和Q混頻器120。圖5B描繪用于直接轉換接收器的基于電壓的架構,其中跨阻抗(Gm)級在每一混 頻器前面,其后為電壓放大(Av)級。圖5C描繪用于圖5B的架構的示范性電路的一部分,其中圖5B的Gm級550經實 施為具有電阻性負載RL的簡單差動對。圖5D描繪其中可直接控制Gm級輸出的共模偏電壓的方案。圖6描繪示范性實施例,其中將單獨的柵極偏電壓VgateIl和VgateI2提供到I 混頻器,且將單獨的柵極偏電壓VgateQl和VgateQ2提供到Q混頻器。圖6A描繪一般化的混頻器校準控制件600,其可調整I混頻器與Q混頻器之間的 凈偏移和每一混頻器的差動對中的晶體管M1、M4與M2、M3之間的偏移兩者。圖7描繪直接轉換接收器的示范性實施例,其中使每一混頻器的柵極偏電壓、襯 底偏電壓和共模參考電壓均可由偏移校準控制件200調整。圖8描繪根據本發明的收發器設備的示范性實施例,其中將ADC_I 150和ADC_ Q160的數字輸出信號I和Q供應到基帶處理器800。圖9描繪由偏移校準控制件200實施的用于校準偏電壓VI和VQ以最小化由基帶
8處理器800測得的RSB的算法的示范性實施例。圖10描繪示范性實施例,其中應用本文中所揭示的技術以對發射器設備中的I-Q 失配進行校正。圖11展示利用雙向電流數/模轉換器(DAC)來產生電壓VI和VQ的電壓和電壓 偏移產生器的示范性實施例。圖12描繪利用單向電流DAC的電壓和電壓偏移產生器的示范性實施例。
具體實施例方式下文中結合附圖而闡述的詳細描述意欲作為對本發明的示范性實施例的描述,且 并不意欲僅表示可實踐本發明的示范性實施例。整個此描述中所使用的術語“示范性”意 味著“用作實例、例子或說明”,且應不必將其解釋為優選的或優于其它示范性實施例。詳細 描述包括為提供對本發明的示范性實施例的透徹理解的目的的特定細節。所屬領域的技術 人員將明白,可在無這些特定細節的情況下實踐本發明的示范性實施例。在一些例子中,為 避免使本文中所呈現的示范性實施例的新穎性模糊不清,以框圖形式展示眾所周知的結構 和裝置。在本說明書和權利要求書中,應理解,當一元件被稱為“連接”或“耦合”到另一元 件時,其可直接連接或耦合到另一元件,或者可存在介入元件。相比而言,當一元件被稱為 “直接連接到”或“直接耦合到”另一元件時,不存在介入元件。圖1描繪用于通信系統的現有技術接收器的示范性實施例。在圖1中,將差動RF 輸入信號RF_INp/RF_INn提供到低噪聲放大器(LNA) 100,所述LNA 100放大所述輸入信號 以產生差動RF信號RFp/RFn。將RFp/RFn提供到I混頻器110和Q混頻器120。I混頻器 110將RFp/RFn與差動同相本機振蕩器信號L0_Ip/L0_In混合,而Q混頻器120將RFp/RFn 與差動正交本機振蕩器信號L0_Qp/L0_Qn混合。將混頻器110、120的輸出分別提供到低通 濾波器130、140,且隨后由模擬數字轉換器150、160將其數字化以產生數字輸出I和Q。應注意,圖1中描繪的接收器為直接轉換接收器,即,所接收的RF信號由混頻器 110、120直接轉換到基帶。所屬領域的技術人員將認識到,本文中所揭示的技術可易于應用 于具有非零中頻(IF)的接收器。預期所述示范性實施例在本發明的范圍內。應注意,圖1中所描繪的特定接收器架構可被視為具有兩個信號路徑包括I混頻 器 110、LPF_I 130、ADC_I 150 的 I 信號路徑,和包括 Q 混頻器 120、LPF_Q 140、ADC_Q160 的Q信號路徑。除非另有說明,否則所屬領域的技術人員將認識到,參考(I或Q)信號路徑 或信道中的一者所作的注釋一般可應用于其它信號路徑或信道。所屬領域的技術人員將認識到,I信號路徑或Q信號路徑可包括比圖1的代表性 架構中所展示的元件少或多的元件。舉例來說,除了所展示的元件之外,I或Q信號路徑還 可包括濾波器、放大器、跨阻抗(Gm)塊。預期本文中所揭示的技術可由所屬領域的技術人 員類似地應用于未明確描述的其它此類元件。所屬領域的技術人員還將認識到,I和Q信 號路徑可存在于發射器架構以及接收器架構中,且本發明的技術還可對應地應用于發射器 架構。在圖1中,I本機振蕩器信號L0_I與Q本機振蕩器信號L0_Q經設計成彼此90度 異相,而I混頻器110與Q混頻器120經設計成具有相同增益響應。實際上,L0_I與L0_Q
9之間的相位差可偏離90度,且I混頻器110的增益與Q混頻器120的增益可能失配。這些 因素以及I信號路徑與Q信號路徑之間的其它不平衡可統稱為“I-Q失配”。I-Q失配可導 致經解調的信息信號的不合意惡化。根據本發明的一方面,提供用以通過在用以偏置I和Q信號路徑的對應電壓之間 施加偏移而減少I-Q失配的技術。圖2描繪圖1中所展示的接收器的示范性實施例,其中額外偏移校準控制件200 產生用以偏置I混頻器Iio的一個控制電壓或一組控制電壓VI和用以偏置Q混頻器120 的一個控制電壓或一組控制電壓VQ。所屬領域的技術人員將認識到,本文中所揭示的技術 可易于修改以等效地提供用于I或Q混頻器的固定(不可調整)的偏電壓或一組偏電壓和 用于另一混頻器的可變(可調整)的偏電壓。預期所述示范性實施例在本發明的范圍內。雖然VI和VQ經展示為被施加到圖2中的I和Q混頻器,但所屬領域的技術人員 將認識到,根據本文隨后所描述的原理,可將所述偏電壓施加到例如Gm塊和/或跨阻抗放 大器塊等其它元件。所屬領域的技術人員將認識到,可將所述偏電壓中的偏移施加到任一 信號路徑中的引起所述信號路徑的凈增益(例如,振幅或相位)的任何元件。預期所述示 范性實施例在本發明的范圍內。圖3A描繪圖2中所展示的I混頻器110的示范性實施例,其中施加控制電壓VI 以偏置晶體管Ml、M2、M3、M4的柵極。在圖3A中,差動同相本機振蕩器信號L0_Ip/L0_In 經由耦合電容器Cl和C2而AC耦合到晶體管Ml、M2、M3、M4的柵極。將控制電壓VI設定 為柵極偏電壓Vgate,經由電阻器Rl和R2將所述柵極偏電壓Vgate施加到晶體管Ml、M2、 M3、M4的柵極。差動信號RFp/RFn的RFp和RFn分別AC耦合到差動對M1/M2和M3/M4的 源極。在操作期間,差動輸出電流Ioutp/Ioutn含有與LO信號與RF信號的混合積成比例 的信號分量。應注意,所屬領域的技術人員將認識到,可類似地應用圖3A中所描繪的示范性實 施例以使用控制電壓VQ來偏置Q混頻器(未圖示)中的晶體管的對應柵極。圖3B描繪圖2的接收器的示范性實施例,其中偏移校準控制件200產生電壓VI =Vgatel,其被作為Vgate供應到I混頻器110的晶體管的柵極,如參看圖3A所描述。偏 移校準控制件200還產生供應到Q混頻器120的電壓VQ = Vgate2,使用所述電壓來偏置與 圖3A中所展示的I混頻器類似地實施的Q混頻器中的晶體管的對應柵極。通過在電壓VI 與VQ之間引入有意偏移,可校正I信號路徑與Q信號路徑之間的失配。圖3C描繪圖2中所展示的I混頻器110的替代示范性實施例,其中施加控制電壓 VI以偏置晶體管M1、M2、M3、M4的襯底(或整體)。在圖3C中,根據本文中先前揭示的原 理,晶體管Ml、M2、M3、M4的柵極偏置可為固定的,或還可使其可變。應注意,為簡單起見, 圖3C中已省略晶體管的柵極偏置細節。應注意,所屬領域的技術人員將認識到,可類似地應用圖3C中所描繪的示范性實 施例以使用控制電壓VQ來偏置Q混頻器(未圖示)中的晶體管的對應整體。圖3D描繪圖2的接收器的示范性實施例,其中偏移校準控制件200產生電壓VI =VbUlkl以偏置I混頻器110的晶體管的整體,如參看圖3C所描述。偏移校準控制件200 還產生供應到Q混頻器120的電壓VQ = Vbulk2,使用所述電壓來偏置與圖3C中所展示的 混頻器類似地實施的Q混頻器中的晶體管的對應整體。通過在電壓Vbulkl與Vbulk2之間
10引入有意偏移,可校正I信號路徑與Q信號路徑之間的失配。所屬領域的技術人員將了解,由于I信道混頻器的整體電壓應不同于Q信道混頻 器的整體電壓,所以圖3D中所描繪的技術要求I信道混頻器的晶體管(Ml、M2、M3、M4)位 于不同于Q信道混頻器的對應晶體管的阱中。此在具有深N阱選項的RF處理技術中可為 可能的。所屬領域的技術人員還將認識到,參考圖3A和圖3C中所展示的無源混頻器而描 述的技術還可應用于有源混頻器拓撲。預期所述示范性實施例在本發明的范圍內。舉例來說,圖4描繪可根據本發明的技術而配置的用于I信道的有源混頻器的示 范性實施例。在圖4中,晶體管M5和M6分別將偏電流提供到有源混頻器的差動對Ml、M2 和M3、M4。如參看圖3A所描述,可使施加到圖4的晶體管Ml、M2、M3、M4的柵極偏壓VI相 對于施加到Q混頻器(未圖示)的柵極偏壓VQ而偏移,以對I-Q不平衡進行校正。如參看 圖3C所描述,還可使晶體管的整體偏置(未圖示)可調整。在一示范性實施例中,偏移校準控制件200可產生施加到偏置晶體管M5、M6的柵 極偏壓VBIASI,所述柵極偏壓VBIASI相對于施加到Q混頻器(未圖示)的對應偏置晶體管 的對應柵極偏壓VBIASQ而偏移,以對I-Q不平衡進行校正。在又一示范性實施例中,RF信 號RF_p/RF_n可AC耦合到晶體管M5、M6的柵極,而不是如圖4中所展示耦合到M5、M6的漏 極。預期所述示范性實施例在本發明的范圍內。所屬領域的技術人員可易于導出用于有源或無源混頻器的替代電路拓撲,且應用 本發明的原理來偏置具有相對于Q混頻器元件的偏移的I混頻器元件。預期所述示范性實 施例在本發明的范圍內。圖5A描繪直接轉換接收器,其中如果混頻器具有電流輸出,則全差動跨阻抗放大 器(TIA) ITIA 510和QTIA 520分別耦合到I混頻器110和Q混頻器120。TIA將所述混頻 器的差動輸出電流轉換成差動電壓。每一 TIA具備一輸入,所述輸入用于接收用于為全差 動TIA的共模反饋(CMFB)電路設定參考電壓的電壓VCMl或VCM2。所屬領域的技術人員 將認識到,CMFB電路經設計以驅動每一 TIA的共模電壓輸出,使其接近由參考電壓VCMl或 VCM2設定的電平。在一示范性實施例中,由偏移校準控制件200在施加到ITIA 510的共模電壓VCMl 與施加到QTIA 520的共模電壓VCM2之間引入偏移。由偏移校準控制件200產生的電壓VI 和VQ可對應于電壓VCMl或VCM2。通過在電壓VCMl與VCM2之間引入有意偏移,可校正I 信道與Q信道之間的失配。所屬領域的技術人員將認識到,根據本發明,可通常在存在于I和Q信道中的任何 對應的共模偏電壓之間引入偏移。舉例來說,圖5B描繪用于直接轉換接收器的基于電壓的 架構,其中跨阻抗(Gm)級在每一混頻器前面,其后為電壓放大(Av)級。圖5C描繪用于圖 5B的架構的示范性電路的一部分,其中圖5B的Gm級550、560經實施為具有電阻性負載RL 的簡單差動對。所屬領域的技術人員將認識到,圖5C中的Gm級550、560的差動輸出的共 模電壓可由若干因數中的任一者控制,所述因數包括電阻值RL、晶體管M1、M2的大小和/或 偏電流Ib的值。根據本發明,可在接收器的I信道與Q信道之間在這些因數中的任一者中 引入偏移,以對混頻器不平衡進行校正。或者,可使用例如圖5D中針對Gm級所描繪的方案來直接控制用于任一信道的共
11模偏電壓。在圖5D中,參考電壓VREFI可經由反饋放大器ACM來設定用于I混頻器的Gm 級輸出的共模電壓。類似地,參考電壓VREFQ可設定Q混頻器(未圖示)的對應Gm級輸出 的共模電壓。通過在VREFI與VREFQ之間引入偏移,可應用本發明的原理。在一示范性實施例中,可將根據本發明的用于在I混頻器與Q混頻器的柵極和襯 底之間施加偏壓偏移的技術與根據2007年9月28日申請的題為“用于無源混頻器的偏移 校正(Offset correction for passive mixers) ”的第 11/864,310 號美國專利申請案的揭 示內容的用于在每一混頻器的差動對的個別晶體管之間施加偏壓偏移的技術進行組合,所 述申請案已轉讓給本案受讓人,且所述申請案的內容在此以引用的方式全部并入本文中。 舉例來說,圖6描繪示范性實施例,其中將單獨的柵極偏電壓VgateIl和VgateI2提供到I 混頻器,且將單獨的柵極偏電壓VgateQl和VgateQ2提供到Q混頻器。圖6A接著描繪一般 化的校準控制件600,其可調整I混頻器與Q混頻器之間的共模偏移和每一混頻器的差動對 中的晶體管M1、M4與M2、M3之間的差動偏移兩者。所屬領域的技術人員將認識到,可施加其它的柵極電壓(未圖示)以單獨地偏置 圖6中的每一混頻器中的晶體管Ml到M4中的每一者。圖7描繪直接轉換接收器的示范性實施例,其中使每一信道的柵極偏電壓、襯底 偏電壓和共模參考電壓全部可由偏移校準控制件200調整。在此示范性實施例中,信號VI 和VQ為復合信號,其各包含每信道一個以上控制電壓。所屬領域的技術人員將認識到,一般來說,每一信號VI和/或VQ可為復合信號, 其含有上文所揭示的用于調整用于信道的偏壓的偏電壓中的一些或全部。在一示范性實施 例中,用于所述信道中的一者的偏電壓中的任一者或全部可為固定的(即,不可調整的), 而可使得用于其它信道的對應偏電壓可經由偏移校準控制件200調整。預期所述示范性實 施例在本發明的范圍內。上文已揭示用于將偏壓偏移提供到I-Q信號路徑中的元件的技術。下文中進一步 揭示用于調整偏壓偏移以減少信道中的I-Q失配的技術。圖8描繪根據本發明的收發器設備的示范性實施例,其中將ADC_I 150和ADC_ Q160的數字輸出信號I和Q供應到基帶處理器800。基帶處理器800測量數字信號I和Q 的一個或一個以上特性,且基帶處理器800耦合到偏移校準控制件200。基于基帶處理器 800所測得的I和Q信號的特性,偏移校準控制件200產生控制電壓VI和VQ0在一示范性實施例中,偏移校準控制件200可設定電壓VI和VQ以最小化由基帶 處理器800從信號I和Q測得的接收器的殘余邊帶(RSB)。在一示范性實施例(例如,圖6A中所描繪的實施例)中,一般偏移校準控制件600 可共同優化接收器的RSB和二階輸入截點(IIP2)。所屬領域的技術人員將能夠基于本申請 案的揭示內容和本文中先前參考的題為“用于無源混頻器的偏移校正(Offsetcorrection for passive mixers) ”的第11/864,310號美國專利申請案的揭示內容來導出所述優化方案。在圖8中,天線820耦合到天線連接器840。天線820產生差動信號p/n,所述信 號耦合到雙工器830。雙工器830可經配置以將天線連接器840耦合到接收鏈(RX)850或 發射鏈(TX) 810。為了為實現校準目的而控制到達接收器的輸入信號RF_INp/RF_INn,可經由天線連接器840將受控輸入信號供應到接收器。或者,發射器(TX) 810可產生受控信號,且雙工 器830可經由殘余耦合而將TX輸出耦合到RX輸入。或者,在一架構(未圖示)中,在校準 階段期間可將由TX 810產生的受控信號直接耦合到RX輸入(即,繞過雙工器830)。在一 示范性實施例中,受控輸入信號可包含單一參考音調。圖9描繪由偏移校準控制件200實施的用于校準偏電壓VI和VQ以最小化由基帶 處理器800測得的RSB的算法的示范性實施例。在圖9中,校準階段在步驟900中通過選 擇電壓VI、VQ的初始值而開始。在步驟900中,還經由上文論述的技術中的一者來將輸入 信號RF_INp和RF_INn提供到接收器。在步驟910中,可由基帶處理器800測量并記錄對應于選定的VI、VQ的信號I和 Q的一個或一個以上參數。在一示范性實施例中,所關注參數可為信號I和Q中的所測得殘 余邊帶(RSB)。在替代示范性實施例中,所述所關注參數可為可受到由偏移校準控制件200 產生的電壓VI、VQ影響的任何參數。在步驟920中,所述算法確定是否已達到VI、VQ的最終偏壓設定。如果未達到,則 在步驟930中可使VI、VQ前進到下一候選VI、VQ設定。所述算法接著返回到步驟910,在 步驟910中可測量對應于新VI、VQ的所關注參數。一旦在步驟920中已達到最終VI、VQ設 定,所述算法便進行到步驟940。以此方式,通過步進通過候選VI、VQ設定,可在VI、VQ設定的適當范圍內“掠過” 在步驟910中測得的所關注參數。在已掠過適當范圍之后,在步驟940中識別對應于所關注 參數的最佳值的VI、VQ設定。在一示范性實施例中,可識別對應于信號I、Q中的最低RSB 的設定。在步驟950中,由偏移校準控制件200選擇在步驟940中識別的VI、VQ設定且將 其應用于圖8中的接收器的I和Q信道。雖然已在上文描述用于確定最佳VI、VB設定的特定算法,但所屬領域的技術人員 將認識到,可應用其它用于掠過校準設定以確定最佳設定的算法。舉例來說,可采用本文中 先前參考的題為“用于無源混頻器的偏移校正(Offset correction for passivemixers) ” 的第11/864,310號美國專利申請案中所揭示的校準算法。應注意,還可應用本文中所揭示的校準技術以優化除了明確描述的參數之外的任 何其它所關注參數,例如任一混頻器的振幅或相位增益。還預期所述示范性實施例在本發 明的范圍內。在一示范性實施例中,當輸入到LNA的信號RFp/RFn為已知時,可執行圖9中所描 述的校準階段。舉例來說,可在裝運之前對芯片進行測試時在工廠完成校準。或者,可如下 在常規操作期間完成校準。在支持全雙工(即,單一無線電進行的同時發射和接收)的情 況下,圖8中的TX 810可發射信號,所述信號經由雙工器830的殘余耦合而耦合到RX 850。 應注意,TX 810可以適當高的功率電平進行發射以克服由(例如)雙工器830和/或TX/ RX濾波器(未圖示)引起的在發射路徑與接收路徑之間的任何衰減。在一示范性實施例中,偏移校準控制件200可包含用于實施圖9中所描述的步驟 的處理器。指令所述處理器執行所述步驟的代碼可存儲于可由所述處理器存取的任何媒體 (例如RAM或ROM)中。偏移校準控制件200還可包含用于基于處理圖9的步驟的結果而產 生電壓VI、VQ的電路,所述電路包括數/模轉換電路。本文中稍后參看圖11和圖12來描
13述所述轉換電路。圖10描繪示范性實施例,其中應用本文中所揭示的技術以對發射器設備中的I-Q 失配進行校正。在圖10中,I混頻器110和Q混頻器120接受由低通濾波器1000和1010 濾波的基帶輸入信號BB_I (同相)和BB_Q(正交相)。混頻器110、120通過乘以本機振蕩 器信號L0_I和L0_Q來將基帶信號調制到較高頻率。經轉換的信號被輸入到可變增益放大 器(VGA) 1020,VGA 1020的輸出耦合到功率放大器(PA) 1030。在一示范性實施例中,偏移校準控制件200可根據本發明的技術來產生偏電壓VI 和VQ以針對I-Q失配而校準混頻器110、120。應注意,可應用本文中相對于偏置接收器中的 I或Q混頻器所描述的所有技術來偏置發射器中的I或Q混頻器。而且,所屬領域的技術人 員將認識到,一些示范性實施例可不同于圖10中所展示而分割電路塊的功能性,例如,LPF 1000、1010可并入于混頻器110、120的功能性中。預期所述示范性實施例在本發明的范圍 內。在一示范性實施例中,為執行VI和VQ的校準,可由“讀出環”(未圖示)測量PA 輸出的RSB以將殘余邊帶從RF下變頻轉換到基帶。可使用ADC來數字化經下變頻轉換的 RSB,且使用基帶處理器來處理經下變頻轉換的RSB,以調整偏移校準控制件。在一示范性實 施例中,可使用圖8中所展示的架構在“環回模式”期間完成TX校準,其中TX輸出直接耦 合到RX輸入而非耦合到天線。所屬領域的技術人員將認識到,本文中所揭示的技術無需應用于本文中明確描述 的發射器和接收器配置。而是,所述技術可應用于采用I和Q混頻器、TIA和/或Gm模塊 的任何通信設備。預期所述示范性實施例在本發明的范圍內。在本發明的另一方面中,提供在單一基電壓和偏移的情況下用于偏移校準控制件 200產生電壓VI和VQ的技術。圖11展示利用雙向電流數/模轉換器(DAC)來產生電壓 VI和VQ的電壓和電壓偏移產生器的示范性實施例。在圖11中,將數字基電壓VI (數字) 提供到電壓DAC 1100。電壓DAC 1100輸出對應的模擬電壓VI (模擬)。在一示范性實施 例中,電壓DAC 1100可為由多個開關中的一者選擇性地分接的簡單電阻器鏈。將電壓DAC 1100的輸出耦合到緩沖器1110。在一示范性實施例中,可由圖2中的偏移校準控制件200 供應緩沖器1110的輸出以作為控制電壓VI。同樣在圖11中,將數字偏移電壓Offset (數字)提供到雙向電流數/模轉換器 (DAC) 1140。電流DAC 1140輸出具有振幅Offset (模擬)的模擬電流IDAC。在節點A處,對 應于電流DAC 1140的輸出,電壓如下 VA = VI (模擬)+Offset (模擬)*R ;其中R為可由范圍控制件1120調整的可變電阻。在一示范性實施例中,R可通過 規定2位數字控制信號(未圖示)而在四個不同值間選擇。在所展示的示范性實施例中,電流DAC 1140為可供應電流且吸收電流兩者的雙 向電流DAC。對于對應于正值的Offset (數字)的值,DAC 1140可供應電流,而對于對應于 負值的Offset(數字)的值,DAC 1140可吸收電流,或反之亦然。以此方式,依據Offset(數 字)的經編程符號,可產生比基電壓VI高或低的電壓VA。在一示范性實施例中,可由圖2中的偏移校準控制件200供應電壓VA作為控制電 壓VQ (模擬)。
所屬領域的技術人員將認識到,在替代示范性實施例中,可將VQ作為基電壓,且 將偏移施加到VQ以產生VI。在其它示范性實施例中,如前文所揭示,VI或VQ可包含多個 控制電壓,可使用圖11中所展示的技術來產生所述控制電壓中的任一者或全部。預期所述 示范性實施例在本發明的范圍內。圖12描繪利用單向電流DAC 1240來產生電壓VI和VQ的電壓和電壓偏移產生 器的示范性實施例。在圖12中,單向電流DAC 1240供應具有振幅Offset (模擬)的電流 IDAe。所屬領域的技術人員將認識到,在替代示范性實施例中(未圖示),在對圖12的電路 進行適當修改后,電流DAC 1240可吸收而非供應電流。在圖12中,將基電壓Vbase (數字)供應到電壓DAC 1100。視開關S1、S2、S3、S4、 S5、S6的配置而定,將電壓DAC 1100的輸出電壓Vbase (模擬)耦合到緩沖器1200或緩沖 器 1210。在¥乂較高且¥乂8較低的第一配置中,閉合31、52、55,且斷開53、54、56。在此配 置中,電壓DAC 1100的輸出耦合到緩沖器1200的輸入,且VA等于Vbase (模擬)。由電流 DAC 1240供應的電流Idac從節點D流過開關S5且流到緩沖器1200的輸出。節點D處的電 壓VD因此由下式給出VD = Vbase (模擬)+Offset (模擬)*R ;其中R為如先前所描述的可由范圍控制件1120配置的可變電阻。VD經由開關S2 而耦合到緩沖器1210的輸入,且緩沖器1210的輸出電壓VB等于VD。因此VB = VA+Offset (模擬)*R。(第一配置)在¥乂8較高且¥乂較低的第二配置中,斷開31、52、55,且閉合53、54、56。在此配 置中,電壓DAC 1100的輸出耦合到緩沖器1210的輸入,且VB等于Vbase (模擬)。由電流 DAC 1240供應的電流I·從節點D流過開關S6且流到緩沖器1210的輸出。節點D處的電 壓VD由下式給出VD = VB+0ffset (模擬)*R。VD經由開關S4而耦合到緩沖器1200的輸入,且緩沖器1200的輸出電壓VA等于 VD0在此情況下VA = VB+Offset (模擬)*R。(第二配置)由此可見,在第一配置中,VB比VA高出值Offset (模擬)*R,而在第二配置中,VA 比VB高出Offset (模擬)*R。在一示范性實施例中,由圖2中的偏移校準控制件200產生的電壓VI和VQ可對 應于圖12中的電壓VA和VB。在此示范性實施例中,可由Vbase (數字)、Offset (數字)、 可變電阻R和經由控制電壓VX和VXB對開關的配置來規定電壓VI和VQ。所屬領域的技術人員將理解,可使用多種不同技術和技藝中的任一者來表示信息 和信號。舉例來說,可由電壓、電流、電磁波、磁場或磁性粒子、光場或光學粒子,或其任何組 合來表示在整個上文描述中可參考的數據、指令、命令、信息、信號、位、符號和碼片。所屬領域的技術人員將進一步了解,可將結合本文中所揭示的示范性實施例而描 述的各種說明性邏輯塊、模塊、電路和算法步驟實施為電子硬件、計算機軟件,或兩者的組 合。為清楚說明硬件與軟件的此可互換性,上文已大體上在其功能性方面描述各種說明性 組件、塊、模塊、電路和步驟。將所述功能性實施為硬件還是軟件取決于特定應用和強加于
15整個系統的設計約束。熟練的技術人員可針對每一特定應用而以不同方式實施所描述的功 能性,但是所述實施決策不應被解釋為會導致脫離本發明的示范性實施例的范圍。可使用通用處理器、數字信號處理器(DSP)、專用集成電路(ASIC)、現場可編程門 陣列(FPGA)或其它可編程邏輯裝置、離散門或晶體管邏輯、離散硬件組件或其經設計以執 行本文中所描述的功能的任何組合來實施或執行結合本文中所揭示的示范性實施例而描 述的各種說明性邏輯塊、模塊和電路。通用處理器可為微處理器,但在替代實施方案中,處 理器可為任何常規的處理器、控制器、微控制器或狀態機。處理器還可實施為計算裝置的組 合,例如,DSP與微處理器的組合、多個微處理器的組合、結合DSP核心的一個或一個以上微 處理器,或任何其它此類配置。結合本文中所揭示的示范性實施例而描述的方法或算法的步驟可直接包含于硬 件中、由處理器執行的軟件模塊中,或兩者的組合中。軟件模塊可駐留于隨機存取存儲器 (RAM)、快閃存儲器、只讀存儲器(ROM)、電可編程ROM(EPROM)、電可擦可編程ROM(EEPROM)、 寄存器、硬盤、可裝卸磁盤、CD-ROM或此項技術中已知的任何其它形式的存儲媒體中。將 示范性存儲媒體耦合到處理器,使得處理器可從存儲媒體讀取信息并將信息寫入到存儲媒 體。在替代實施方案中,存儲媒體可與處理器成一體。處理器和存儲媒體可駐留于ASIC中。 ASIC可駐留于用戶終端中。在替代實施方案中,處理器和存儲媒體可作為離散組件而駐留 于用戶終端中。在一個或一個以上示范性實施例中,可以硬件、軟件、固件或其任何組合來實施所 描述的功能。如果以軟件來實施,則功能可作為一個或一個以上指令或代碼而存儲于計算 機可讀媒體上或經由計算機可讀媒體而傳輸。計算機可讀媒體包括計算機存儲媒體和通信 媒體兩者,其包括促進計算機程序從一處轉移到另一處的任何媒體。存儲媒體可為可由計 算機存取的任何可用媒體。以實例而非限制的方式,所述計算機可讀媒體可包含RAM、R0M、 EEPR0M、CD_R0M或其它光盤存儲裝置、磁盤存儲裝置或其它磁性存儲裝置,或可用來載運或 存儲呈指令或數據結構的形式的所要程序代碼且可由計算機存取的任何其它媒體。而且, 可適當地將任何連接稱為計算機可讀媒體。舉例來說,如果使用同軸電纜、光纖電纜、雙絞 線、數字訂戶線(DSL),或例如紅外、無線電和微波等無線技術從網站、服務器或其它遠程源 發射軟件,則同軸電纜、光纖電纜、雙絞線、DSL,或例如紅外、無線電和微波等無線技術包括 于媒體的定義中。如本文中所用,磁盤和光盤包括壓縮光盤(CD)、激光光盤、光學光盤、數字 通用光盤(DVD)、軟盤和藍光光盤,其中磁盤通常以磁性方式再現數據,而光盤使用激光以 光學方式再現數據。上述各項的組合也應包括于計算機可讀媒體的范圍內。提供所揭示的示范性實施例的先前描述以使所屬領域的技術人員能夠制造或使 用本發明。所屬領域的技術人員將容易明白對這些示范性實施例的各種修改,且在不脫離 本發明的精神或范圍的情況下,本文中所界定的一般原理可應用于其它示范性實施例。因 此,本發明不欲限于本文所展示的示范性實施例,而是將賦予其與本文所揭示的原理和新 穎特征一致的最廣泛范圍。
1權利要求
一種設備,其包含同相(I)信號路徑和正交(Q)信號路徑,所述I信號路徑具有至少一個I偏電壓或I偏電流,且所述Q信號路徑具有至少一個對應的Q偏電壓或Q偏電流;以及偏移校準控制件,其用于控制所述I偏電壓、I偏電流、Q偏電壓或Q偏電流中的至少一者,使得所述I偏電壓或I偏電流中的至少一者具有不同于所述Q偏電壓或Q偏電流中的對應一者的值。
2.根據權利要求1所述的設備,所述設備包含通信接收器。
3.根據權利要求1所述的設備,所述設備包含通信發射器。
4.根據權利要求1所述的設備,所述I和Q信號路徑包含對應的I和Q混頻器,所述至 少一個I偏電壓或I偏電流包含所述I混頻器的偏電壓或電流,且所述至少一個Q偏電壓 或Q偏電流包含所述Q混頻器的偏電壓或電流。
5.根據權利要求4所述的設備,每一混頻器包含至少一個差動對,所述I偏電壓、I偏 電流、Q偏電壓或Q偏電流中的所述至少一者包含所述混頻器的所述至少一個差動對的第 一柵極偏電壓。
6.根據權利要求5所述的設備,所述I偏電壓、I偏電流、Q偏電壓或Q偏電流中的所 述至少一者進一步包含所述混頻器的所述至少一個差動對的第二柵極偏電壓,所述第一和 第二柵極偏電壓分別耦合到單一差動對的第一和第二晶體管,所述偏移校準控制件進一步 經配置以在所述第一與第二柵極偏電壓之間提供偏移。
7.根據權利要求6所述的設備,所述I偏電壓、I偏電流、Q偏電壓或Q偏電流中的所 述至少一者進一步包含所述混頻器的所述至少一個差動對的襯底偏電壓。
8.根據權利要求4所述的設備,所述I偏電壓、I偏電流、Q偏電壓或Q偏電流中的所 述至少一者包含所述混頻器的所述至少一個差動對的整體偏電壓。
9.根據權利要求5所述的設備,每一混頻器為無源混頻器。
10.根據權利要求5所述的設備,每一混頻器為有源混頻器。
11.根據權利要求4所述的設備,每一混頻器為有源混頻器,每一有源混頻器包含至少 一個偏置晶體管,所述I偏電壓、I偏電流、Q偏電壓或Q偏電流中的所述至少一者包含與所 述至少一個偏置晶體管相關聯的偏電流。
12.根據權利要求1所述的設備,所述I和Q信號路徑包含對應的I和Q混頻器,所述 I和Q信號路徑進一步包含分別耦合到所述I和Q混頻器的輸出的對應的I和Q跨阻抗放 大器(TIA),所述至少一個I偏電壓或I偏電流包含所述I TIA的偏電壓,且所述至少一個 Q偏電壓或Q偏電流包含所述Q TIA的偏電壓。
13.根據權利要求12所述的設備,所述ITIA的所述偏電壓包含所述I TIA的共模輸 出電壓,所述Q TIA的所述偏電壓包含所述Q TIA的共模輸出電壓。
14.根據權利要求1所述的設備,所述I和Q信號路徑包含對應的I和Q混頻器,所述 I和Q信號路徑進一步包含分別耦合到所述I和Q混頻器的輸入的對應的I和Q Gm放大 器,所述至少一個I偏電壓或I偏電流包含所述I Gm放大器的偏電壓,且所述至少一個Q 偏電壓或Q偏電流包含所述Q Gm放大器的偏電壓。
15.根據權利要求14所述的設備,所述IGm放大器的所述偏電壓包含所述I Gm放大 器的共模輸出電壓,所述Q Gm放大器的所述偏電壓包含所述Q Gm放大器的共模輸出電壓。
16.根據權利要求1所述的設備,其進一步包含處理器,所述處理器經配置以測量分別 耦合到所述I和Q信號路徑的輸出的I和Q輸入信號,所述處理器進一步經配置以基于所 述測得的I和Q輸入信號來調整所述偏移校準控制件的輸出信號。
17.根據權利要求16所述的設備,所述處理器進一步經配置以基于從所述I和Q輸入 信號測得的殘余邊帶來調整所述偏移校準控制件的所述輸出信號。
18.根據權利要求1所述的設備,所述偏移校準控制件包含用于將兩個以數字方式規 定的電壓轉換成兩個模擬電壓的轉換模塊,所述至少兩個以數字方式規定的電壓包含第一 數字信號和第二數字信號,所述對應的模擬電壓產生于第一輸出節點和第二輸出節點處, 所述轉換模塊包含電壓數/模轉換器,其用于將所述第一數字信號轉換成第一模擬電壓;單向電流數/模轉換器,其用于在電流節點處將所述第二數字信號轉換成第二模擬電流;第一組開關,其在所述開關接通時經由所述第一輸出節點和電阻將所述第一模擬電壓 耦合到所述電流節點;以及第二組開關,其在所述開關接通時經由所述第二輸出節點和電阻將所述第一模擬電壓 耦合到所述電流節點。
19.根據權利要求18所述的設備,其進一步包含第一緩沖器,其在所述第一開關接通時將所述第一模擬電壓耦合到所述第一輸出節 點;以及第二緩沖器,其在所述第二開關接通時將所述第一模擬電壓耦合到所述第二輸出節點ο
20.根據權利要求18所述的設備,所述第一輸出節點處的所述電壓是由所述偏移校準 控制件提供,以作為所述I偏電壓或I偏電流中的所述至少一者,且所述第二輸出節點處的 所述電壓是由所述偏移校準控制件提供,以作為所述Q偏電壓或Q偏電流中的所述對應一者O
21.根據權利要求18所述的設備,所述電阻可響應于控制信號而調整。
22.根據權利要求18所述的設備,其中所述電壓數/模轉換器包含電阻器鏈。
23.一種用于減少通信設備中的同相(I)與正交(Q)信號路徑之間的失配的方法,所述 方法包含在用于所述I信號路徑的元件的偏壓與用于所述Q信號路徑的元件的偏壓之間施加偏移。
24.根據權利要求23所述的方法,所述通信設備包含接收器。
25.根據權利要求23所述的方法,所述通信設備包含發射器,所述發射器包含所述I和Q信號路徑。
26.根據權利要求23所述的方法,所述I和Q信號路徑包含對應的I和Q混頻器,所述 施加偏移包含在所述I混頻器中的晶體管與所述Q混頻器中的對應晶體管之間施加偏移。
27.根據權利要求26所述的方法,所述施加偏移包含在所述I混頻器中的所述晶體管 的柵極與所述Q混頻器中的所述對應晶體管的柵極之間施加偏移。
28.根據權利要求26所述的方法,其進一步包含在所述I混頻器中的第一晶體管與所述I混頻器中的第二晶體管之間施加偏壓偏移, 所述第一和第二晶體管形成差動對。
29.根據權利要求26所述的方法,所述施加偏移包含在所述I混頻器中的所述晶體管 的整體與所述Q混頻器中的所述對應晶體管的整體之間施加偏移。
30.根據權利要求27所述的方法,所述施加偏移進一步包含在所述I混頻器中的所述 晶體管的所述整體與所述Q混頻器中的所述對應晶體管的所述整體之間施加偏移。
31.根據權利要求26所述的方法,每一混頻器為無源混頻器。
32.根據權利要求26所述的方法,每一混頻器為有源混頻器。
33.根據權利要求26所述的方法,每一混頻器為有源混頻器,每一有源混頻器包含至 少一個偏置晶體管,所述施加偏移包含在與所述I混頻器中的所述至少一個偏置晶體管和 所述Q混頻器中的所述至少一個偏置晶體管相關聯的偏電流之間施加偏移。
34.根據權利要求26所述的方法,所述I和Q信號路徑包含對應的I和Q混頻器,所述 I和Q信號路徑進一步包含分別耦合到所述I和Q混頻器的輸出的對應的I和Q跨阻抗放 大器(TIA),所述施加偏移包含在所述I TIA的偏電壓與所述Q TIA的對應偏電壓之間施加 偏移。
35.根據權利要求34所述的方法,所述ITIA的所述偏電壓包含所述I TIA的共模輸 出電壓,所述Q TIA的所述偏電壓包含所述Q TIA的共模輸出電壓。
36.根據權利要求23所述的方法,所述I和Q信號路徑包含對應的I和Q混頻器,所 述I和Q信號路徑進一步包含分別耦合到所述I和Q混頻器的輸入的對應的I和QGm放大 器,所述施加偏移包含在所述I Gm放大器的偏電壓與所述Q Gm放大器的對應偏電壓之間 施加偏移。
37.根據權利要求36所述的方法,所述IGm放大器的所述偏電壓包含所述I Gm放大 器的共模輸出電壓,所述Q Gm放大器的所述偏電壓包含所述Q Gm放大器的共模輸出電壓。
38.根據權利要求26所述的方法,所述通信設備包含接收器,所述接收器包含所述I和 Q信號路徑,所述方法進一步包含測量分別耦合到所述I和Q混頻器的所述輸出的I和Q輸入信號;基于所述測得的I和Q輸入信號來調整所述所施加的偏移。
39.根據權利要求38所述的方法,所述調整所述所施加的偏移包含基于從所述I和Q 輸入信號測得的殘余邊帶來調整所述所施加的偏移。
40.根據權利要求38所述的方法,其進一步包含將受控輸入信號供應到所述接收器的輸入。
41.根據權利要求40所述的方法,所述通信設備進一步包含發射器和雙工器,所述供 應受控輸入信號包含使用所述發射器來發射受控輸入信號;以及經由所述雙工器將所述所發射的受控輸入信號耦合到所述接收器的所述輸入。
42.根據權利要求38所述的方法,其進一步包含在用于所述I信號路徑的元件的偏壓與用于所述Q信號路徑的元件的偏壓之間施加多 個候選偏移;以及針對所施加的所述多個候選偏移中的每一者而測量耦合到所述I和Q混頻器的所述輸4出的I和Q輸入信號。
43.根據權利要求42所述的方法,所述基于所述測得的I和Q輸入信號來調整所述所 施加的偏移包含施加與從所述測得的I和Q輸入信號計算出的最低殘余邊帶相關聯的候選 偏移。
44.根據權利要求23所述的方法,所述通信設備包含發射器,所述發射器包含所述I和 Q信號路徑,所述I信號路徑包含I混頻器且所述Q信號路徑包含Q混頻器,所述方法進一 步包含將參考I信號施加到所述I混頻器的輸入; 將參考Q信號施加到所述Q混頻器的輸入; 測量由所述發射器發射的所述信號的參數;以及基于所述測量由所述發射器發射的所述信號的所述參數來調整所述所施加的偏移。
45.根據權利要求44所述的方法,由所述發射器發射的所述信號的所述參數為殘余邊市ο
46.根據權利要求45所述的方法,所述通信設備進一步包含雙工器和接收器,所述測 量由所述發射器發射的所述信號的所述參數包含經由所述雙工器將由所述發射器發射的 所述信號耦合到所述接收器的所述輸入,所述調整所述所施加的偏移包含在用于所述I混 頻器的偏置元件與用于所述Q混頻器的偏置元件之間施加與所述測得的所發射信號的最 低殘余邊帶相關聯的偏移。
47.一種設備,其包含同相⑴信號路徑和正交(Q)信號路徑;以及用于在用于所述I信號路徑的元件的偏壓與用于所述Q信號路徑的元件的偏壓之間施 加偏移的裝置。
48.根據權利要求47所述的設備,其進一步包含 用于確定將施加的最佳偏移的裝置。
49.根據權利要求48所述的設備,其進一步包含用于產生用于所述I信號路徑的元件 的偏電壓和用于所述Q信號路徑的元件的偏電壓的裝置。
50.一種用于規定在通信設備中將被施加于I信號路徑的元件與對應的Q信號路徑的 元件之間的偏移的計算機程序產品,所述產品包含計算機可讀媒體,其包含用于致使計算機測量分別耦合到所述I和Q信號路徑的輸出的I和Q輸入信號的代碼;以及用于致使計算機基于所述測得的I和Q輸入信號來調整所述所施加的偏移的代碼。
51.根據權利要求50所述的計算機程序產品,所述用于致使計算機基于所述測得的I 和Q輸入信號來調整所述所施加的偏移的代碼包含用于致使計算機基于從所述I和Q輸入信號測得的殘余邊帶來調整所述所施加的偏移 的代碼。
52.根據權利要求51所述的計算機程序產品,所述通信設備包含發射器、雙工器和接 收器,所述產品進一步包含用于致使計算機使用所述發射器經由所述雙工器將受控輸入信號發射到所述接收器的輸入的代碼。
53.根據權利要求52所述的計算機程序產品,其進一步包含用于在用于所述I信號路 徑的元件的偏壓與用于所述Q信號路徑的元件的偏壓之間施加多個候選偏移的代碼;以及 用于針對所施加的所述多個候選偏移中的每一者而測量耦合到I和Q混頻器的輸出的I和 Q輸入信號的代碼。
54.一種用于將兩個以數字方式規定的電壓轉換成兩個模擬電壓的設備,所述兩個以 數字方式規定的電壓包含第一數字信號和第二數字信號,所述兩個模擬電壓產生于第一輸 出節點和第二輸出節點處,轉換模塊包含電壓數/模轉換器,其用于將所述第一數字信號轉換成第一模擬電壓;單向電流數/模轉換器,其用于在電流節點處將所述第二數字信號轉換成第二模擬電流;第一組開關,其在所述開關接通時經由所述第一輸出節點和電阻將所述第一模擬電壓 耦合到所述電流節點;以及第二組開關,其在所述開關接通時經由所述第二輸出節點和電阻將所述第一模擬電壓 耦合到所述電流節點。
55.根據權利要求54所述的設備,其進一步包含第一緩沖器,其在所述第一開關接通時將所述第一模擬電壓耦合到所述第一輸出節 點;以及第二緩沖器,其在所述第二開關接通時將所述第一模擬電壓耦合到所述第二輸出節點ο
56.根據權利要求54所述的設備,所述電阻可響應于控制信號而調整。
57.根據權利要求54所述的設備,其中所述電壓數/模轉換器包含電阻器鏈。
全文摘要
本發明提供用于減少在通信發射器或接收器的同相(I)與正交(Q)信道之間的失配的技術。在一示范性實施例中,施加單獨的電壓以偏置所述I信道的混頻器與所述Q信道的混頻器中的晶體管的柵極或整體。在另一示范性實施例中,施加單獨的電壓以偏置與每一信道相關聯的跨阻抗放大器的共模參考電壓。本發明進一步提供用于導出偏電壓以最小化所接收或所發射信號中的所測得殘余邊帶或優化所述所接收或所發射信號的其它參數的技術。本發明還揭示用于使用雙向和單向電流數/模轉換器(DAC)來產生單獨的偏電壓的技術。
文檔編號H04L27/00GK101904145SQ200880121005
公開日2010年12月1日 申請日期2008年12月15日 優先權日2007年12月18日
發明者奧亞斯·M·喬克西, 弗雷德里克·博蘇 申請人:高通股份有限公司