專利名稱::使用嵌入時鐘的信號的串行通信方法和裝置的制作方法
技術領域:
:本發明涉及串行通信,更具體地,涉及使用嵌入時鐘的信號來串行通信的方法和裝置。
背景技術:
:高清晰度視頻可以通過諸如由歐洲CE(歐洲統一認證)的公司引領的通用顯示接口("UDI")和由主要的PC和消費電子的公司引領的顯示端口(DisplayPort)之類的國際接口標準在諸如數字電視機、個人計算機、顯示器等電子設備間傳輸。UDI是在30英寸以上的大屏幕數字電視機領域內被接受作為工業標準的高清晰度多媒體接口("HDMI")的擴展。顯示端口是具有最大帶寬為10.8Gbps的新的接口標準,其為具有帶寬為4.95Gbps的現有數字可視化接口("Dvr)的兩倍多。諸如低壓差分信號傳輸("LVDS")、DVI、HDMI、低擺幅差分信號傳輸("RSDS")、小型LVDS、點對點差分信號傳輸("PPDS")之類的其它信令協議和外部協議采用專用信道以進行時鐘傳輸。UDI和顯示端口的嵌入式協議使用利用美國國家標準化組織("ANSI")的8B/10B編碼將時鐘信息嵌入在數據流中的信令方案。使用時鐘信道單獨布線的傳統技術可能增加電磁干擾。另一方面,在數據流中嵌入時鐘信息需要將8位數據轉換為10位數據,從而導致在8位數據傳輸期間存在2位開銷。
發明內容根據本發明的一方面,通過反轉奇數和偶數數據信號的極性并將該數據和嵌入的時鐘信息作為4電平脈沖幅度調制信號而發送來將時鐘信息嵌入到數據流中而不增加位開銷。根據本發明的一方面,使用嵌入時鐘的信號來串行通信的裝置包括數據劃分器,用于將數據流分為奇數和偶數數據流;嵌入時鐘的信號發生器,用于通過脈沖幅度調制該奇數和偶數數據流,并且當輸入外部時鐘時將該脈沖幅度調制的奇數和偶數數據流的極性反轉來產生奇數和偶數嵌入時鐘的信號;嵌入時鐘的信號恢復單元,用于通過分別將奇數和偶數嵌入時鐘的信號的幅度與參考電壓相比來恢復奇數和偶數數據流,并且通過檢測奇數和偶數嵌入時鐘的信號的幅度極性被反轉的時刻來恢復該時鐘的同步信息;以及數據合成器,用于合成奇數和偶數數據流并將該結果提供為數據流。該嵌入時鐘的信號發生器可以包括第一信號發生器,用于產生奇數嵌入時鐘的信號;以及第二信號發生器,用于產生偶數嵌入時鐘的信號,其中所述第一和第二信號發生器將該奇數和偶數數據流脈沖幅度調制為分別具有不同極性的幅度。所述第一信號發生器可以包括第一正極性信號發生器,用于將該奇數數據流脈沖幅度調制成具有兩個正極性幅度的信號;第一負極性信號發生器,用于將該奇數數據流脈沖幅度調制成具有兩個負極性幅度的信號;以及第一時鐘信息插入器,用于響應于該時鐘將該奇數數據流交替切換到所述正極性信號發生器和負極性信號發生器。所述第二信號發生器可以包括第二正極性信號發生器,用于將該偶數數據流脈沖幅度調制成具有兩個正極性幅度的信號;第二負極性信號發生器,用于將該偶數數據流脈沖幅度調制成具有兩個負極性幅度的信號;以及第二時鐘信息插入器,用于響應于該時鐘將該偶數數據流交替切換到所述負極性信號發生器和正極性信號發生器。根據本發明的一個示范性實施例,提供了一種使用嵌入時鐘的信號來串行通信的方法,所述方法包括將數據流分為奇數和偶數數據流;分別將該奇數和偶數數據流脈沖幅度調制成參考電平電壓;響應于時鐘通過反轉與該奇數和偶數數據流對應的幅度的極性來產生奇數和偶數嵌入時鐘的信號;通過分別將奇數和偶數嵌入時鐘的信號的幅度與參考電壓相比較來恢復奇數和偶數數據流;以及通過檢測奇數和偶數嵌入時鐘的信號的幅度極性被反轉的時刻來恢復該時鐘的同步信息。所述參考電平電壓可以包括正極性的第一電平電壓、正極性的第二電平電壓、負極性的第一電平電壓以及負極性的第二電平電壓。可以通過改變極性來調制所述奇數和偶數數據流。當所述奇數和偶數數據流的數據值為"r時,該奇數和偶數數據流可以被轉換成正極性的第一電平電壓或負極性的第一電平電壓;當所述奇數和偶數數據流的數據值為"0"時,該奇數和偶數數據流可以被轉換成正極性的第二電平電壓或負極性的第二電平電壓。所述參考電壓可以包括第一參考電壓和第二參考電壓,該第一參考電壓具有正極性的第一電平電壓和正極性的第二電平電壓的中間值;該第二參考電壓具有負極性的第一電平電壓和負極性的第二電平電壓的中間值。可以通過將奇數和偶數嵌入時鐘的信號的幅度電壓與參考電壓相比較來恢復所述奇數和偶數數據流。根據本發明的又一方面,提供了一種使用嵌入時鐘的信號來串行通信的裝置,該裝置包括嵌入時鐘的信號發生器,用于產生數據信號和數據條信號,它們根據相對位置而顯示數據流,并且當輸入外部時鐘時,通過均衡(equalize)該數據信號和數據條信號來產生嵌入時鐘的數據信號和嵌入時鐘的數據條信號;以及嵌入時鐘的信號恢復單元,用于根據該嵌入時鐘的數據信號和嵌入時鐘的數據條信號的相對位置來恢復該數據信號和數據條信號,并通過檢測該嵌入時鐘的數據信號和嵌入時鐘的數據條信號被均衡的時刻來恢復所述時鐘的同步信息。該數據信號和數據條信號可以具有彼此反轉的相位。所述嵌入時鐘的信號發生器可以包括數據信號發生器,用于產生數據信號;數據條信號發生器,用于產生數據條信號;嵌入時鐘的控制單元,用于響應于該時鐘產生均衡該數據信號和數據條信號的控制信號;以及時鐘嵌入單元,用于響應于該控制信號均衡該數據信號和數據條信號。該嵌入時鐘的信號恢復單元可以包括數據流恢復單元,用于通過接收并比較該嵌入時鐘的數據信號和嵌入時鐘的數據條信號來恢復該數據流;以及時鐘同步恢復單元,用于通過檢測該嵌入時鐘的數據信號和嵌入時鐘的數據條信號被均衡的時刻來恢復所述時鐘的同步信息。根據本發明的另一方面,提供了一種使用嵌入時鐘的信號來串行通信的方法,該方法包括產生根據相對位置而顯示數據流的數據信號和數據條信號;響應于時鐘通過均衡該^t據信號和數據條信號來產生嵌入時鐘的數據信號和嵌入時鐘的數據條信號;根據該嵌入時鐘的數據信號和嵌入時鐘的數據條信號的相對位置來恢復該數據信號和數據條信號;以及通過檢測該嵌入時鐘的數據信號和嵌入時鐘的數據條信號被均衡的時刻來恢復所述時鐘的同步信息。當數據流為"1"時,可以產生具有第一電平電壓的數據信號和第二電平電壓的數據條信號;當數據流為"0"時,可以產生具有第二電平電壓的數據信號和具有第一電平電壓的數據條信號。該第一電平電壓和第二電平電壓可以具有彼此反轉的極性。當數據流為"1"時,該第一電平電壓可以大于第二電平電壓;當數據流為"0"時,該第一電平電壓可以小于該第二電平電壓。當數據信號大于數據條信號時,可以恢復出數據值"1";當數據信號小于數據條信號時,可以恢復出數據值"0"。可以檢測數據信號與數據條信號相同的時間點以提供時鐘同步。通過以下參考附圖的說明,可以更詳細地理解本發明的示范性實施例,其中圖1是根據本發明的一個示范性實施例的使用嵌入時鐘的信號來串行通信的裝置的框圖;圖2是圖1中所示的嵌入時鐘的信號發生器的框圖;圖3是圖2中所示的偶數嵌入時鐘的信號發生器的示范性電路圖;圖4是圖1中所示的嵌入時鐘的信號恢復單元的框圖;圖5是圖4中所示的奇數嵌入時鐘的信號恢復單元的框圖;圖6是示出根據本發明的示范性實施例的使用嵌入時鐘的信號來串行通信的方法的流程圖;圖7是示出根據本發明的示范性實施例而產生的嵌入時鐘的信號的圖;圖8是根據本發明的一個示范性實施例的使用嵌入時鐘的信號來串行通信的裝置的框圖;圖9是圖8中所示的嵌入時鐘的信號發生器的示范性電路圖;圖IO是圖8中所示的嵌入時鐘的信號恢復單元的框圖;圖11是示出根據本發明的另一個實施例的使用嵌入時鐘的信號來串行通信的方法的流程圖;以及圖12是示出根據本發明的一個示范性實施例而產生的嵌入時鐘的信號的圖。具體實施方式圖1是根據本發明的一個示范性實施例的使用嵌入時鐘的信號來串行通信的裝置的框圖。如圖1所示,該使用嵌入時鐘的信號來串行通信的裝置100包括發送設備110和接收設備150。發送設備110發送通過將時鐘CLK信息嵌入到數據流DATASTREAM中而產生的嵌入時鐘的數據信號E—DATA—C和O—DATA—C至接收設備150。發送設備110包括數據劃分器112、嵌入時鐘的信號發生器120以及發射器114。數據劃分器112將從外部提供的數據流DATASTREAM分成奇數數據O一D流和偶數數據E一D流,并將它們提供給嵌入時鐘的信號發生器120。嵌入時鐘的信號發生器120對從數據劃分器112提供的奇數數據O—D流和偶數數據E—D流進行脈沖幅度調制(PAM),同時通過將從外部接收的時鐘CLK信息嵌入到奇數數據O—D流和偶數數據E—D流中來產生嵌入時鐘的信號O—D—C和E—D—C,并將它們提供給發射器114。脈沖幅度調制(PAM)執行分別將奇數數據0—D和偶數數據E—D轉換成具有顯示0和1的兩個正極性幅度的信號和具有顯示0和1的兩個負極性幅度的信號。在脈沖幅度調制的奇數數據O—D流和偶數數據E—D流的極性被從正反轉為負或從負反轉為正的時候嵌入該時鐘CLK信息。發射器114將從嵌入時鐘的信號發射器120施加的嵌入時鐘的信號O—D—C和E—D—C轉換成嵌入時鐘的數據信號E—DATA—C和O—DATA—C,并通過兩根傳輸線將它們發送到接收設備150。發射器114執行緩沖功能以通過這兩根傳輸線以差分信號的形式同時發送嵌入時鐘的信號O—D—C和E一D一C。發射器114放大嵌入時鐘的信號0_D—C和E—D一C,以將它們轉換成適合傳輸的嵌入時鐘的數據信號E—DATA一C和O—DATA—C。接收設備150由從發射器114發送的嵌入時鐘的數據信號E—DATA—C和O—DATA—C中恢復出時鐘同步信號C—Sync、奇數數據O—D流、以及偶數數據E一D流。接收設備150包括接收器152、嵌入時鐘的信號恢復單元160、數據合成器154、以及時鐘脈沖發生器156。接收器152將從發射器114通過兩根傳輸線提供的嵌入時鐘的數據信號E—DATA一C和O—DATA—C轉換成嵌入時鐘的信號0—D_C和E一D一C,并將它們提供給嵌入時鐘的信號恢復單元160。接收器152將嵌入時鐘的數據信號0_DATA—C和E—DATA—C轉換成具有嵌入時鐘的信號恢復單元160能夠處理的信號電平的嵌入時鐘的信號0_D—C和E—D_C。嵌入時鐘的信號恢復單元160從由接收器152施加的嵌入時鐘的信號O—D—C和E—D—C中恢復出時鐘同步信號C—Sync、奇數數據O—D流和偶數數據E—D流。并將它們分別提供給時鐘脈沖發生器156以及數據合成器154。嵌入時鐘的信號恢復單元160通過將嵌入時鐘的信號O—D—C和E—D—C的幅度與參考電壓電平相比較來恢復出奇數數據O—D流和偶數數據E—D流。該嵌入時鐘的信號O—D—C和E—D_C分別與由嵌入時鐘的信號發生器120所產生的、具有顯示O和1的兩個正極性幅度的脈沖幅度調制信號和具有顯示O和1的兩個負極性幅度的脈沖幅度調制信號對應。該參考電壓用于檢測顯示為O和1的兩個正極性幅度和顯示為O和1的兩個負極性幅度。在嵌入時鐘的信號O一D一C和E—D—C的極性從正反轉為負或從負反轉為正的時間點,嵌入時鐘的信號恢復單元160產生時鐘同步信號C_Sync,并將該時鐘同步信號提供給時鐘脈沖發生器156。數據合成器154將從嵌入時鐘的信號恢復單元160提供的奇數數據O—D流和偶數數據E—D流合成,以產生數據流DATASTREAM。時鐘脈沖發生器156產生與從嵌入時鐘的信號恢復單元160發送的時鐘同步信號C—Sync同步的時鐘CLK。圖2是圖1中所示的嵌入時鐘的信號發生器120的框圖。如圖2所示,嵌入時鐘的信號發生器120包括奇數嵌入時鐘的信號發生器121和偶數嵌入時鐘的信號發生器125。奇數嵌入時鐘的信號發生器121接收奇數數據O一D流和時鐘CLK并產生其中嵌入有時鐘CLK信息的奇數嵌入時鐘的信號O—D_C。奇數嵌入時鐘的信號發生器121包括時鐘信息插入器122、正極性信號發生器123以及負極性信號發生器124。時鐘信息插入器122響應于時鐘CLK切換該奇數數據OD流以交替地將該奇數數據O—D流提供給正極性信號發生器123或負極性信號發生器124。時鐘信息插入器122在奇數時鐘脈沖的高電平將奇數數據O—D流提供給正極性信號發生器123,在偶數時鐘脈沖的高電平將奇數數據O一D流提供給負極性信號發生器124。時鐘信息插入器122在通過響應于時鐘CLK切換該奇數數據0_D流以交替地將該奇數數據0_D流提供給正極性信號發生器123或負極性信號發生器124而使得奇數數據O—D的極性被反轉的時間點將時鐘CLK信息嵌入到奇數數據0—D流中。正極性信號發生器123將從時鐘信息插入器122提供的奇數數據O—D流脈沖幅度調制(PAM)為具有兩個正極性幅度的信號,并將該信號作為奇數嵌入時鐘的信號O—D一C輸出。這兩個正極性幅度分別與該奇數數據O—D能夠具有的O和1對應。負極性信號發生器124將從時鐘信息插入器122提供的奇數數據O—D流脈沖幅度調制(PAM)為具有兩個負極性幅度的信號,并將該信號作為奇數嵌入時鐘的信號0_D_C輸出。這兩個負極性幅度分別與該奇數數據O—D能夠具有的O和1對應。偶數嵌入時鐘的信號發生器125接收偶數數據E—D流和時鐘CLK并產生其中嵌入有時鐘CLK信息的偶數嵌入時鐘的信號E—D一C。偶數嵌入時鐘的信號發生器125包括時鐘信息插入器126、正極性信號發生器127以及負極性信號發生器128。時鐘信息插入器126響應于時鐘CLK切換該偶數數據E_D流以交替地將該偶數數據E—D流提供給負極性信號發生器128或正極性信號發生器127。時鐘信息插入器126在奇數時鐘脈沖的高電平將偶數數據E—D流提供給負極性信號發生器128,在偶數時鐘脈沖的高電平將偶數數據E—D流提供給正極性信號發生器127。時鐘信息插入器126在通過響應于時鐘CLK切換該偶數數據E—D流以交替地將該偶數數據E—D流提供給負極性信號發生器128或正極性信號發生器127而使得偶數數據E—D的極性被反轉的時間點將時鐘CLK信息嵌入到偶數數據E一D中。正極性信號發生器127將從時鐘信息插入器126提供的偶數數據E一D流脈沖幅度調制(PAM)為具有兩個正極性幅度的信號,并將該信號作為偶數嵌入時鐘的信號E—D—C輸出。這兩個正極性幅度分別與該偶數數據E—D能夠具有的O和l對應。負極性信號發生器128將從時鐘信息插入器126提供的偶數數據E—D流脈沖幅度調制(PAM)為具有兩個負極性幅度的信號,并將該信號作為偶數嵌入時鐘的信號E_D—C輸出。這兩個負極性幅度分別與該偶數數據E—D能夠具有的O和1對應。圖3是圖2中所示的偶數嵌入時鐘的信號發生器125的示范性電路圖。如圖3所示,偶數嵌入時鐘的信號發生器125接收偶數數據E—D流和時鐘CLK并產生其中嵌入有時鐘CLK信息的偶數嵌入時鐘的信號E—D一C。偶數嵌入時鐘的信號發生器125包括時鐘信息插入器126、正極性信號發生器127以及負極性信號發生器128。時鐘信息插入器126包括開關信號發生器F-F,用于產生開關信號SWSIG,該開關信號SWSIG在時鐘CLK的奇數高電平時被使能,在時鐘CLK的偶數高電平時被無效;時鐘插入信號發生器129,用于產生時鐘插入信號INCLK,以確保嵌入的時鐘CLK信息的余量(margin);輸入控制晶體管PT1,用于響應于時鐘插入信號INCLK控制偶數數據E—D流的輸入;以及極性交替晶體管NT1和PT2,用于響應于開關信號SWSIG而將偶數數據E—D流交替地提供給負極性信號發生器128和正極性信號發生器127。開關信號發生器F-F可以是D觸發器,該D觸發器包括接收時鐘CLK的時鐘端、連接到數據端D的反相輸出端百、以及輸出開關信號SWSIG的輸出端Q。時鐘插入信號發生器129包括延遲單元D,用于延遲開關信號SWSIG;以及異或門XOR,用于對開關信號SWSIG和延遲的開關信號SWSIG—D進行異或運算,并將結果作為時鐘插入信號INCLK提供。延遲單元D的延遲時間與嵌入的時鐘CLK信息的余量對應。輸入控制晶體管PT1可以是PMOS晶體管,該PMOS晶體管包括接收時鐘插入信號INCLK的控制端、為其提供偶數數據E—D的輸入端以及連接到極性交替晶體管NT1和PT2的輸入端的輸出端。極性交替晶體管NT1和PT2包括當開關信號SWSIG被使能時將偶數數據E一D提供給負極性信號發生器128的晶體管NT1,以及當開關信號SWSIG被無效時將偶數數據ED提供給正極性信號發生器127的晶體管PT2。正極性信號發生器127包括晶體管NT2和晶體管PT3,其中當從時鐘信息插入器126發送的偶數數據E—D為"1"時,晶體管NT2將正極性的第一電平電壓VH1提供為偶數嵌入時鐘的信號E一D一C,當從時鐘信息插入器126發送的偶數數據E—D為"0"時,晶體管PT3將正極性的第二電平極性電壓VH2提供為偶數嵌入時鐘的信號E—D_C。負極性信號發生器128包括晶體管NT3和晶體管PT4,其中當從時鐘信息插入器126發送的偶數數據E—D為"1"時,晶體管NT3將負極性的第一電平電壓VL1提供為偶數嵌入時鐘的信號E一D—C,當從時鐘信息插入器126發送的偶數數據E—D為"0"時,晶體管PT4將負極性的第二電平電壓VL2提供為偶數嵌入時鐘的信號E—D—C。由于本領域技術人員從偶數嵌入時鐘的信號發生器125的配置中可以容易地獲得奇數嵌入時鐘的信號發生器121,因此將略去對其的詳細描述。圖4是圖1中所示的嵌入時鐘的信號恢復單元160的框圖。如圖4所示,嵌入時鐘的信號恢復單元160包括奇數嵌入時鐘的信號恢復單元162、偶數嵌入時鐘的信號恢復單元168以及時鐘同步信號發生器166。奇數嵌入時鐘的信號恢復單元162從奇數嵌入時鐘的信號O—D—C中恢復出奇數數據O一D流和第一時鐘信息信號CJNF1。該第一時鐘信息信號C—INF1指示奇數數據0_D流的極性被反轉的時間。偶數嵌入時鐘的信號恢復單元168從偶數嵌入時鐘的信號E—D—C中恢復出偶數數據E一D流和第二時鐘信息信號C—INF2。該第二時鐘信息信號C—INF2指示偶數數據E一D流的極性被反轉的時間。時鐘同步信號發生器166使用從奇數嵌入時鐘的信號恢復單元162施加的第一時鐘信息信號C—INF1和從偶數嵌入時鐘的信號恢復單元168發送的第二時鐘信息信號CJNF2來產生時鐘同步信號C—Sync。該第一時鐘信息信號C—INF1是由奇數嵌入時鐘的信號發生器121嵌入的時鐘信息,第二時鐘信息信號C_INF2是由偶數嵌入時鐘的信號發生器125嵌入的時鐘信息。因而,第一時鐘信息信號C—INF1和第二時鐘信息信號C—INF2的反轉時間彼此交錯(cross),時鐘同步信號發生器166可以檢測出交錯點的發生以提供時鐘同步信號C一Sync。圖5是圖4中所示的奇數嵌入時鐘的信號恢復單元162的框圖。如圖5所示,奇數嵌入時鐘的信號恢復單元162包括奇數數據檢測器163和第一時鐘信息檢測器164。奇數數據檢測器163從奇數嵌入時鐘的信號O—D—C中恢復出奇數數據O—D流。奇數數據檢測器163將奇數嵌入時鐘的信號O—D—C的幅度分別與第一和第二參考電壓VREF1和VREF2相比較。該第一和第二參考電壓VREF1和VREF2提供了從發送設備110發送到接收設備150的信號電平的減小的余量。第一參考電壓VREF1可以是正極性的第一電平電壓VH1和正極性的第二電平電壓VH2之間的中間值,第二參考電壓VREF2可以是負極性的第一電平電壓VL1和負極性的第二電平電壓VL2之間的中間值。奇數數據檢測器163將奇數嵌入時鐘的信號0—D_C的幅度與第一參考電壓VREF1相比較。當奇數嵌入時鐘的信號O—D—C的幅度大于第一參考電壓VREF1時,奇數數據檢測器163輸出"1"作為奇數數據0一D;當奇數嵌入時鐘的信號0_D—C的幅度小于第一參考電壓VREF1時,奇數數據檢測器163輸出"0"作為奇數數據O一D。當從第一時鐘信息檢測器164提供第一時鐘信息C—INF1時,奇數數據檢測器163將奇數嵌入時鐘的信號0_D—C的幅度與第二參考電壓VREF2相比較。當奇數嵌入時鐘的信號O—D—C的幅度大于第二參考電壓VREF2時,奇數數據檢測器163輸出"0"作為奇數數據0—D;當奇數嵌入時鐘的信號O—D—C的幅度小于第二參考電壓VREF2時,奇數數據檢測器163輸出"1"作為奇數數據0—D。第一時鐘信息檢測器164接收奇數嵌入時鐘的信號O—D一C并恢復出第一時鐘信息C—INF1。第一時鐘信息檢測器164檢測奇數嵌入時鐘的信號O—D—C的幅度的極性被反轉的時刻,并提供第一時鐘信息信號C—INFl。例如,第一時鐘信息檢測器164檢測與正極性的第一電平電壓VH1或正極性的第二電平電壓VH2—致的奇數嵌入時鐘的信號O—D一C的幅度與負極性的第一電平電壓VL1或負極性的第二電平電壓VL2—致的時刻。第一時鐘信息檢測器164包括差分放大器,用于將奇數嵌入時鐘的信號O—D—C的幅度與參考電壓相比較。該參考電壓可以是正極性的第一電平電壓VH1和負極性的第一電平電壓VL1之間的中間值,或是正極性的第二電平電壓VH2和負極性的第二電平電壓VL2之間的中間值。信的方法的流程圖。參照圖6,根據本發明的示范性實施例的使用嵌入時鐘的信號來串行通信的方法包括數據劃分步驟(SIOO)、脈沖幅度調制步驟(S120)、時鐘信息插入步驟(S130)、發送步驟(S140)、接收步驟(S200)、脈沖幅度解調步驟(S210)、時鐘信息恢復步驟(S220)以及時鐘產生步驟(S230)。數據劃分步驟(S100)將數據流DATASTREAM分成奇數數據0—D流和偶數數據E—D流。脈沖幅度調制步驟(S120)通過改變與奇數數據O一D流和偶數數據E—D流對應的幅度的極性來分別對該奇數數據O—D流和偶數數據E—D流進行脈沖幅度調制(PAM)。脈沖幅度調制(PAM)可以是具有與各個奇數數據O—D和偶數數據E—D對應的四個幅度電平的4-PAM。這四個幅度電平包括正極性的第一電平電壓VH1、正極性的第二電平電壓VH2、負極性的第一電平電壓VL1和負極性的第二電平電壓VL2。例如,當奇數數據CLD為"1"時,相應的幅度是正極性的第一電平電壓VHl或負極性的第一電平電壓VL1;當奇數數據0—D為"0"時,相應的幅度是正極性的第二電平電壓VH2或負極性的第二電平電壓VL2。在脈沖幅度調制步驟(S120)中,當與奇數數據O—D對應的幅度被選擇作為正極性電壓時,與偶數數據E一D對應的幅度可以被選擇作為負極性電壓,以使得奇數數據O—D和偶數數據E一D的脈沖幅度調制的信號的極性彼此相反。時鐘信息插入步驟(S130)響應于時鐘CLK將與奇數數據O一D流和偶數數據E—D流對應的幅度的極性反轉,以執行脈沖幅度調制(PAM)并產生嵌入時鐘的信號O—D_C和E_D—C。在與奇數數據O一D流和偶數數據EJD流對應的幅度的極性被反轉的時刻嵌入時鐘CLK信息。例如,當奇數數據0—D為"1"或"0"時,時鐘信息插入步驟(S130)對奇數數據O一D進行脈沖幅度調制(PAM),以具有與正極性的第一電平電壓VHl或正極性的第二電平電壓VH2對應的幅度。接著,當輸入時鐘CLK的高電平周期時,時鐘信息插入步驟(S130)對奇數數據O一D進行脈沖幅度調制(PAM),以具有與負極性的第一電平電壓VL1或負極性的第二電平電壓VL2對應的幅度。,因而,在與奇數數據0_D對應的幅度的極性被反轉的時間點可以嵌入時鐘CLK信息。偶數數據ED被脈沖幅度調制為具有與負極性電平電壓對應的幅度,并且當輸入時鐘CLK的高電平時段時,該偶數數據E—D被脈沖幅度調制為具有與正極性電壓對應的幅度。即,當輸入時鐘CLK的高電平時段時,奇數數據0_D流和偶數數據E—D流的幅度的極性被反轉,以被脈沖幅度調制為具有與不同的極性電壓對應的幅度。對于此的原因是將要以差分信號的形式將嵌入時鐘的信號O一D一C和E—D—C發送到接收器。發送步驟(S140)通過兩個傳輸線將嵌入時鐘的信號O—D—C和E—D一C發送到接收器。發送步驟(S140)包括通過緩沖和放大該嵌入時鐘的信號0一D—C和E—D—C來產生嵌入時鐘的數據信號E—DATA一C和O—DATA—C。接收步驟(S200)接收該嵌入時鐘的數據信號E_DATA—C和0一DATA一C并將它們轉換成嵌入時鐘的信號0_D—C和E—D一C。脈沖幅度解調步驟(S210)從嵌入時鐘的信號O—D一C和E—D—C中分別恢復出奇數數據0_D流和偶數數據E—D流。該嵌入時鐘的信號O一D一C和E—D—C具有與各個奇數數據O—D和偶數數據E—D對應的四個幅度電平,包括正極性的第一電平電壓VH1、正極性的第二電平電壓VH2、負極性的第一電平電壓VL1和負極性的第二電平電壓VL2。因而,脈沖幅度解調步驟(S210)通過將嵌入時鐘的信號O—D—C和E—D_C的幅度與參考電壓相比較來分別恢復出奇數數據0_D流和偶數數據E一D流。該參考電壓包括第一參考電壓VREF1和第二參考電壓VREF2。例如,當奇數嵌入時鐘的信號0_D—C的幅度大于第一參考電壓VREF1對,脈沖幅度解調步驟(S210)輸出"1"作為奇數數據O一D;當奇數嵌入時鐘的信號O一D一C的幅度小于第一參考電壓VREF1時,脈沖幅度解調步驟(S210)輸出"0"作為奇數數據CUD。當從第一時鐘信息檢測器164提供第一時鐘信息時,脈沖幅度解調步驟(S210)將奇數嵌入時鐘的信號O—D—C的幅度與第二參考電壓VREF2相比較,并當奇數嵌入時鐘的信號0_D—C的幅度大于第二參考電壓VREF2時,脈沖幅度解調步驟(S210)輸出"0"作為奇數數據0—D;當奇數嵌入時鐘的信號O—D—C的幅度小于第二參考電壓VREF2時,脈沖幅度解調步驟(S210)輸出"1"作為奇數數據CUD。時鐘信息恢復步驟(S220)檢測應用于嵌入時鐘的信號O一D一C和E—D—C的參考電壓電平的極性被反轉的時刻,并提供時鐘同步信號C_Sync。例如,時鐘信息恢復步驟(S220)檢測與正極性的第一電平1電壓VH1或正極性的第二電平電壓VH2—致的奇數嵌入時鐘的信號O—D—C的幅度與負極性的第一電平電壓VL1或負極性的第二電平電壓VL2—致的時刻,并提供第一時鐘信息C—INF1。時鐘信息恢復步驟(S220)產生第一時鐘信息信號C—INF1和第二時鐘信息信號CJNF2,檢測第一時鐘信息信號C一IKF1和第二時鐘信息信號C一INF2彼此交錯從而被反轉的時刻,并提供時鐘同步信號C—Sync。時鐘產生步驟(S230)通過同步該時鐘同步信號C—Sync來產生時鐘CLK。通過上述過程,時鐘CLK信息可以被嵌入到數據流DATASTREAM中然后凈皮發送并被恢復。圖7是示出根據本發明的示范性實施例的通過將一個時鐘脈沖嵌入到每個8位的數據中所產生的嵌入時鐘的信號的圖。如圖7所示,嵌入時鐘的數據信號O—DATA—C和E—DATA—C具有數據流DATASTREAM值為"00100111"和"11001001",其中在該8位數據之后嵌入一個時鐘脈沖信息。奇數嵌入時鐘的數據信號0_DATA—C具有正極性電壓VH2、VH1、VH2和VH1以及負極性電壓VL1、VL2、VL1和VL2,它們是與"0101"和"1010"對應的脈沖幅度調制電平。在脈沖幅度調制電平從正極性電壓被反轉為負極性電壓的時間點嵌入該時鐘CLK信息。偶數嵌入時鐘的數據信號E—DATA—C具有負極性電壓VL2、VL2、VL1和VL1以及正極性電壓VH1、VH2、VH2和VH1,它們是與"0011"和"1001"對應的脈沖幅度調制電平。在脈沖幅度調制電平從負極性電壓被反轉為正極性電壓的時間點嵌入該時鐘CLK信息。因而,接收器通過檢測奇數嵌入時鐘的數據信號O—DATA—C和偶數嵌入時鐘的數據信號E—DATA—C彼此交錯從而被反轉的時刻而能夠檢測出嵌入的時鐘的同步。在本實施例中,盡管參照一個時鐘脈沖被嵌入到被4脈沖幅度調制的每個8位數據中的情況進行了描述,但是本發明不限于此,而一個時鐘脈沖可以被嵌入到每個10位數據、16位數據或20位數據中。在本發明的此示范性實施例中,脈沖幅度電平與凄t據流DATASTREAM對應的映射關系可以如下表1所示<table>tableseeoriginaldocumentpage19</column></row><table>根據表l所示的映射關系,執行8位數據的脈沖幅度調制,轉換與數據流DATASTREAM對應的幅度的極性,從而嵌入一個時鐘脈沖。因而,脈沖幅度電平與嵌入了一個時鐘脈沖后的數據流DATASTREAM對應的映射關系可以如下表2所示<table>tableseeoriginaldocumentpage19</column></row><table>在調制的脈沖幅度電平和解調的數據流之間的映射關系可以如下表3所示:<table>tableseeoriginaldocumentpage19</column></row><table>根據表3所示的映射關系,執行8位數據的脈沖幅度解調,并通過檢測嵌入時鐘的數據OJDATA_C和E—DATA—C的幅度的極性被轉換的時刻來恢復出時鐘CLK。這里,VREF1是第一參考電壓,VREF2是第二參考電壓。在恢復出時鐘CLK后,第二參考電壓VREF2用于恢復奇數嵌入時鐘的數據O—DATA—C,第一參考電壓VREF1用于恢復偶數嵌入時鐘的數據E—DATA—C。在恢復出時鐘CLK之后,調制的脈沖幅度電平與解調的數據流之間的映射關系可以如下表4所示表4奇數嵌入時鐘的數據奇數數據偶數嵌入時鐘的數據偶數數據(O—DATA—C)(O一D)(E—DATA一Q(E—D)O—DATA一C〉VREF20E—DATA—C<VREF10O一DATA一C>VREF20E_DATA_C〉VREF110—DATA一C<VREF21E一DATA一C〈VREF10O一DATA一C<VREF21E—DATA—C〉VREF11因而,根據本發明的示范性實施例的串行通信的方法能夠將時鐘信息嵌入在利用4脈沖幅度調制(4-PAM)的、在一個符號周期內發送2位的數據流DATASTREAM中。裝置的框圖。根據本發明的示范性實施例的使用嵌入時鐘的信號來串行通信的裝置包括發送設備210和接收設備250。發送設備210發送通過將時鐘CLK信息嵌入到數據流DATASTREAM中而產生的嵌入時鐘的數據信號DATA_C和DATA—B一C至接收設備250。發送設備210包括嵌入時鐘的信號發生器220以及發射器212。嵌入時鐘的信號發生器220產生與數據流DATASTREAM對應的數據信號DATA和數據條(bar)信號DATA一B,同時通過將從外部提供的時鐘CLK信息嵌入到數據信號DATA和數據條信號DATA一B中來產生嵌入時鐘的信號DC和DBC,并將它們提供給接收設備250。數據條信號DATAB是具有與數據信號DATA相反的相位的信號。嵌入時鐘的信號發生器220根據數據信號DATA和數據條信號DATA一B的相對位置來顯示數據流DATASTREAM的數據。例如,當數據為"1"時,數據信號DATA大于數據條信號DATA_B,反之,當數據為"0"時,數據信號DATA小于數據條信號DATA一B。此外,嵌入時鐘的信號發生器220在數據信號DATA和數據條信號DATA一B被均衡的時間點嵌入時鐘CLK信息。發射器212將從嵌入時鐘的信號發生器220施加的嵌入時鐘的信號D—C和D—B—C轉換成嵌入時鐘的數據信號DATA—C和DATA—B一C,并通過兩根傳輸線將它們發送到接收設備250。發射器212執行緩沖功能以通過這兩根傳輸線以差分信號的形式同時發送嵌入時鐘的數據信號DATA—C和DATA—B—C。此外,發射器212放大嵌入時鐘的信號D—C和D—B—C,以將它們轉換成適合傳輸的嵌入時鐘的數據信號DATA_C和DATA—B—C。接收設備250由從發射器212發送的嵌入時鐘的數據信號DATA一C和DATA—B—C中恢復出時鐘同步信號C—Sync和數據流DATASTREAM。接收設備250包括接收器252、嵌入時鐘的信號恢復單元260、以及時鐘脈沖發生器254。接收器252將從發射器212通過兩根傳輸線提供的嵌入時鐘的數據信號DATA—C和DATA—B—C轉換成嵌入時鐘的信號D一C和D—B—C,并將它們提供給嵌入時鐘的信號恢復單元260。接收器252將嵌入時鐘的數據信號DATA—C和DATA—B—C轉換成具有嵌入時鐘的信號恢復單元260能夠處理的信號電平的嵌入時鐘的信號D—C和D—B—C。嵌入時鐘的信號恢復單元260從由接收器252發送的嵌入時鐘的信號D_C和D—B—C中恢復出時鐘同步信號C—Sync和數據流DATASTREAM,并將時鐘同步信號C—Sync提供給時鐘脈沖發生器254。時鐘脈沖發生器254產生與時鐘同步信號C—Sync同步的時鐘CLK。圖9是圖8中所示的嵌入時鐘的信號發生器220的示范性電路圖。如圖9所示,嵌入時鐘的信號發生器220包括數據信號發生器222、數據條信號發生器224、時鐘嵌入控制單元226以及時鐘嵌入單元228。數據信號發生器222接收數據流DATASTREAM并產生數據信號DATA。數據信號發生器222包括晶體管NTl,當數據流DATASTREAM的數據為"1"時,其提供正極性電壓VH作為數據信號DATA;晶體管PT1當數據流DATASTREAM的數據為"0"時,其提供負極性電壓VL作為數據信號DATA。數據條信號發生器224接收數據流DATASTREAM并產生數據條信號DATA—B。數據條信號發生器224包括反相器INV,其將數據流DATASTREAM的數據的相位反相并輸出該反相的數據;晶體管NT2,當反轉器的輸出為'T,時,該晶體管提供正極性電壓VH作為數據條信號DATA—B;以及晶體管PT2,當反轉器的輸出為"0"時,該晶體管提供負極性電壓VL作為數據條信號DATA_B。時鐘嵌入控制單元226響應于時鐘CLK產生用于均銜-it據信號DATA和數據條信號DATA—B的控制信號CNTL,并將該控制信號CNTL提供給時鐘嵌入單元228。具體地,時鐘嵌入控制單元226包括D觸發器F-F,其具有接收時鐘CLK的時鐘端、連接到數據端D的反相輸出端/Q、以及輸出反轉信號CONV的輸出端Q;延遲單元D,用于延遲反轉信號CONV以產生反轉延遲信號CONV—D;以及異或門XOR,用于對反轉信號CONV和反轉延遲信號CONV一D進行異或運算,并將結果作為控制信號CNTL提供。延遲單元D的延遲時間與通過均衡嵌入的時鐘CLK信息的余量對應。時鐘嵌入單元228響應于控制信號CNTL通過均衡數據信號DATA和數據條信號DATA—B來嵌入時鐘CLK信息。時鐘嵌入單元228包括晶體管PT3和PT4,用于在控制信號CNTL被使能時阻止數據信號發生器222的數據信號DATA的輸入和數據條信號發生器224的數據條信號DATA—B的輸入;多個鎖存器(latch)LAT,其連接到各個晶體管的輸出端;以及晶體管NT3,用于將數據信號DATA線電連接到數據條信號DATA—B線,以在控制信號CNTL被使能時均衡數據信號DATA和數據條信號DATA—B。圖IO是圖8中所示的嵌入時鐘的信號恢復單元260的框圖。如圖10所示,嵌入時鐘的信號恢復單元260包括數據流恢復單元262和時鐘同步檢測器264。數據流恢復單元262從嵌入時鐘的信號D_C和D—B—C中恢復出數據流DATASTREAM。數據流恢復單元262根據作為差分信號的嵌入時鐘^信號D_C和D—B_C的相對位置恢復出數據流DATASTREAM。例如,lt據流恢復單元262將嵌入時鐘的信號D—C和D—B—C互相比較,并當D—C大于D—B—C時,恢復出數據流DATASTREAM為"1";或當D—C、于D—B—C時,恢復出數據流DATASTREAM為"0"。可以通過差分放大器接收、比較以及輸出嵌入時鐘的信號D一C和D—B—C來實現數據流恢復單元262。時鐘同步檢測器264從作為差分信號的嵌入時鐘的信號D_C和D—B—C中檢測出均衡的部分,并將該結果提供為時鐘同步信號C—Sync。時鐘同步檢測器264將嵌入時鐘的信號D—C和D—B_C互相比較,并當D—C和D—B—C彼此相等時,產生時鐘同步信號C—Sync。時鐘同步檢測器264能夠使用在嵌入時鐘的信號D—C和D—B_C的最大電平與(D—C+D—B—C)/2電平之間的第一參考電平電壓VH—REF以及在嵌入時鐘的信號D—C和D—B—C的最小電平與(D—C+D—B—C)/2電平之間的第二參考電平電壓VL—REF來檢測出時鐘同步信號C—Sync。例如,在嵌入時鐘的信號D—C小于第一參考電平電壓VH—REF而嵌入時鐘的信號D—B—C大于第二參考電平電壓VL—REF的情況下,時鐘同步檢測器264產生時鐘同步信號C—Sync。甚至在嵌入時鐘的信號D—C大于第二參考電平電壓VL—REF而嵌入時鐘的信號D—B—C小于第一參考電平電壓VH—REF的情況下,時鐘同步才企測器264也如上相同的方式#:作。通信的方法的流程圖。如圖11所示,根據本發明的示范性實施例的使用嵌入時鐘的信號來串行通信的方法包括差分信號產生步驟(S300)、時鐘信息插入步驟(S310)、發送步驟(S320)、接收步驟(S400)、數據流恢復步驟(S楊)、時鐘信息恢復步驟(S420)以及時鐘產生步驟(S430)。差分信號產生步驟(S300)產生與數據流DATASTREAM對應的數據信號DATA和數據條信號DATA—B,并根據數據信號DATA和數據條信號DATA—B的相對位置來顯示數據流DATASTREAM的數據。例如,當數據流DATASTREAM的數據為"1"時,差分信號產生步驟(S300)產生具有正極性電壓VH的數據信號DATA和具有負極性電壓VL的數據條信號DATA一B,從而數據信號DATA大于數據條信號DATA—B。反之,當數據流DATASTREAM的數據為"0"時,差分信號產生步驟(S300)產生具有負極性電壓VL的數據信號DATA和具有正極性電壓VH的數據條信號DATA_B,從而數據信號DATA小于數據條信號DATA—B。時鐘信息插入步驟(S310)響應于時鐘CLK通過均衡數據信號DATA一B而將時鐘CLK信息嵌入在數據信號DATA和數據條信號DATA—B中,并將它們提供為嵌入時鐘的信號D一C和D—B一C。例如,當輸入時鐘CLK的高電平時段時,時鐘信息插入步驟(S310)均衡數據信號DATA和數據條信號DATA—B,以輸出具有數據信號DATA和數據條信號DATA—B之間的中間值的信號。發送步驟(S320)緩沖并放大嵌入時鐘的信號D—C和D_B—C,以產生作為差分信號的嵌入時鐘的數據信號DATA—C和DATA—B_C,并通過兩根傳輸線將它們發送到接收器252。接收步驟(S400)接收嵌入時鐘的數據信號DATA—C和DATA—B—C,并將它們轉換成嵌入時鐘的信號D—C和D—B_C。數據流恢復步驟(S410)根據作為差分信號的嵌入時鐘的信號D一C和D—B—C的相對位置從嵌入時鐘的信號D—C和D—B一C恢復出數據流DATASTREAM。例如,數據流恢復步驟(S410)將嵌入時鐘的信號D一C和D—B_C互相比較,并當D一C大于DJB—C時,恢復出數據流DATASTREAM為"1";當D—C小于D—B一C時,恢復出數據流DATASTREAM為"0"。時鐘信息恢復步驟(S420)從作為差分信號的嵌入時鐘的信號D一C和DJB—C中檢測出相等的部分,并產生時鐘同步信號C_Sync。例如,時鐘信息恢復步驟(S420)將嵌入時鐘的信號D—C和D一B—C互相比較,并當D一C和D—B—C彼此相等時,確定其就是相等的部分,接著產生時鐘同步信號C_Sync。此外,時鐘信息恢復步驟(S420)能夠使用在最大電平電壓VH與(VH+VL)/2電平之間的第一參考電平電壓VH—REF以及在最小電平電壓VL與(VH+VL)/2電平之間的第二參考電平電壓VL—REF來檢測出時鐘同步信號C—Sync。例如,在嵌入時鐘的信號D_C大于第二參考電平電壓VL一REF而嵌入時鐘的信號D—B—C小于第一參考電平電壓VH—REF的情況下,時鐘信息恢復步驟(S420)確定其就是相等的部分,接著產生時鐘同步信號C一Sync。時鐘產生步驟(S430)通過與時鐘同步信號C一Sync同步來產生時鐘CLK。通過上述過程,時鐘CLK信息可以被嵌入到數據流DATASTREAM中接著被發送并被恢復。圖12是示出根據本發明的示范性實施例的通過將一個時鐘脈沖嵌入到每4位數據中而產生的嵌入時鐘的信號的圖。如圖12所示,根據本發明的一個示范性實施例而產生的嵌入時鐘的數據信號DATA—C和DATA_B—C具有數據流DATASTREAM值為"1101"和"0110",其中在該4位數據后嵌入時鐘脈沖信息。當數據流DATASTREAM的數據值為"1"時,嵌入時鐘的數據信號DATA一C具有相對高于嵌入時鐘的數據信號DATA—B—C的電壓電平,當數據流DATASTREAM的數據值為"0"時,嵌入時鐘的數據信號DATA—C具有相對低于嵌入時鐘的數據信號DATA—B—C的電壓電平。時鐘CLK信息被嵌入在嵌入時鐘的數據信號DATA—C和DATA—B—C的相等部分,也即,在嵌入時鐘的數據信號DATA—C和DATA—B一C的最大電平電壓和最小電平電壓的中間電平部分。因而,接收設備能夠通過檢測嵌入時鐘的信號的相等部分來檢測出嵌入在數據流中的時鐘的同步。在此實施例中,盡管參照一個時鐘脈沖被嵌入到被轉換為差分信號的每個4位數據中的情況進行了描述,但是本發明不限于此,而一個時鐘脈沖可以被嵌入到每個8位數據、IO位數據、16位數據或20位數據中。參照圖1到7和圖8到12描述的使用嵌入時鐘的信號來串行通信的方法和裝置可以應用于液晶顯示設備中的圖形控制器和定時控制器之間的接口或定時控制器和驅動器集成電路(IC)之間的接口中。此外,參照圖1到7和圖8到12描述的使用嵌入時鐘的信號來串行通信的方法和裝置除了可以應用于液晶顯示設備中外,還可以應用于如串行ATA、PCI-E專線、千兆以太網等等各種串行通信中。如上所述,由于本發明的用于串行通信的方法和裝置能夠使用在作為具有四個電平的脈沖幅度調制的信號的奇數和偶數數據信號的極性被反轉的時間點嵌入時鐘信息的嵌入時鐘的信號,或者使用通過均衡差分信號而嵌入時鐘信息的嵌入時鐘的信號來執行串行通信,因此不需要專用時鐘信道和信道編碼。因而,本發明提供了如下有利效果由于消除了時鐘信道而降低了電磁干擾(EMI),以及由于縮減了信道編碼而節省了2比特開銷。盡管參照本發明的特定實施例對本發明進行了上述圖示和描述,但本領域技術人員應當理解,在不脫離由所附權利要求書所限定的本發明的精神和范圍的情況下,可以對本發明進行形式和細節上的各種修改。權利要求1、一種使用嵌入時鐘的信號來串行通信的裝置,包括數據劃分器,用于將數據流分為奇數和偶數數據流;嵌入時鐘的信號發生器,用于通過脈沖幅度調制該奇數和偶數數據流,并且當輸入外部時鐘時將該脈沖幅度調制的奇數和偶數數據流的極性反轉來產生奇數和偶數嵌入時鐘的信號;嵌入時鐘的信號恢復單元,用于通過分別將該奇數和偶數嵌入時鐘的信號的幅度與參考電壓相比來恢復該奇數和偶數數據流,并且通過檢測該奇數和偶數嵌入時鐘的信號的幅度極性被反轉的時刻來恢復該時鐘的同步信息;以及數據合成器,用于合成奇數和偶數數據流并提供該結果作為數據流。2、如權利要求l所述的裝置,其中,該嵌入時鐘的信號發生器包括第一信號發生器,用于產生奇數嵌入時鐘的信號;以及第二信號發生器,用于產生偶數嵌入時鐘的信號,其中,所述第一和第二信號發生器將該奇數和偶數數據流脈沖幅度調制為分別具有不同極性的幅度。3、如權利要求2所述的裝置,其中,所述第一信號發生器包括第一正極性信號發生器,用于將該奇數數據流脈沖幅度調制成具有兩個正極性幅度的信號;第一負極性信號發生器,用于將該奇數數據流脈沖幅度調制成具有兩個負極性幅度的信號;以及第一時鐘信息插入器,用于響應于該時鐘將該奇數數據流交替切換到所述正極性信號發生器和負極性信號發生器。4、如權利要求3所述的裝置,其中,所述第二信號發生器包括第二正極性信號發生器,用于將該偶數數據流脈沖幅度調制成具有兩個正極性幅度的信號;第二負極性信號發生器,用于將該偶數數據流脈沖幅度調制成具有兩個負極性幅度的信號;以及第二時鐘信息插入器,用于響應于該時鐘將該偶數數據流交替切換到所述負極性信號發生器和正極性信號發生器。5、一種使用嵌入時鐘的信號來串行通信的方法,所述方法包括將數據流分為奇數和偶數數據流;分別將該奇數和偶數數據流脈沖幅度調制為參考電平電壓;通過響應于時鐘將與該奇數和偶數數據流對應的幅度的極性反轉來產生奇數和偶數嵌入時鐘的信號;通過分別將奇數和偶數嵌入時鐘的信號的幅度與參考電壓相比較來恢復奇數和偶數數據流;以及通過檢測奇數和偶數嵌入時鐘的信號的幅度極性被反轉的時刻來恢復該時鐘的同步信息。6、如權利要求5所述的方法,其中,所述參考電平電壓包括正極性的第一電平電壓、正極性的第二電平電壓、負極性的第一電平電壓以及負極性的第二電平電壓。7、如權利要求6所述的方法,其中,通過改變極性來調制所述奇數和偶數數據流。8、如權利要求7所述的方法,其中,當所述奇數和偶數數據流的數據值為"1"時,該奇數和偶數數據流被轉換成正極性的第一電平電壓或負極性的第一電平電壓;當所述奇數和偶數數據流的數據值為"0"時,該奇數和偶數數據流被轉換成正極性的第二電平電壓或負極性的第二電平電壓。9、如權利要求6所述的方法,其中,所述參考電壓包括第一參考電壓和第二參考電壓,該第一參考電壓具有正極性的第一電平電壓和正極性的第二電平電壓之間的中間值;該第二參考電壓具有負極性的第一電平電壓和負極性的第二電平電壓之間的中間值。10、如權利要求9所述的方法,其中,通過將奇數和偶數嵌入時鐘的信號的幅度電壓與參考電壓相比較來恢復所述奇數和偶數數據流。11、一種使用嵌入時鐘的信號來串行通信的裝置,該裝置包括嵌入時鐘的信號發生器,用于產生根據相對位置而顯示數據流的數據信號和數據條信號,并且當輸入外部時鐘時,通過均衡該數據信號和數據條信號來產生嵌入時鐘的數據信號和嵌入時鐘的數據條信號;以及嵌入時鐘的信號恢復單元,用于才艮據該嵌入時鐘的數據信號和嵌入時鐘的數據條信號的相對位置來恢復該數據信號和數據條信號,并通過檢測該嵌入時鐘的數據信號和嵌入時鐘的數據條信號被均衡的時刻來恢復所述時鐘的同步信息。12、如權利要求11所述的裝置,其中,該數據信號和數據條信號具有彼此相反的相位。13、如權利要求12所述的裝置,其中,所述嵌入時鐘的信號發生器包括數據信號發生器,用于產生數據信號;數據條信號發生器,用于產生數據條信號;時鐘嵌入控制單元,用于響應于該時鐘產生均衡該數據信號和數據條信號的控制信號;以及時鐘嵌入單元,用于響應于該控制信號均衡該數據信號和數據條信號。14、如權利要求13所述的裝置,其中,該嵌入時鐘的信號恢復單元包括數據流恢復單元,用于通過接收并比較該嵌入時鐘的數據信號和嵌入時鐘的數據條信號來恢復該數據流;以及時鐘同步恢復單元,用于通過檢測該嵌入時鐘的數據信號和嵌入時鐘的數據條信號被均衡的時刻來恢復所述時鐘的同步信息。15、一種使用嵌入時鐘的信號來串行通信的方法,該方法包括產生根據相對位置而顯示數據流的數據信號和數據條信號;響應于時鐘通過均衡該數據信號和數據條信號來產生嵌入時鐘的數據信號和嵌入時鐘的數據條信號;根據該嵌入時鐘的數據信號和嵌入時鐘的數據條信號的相對位置來恢復該數據信號和數據條信號;以及通過檢測該嵌入時鐘的數據信號和嵌入時鐘的數據條信號被均衡的時刻來恢復所述時鐘的同步信息。16、如權利要求15所述的方法,其中,當數據流為"1"時,產生具有第一電平電壓的數據信號和具有第二電平電壓的數據條信號;當數據流為"0"時,產生具有第二電平電壓的數據信號和具有第一電平電壓的數據條信號。17、如權利要求16所述的方法,其中,該第一電平電壓和第二電平電壓具有彼此反相的極性。18、如權利要求17所述的方法,其中,當數據流為"1"時,該第一電平電壓大于該第二電平電壓;當數據流為"0"時,該第一電平電壓小于該第二電平電壓。19、如權利要求18所述的方法,其中,當該數據信號大于該數據條信號時,恢復出數據值"1";當該數據信號小于該數據條信號時,恢復出數據值"0"。20、如權利要求18所述的方法,其中,檢測該數據信號與數據條信號相同的時間點以提供時鐘同步。全文摘要一種使用嵌入時鐘的信號來串行通信的裝置,包括數據劃分器,用于將數據流分為奇數和偶數數據流;嵌入時鐘的信號發生器,用于通過脈沖幅度調制該奇數和偶數數據流,并且當輸入外部時鐘時將該脈沖幅度調制的奇數和偶數數據流的極性反轉來產生奇數和偶數嵌入時鐘的信號;嵌入時鐘的信號恢復單元,用于通過分別將奇數和偶數嵌入時鐘的信號的幅度與參考電壓相比來恢復奇數和偶數數據流,并且通過檢測奇數和偶數嵌入時鐘的信號的幅度極性被反轉的時刻來恢復該時鐘的同步信息;以及數據合成器,用于合成奇數和偶數數據流并提供該結果作為數據流。文檔編號H04L25/02GK101222457SQ20081000263公開日2008年7月16日申請日期2008年1月14日優先權日2007年1月12日發明者李相根申請人:三星電子株式會社