專利名稱:單載波碼分多址與數據專用信道同頻點兼容移動通信設備的制作方法
技術領域:
本實用新型涉及一種移動通信設備,尤其是一種利用干擾抵消器實現單載波碼分多址2000與數據專用信道同頻點兼容的碼分多址/時分多址移動通信設備,屬于移動通信技術領域。
背景技術:
據申請人了解,CDMA20001x EV-DV和HSDPA技術均為CDMA/TDMA兼用技術,它們使用的基本方法都是在下行鏈路碼分多址的基礎上再實施時分多址。1x EV-DV系統將利用供語音通信后的剩余Walsh地址碼資源構成兩個TDMA信道用于高速數據信號的無線接入;HSDPA則是指定一個碼分多址信道用于多用戶TDMA方式的高速數據的傳輸。這兩個方案雖然給出了CDMA/TDMA方式的實現形式,但至今未看到任何資料,說明它們的工作原理。依據申請人導出的CDMA系統小區下行鏈路最大容量公式可以基本判定,利用現有的CDMA基本原理無法實現EV-DV和HSDPA應該給多個用戶提供高速數據的應用要求。
發明內容
技術問題本實用新型的發明目的在于針對以上現有技術存在的缺點,提出一種單載波碼分多址與數據專用信道同頻點兼容移動通信設備,這種設備在一個下行載波上將同時使用cdma2000 1x和1x EV-DO技術,前者用于語音或低速數據用戶,后者將用于高速數據用戶。
技術方案與1x EV-DO系統有所不同的是,這里并未給這些高速數據用戶分配一個獨立的頻點,也就是說一個小區內仍然只使用一個頻點,但是給這兩種技術分配兩個原用于不同的小區地址碼的短PN序列用作CDMA或TDMA方式的信道地址碼。用于高速數據用戶的TDMA信道和用于語音或低速數據用戶的CDMA信道各用一個地址碼。在語音或低速數據用戶接收機中必須使用較易實現的干擾抵消器,用于消除一條高速數據信道產生的自干擾即可;為了提高高速數據用戶的服務質量,在高速數據用戶接收機中也可使用干擾抵消器,用于消除采用另一地址碼的語音或低速數據用戶信道的干擾。上行鏈路則可繼續使用cdma2000 1x標準。給出的單載波碼分多址2000與數據專用信道同頻點兼容的碼分多址/時分多址移動通信設備在一個頻點上實現了cdma2000 1x和1x EV-DO的融合,對標準的改動很小,具有極好的系統兼容能力。由于該設備中的兩個碼道內使用不同的多址方式,因此干擾信號的識別難度下降。所給設備可大幅度提高系統容量,即頻譜利用率。對于900MHz左右的優質稀缺車載移動通信頻譜資源而言,更有著重要的利用價值。該設備不僅能實現1x EV-DV的設計目標,而且性價比高,易于實現。
為了達到以上目的,本實用新型的單載波碼分多址2000與數據專用信道同頻點兼容的碼分多址/時分多址移動通信設備包括基站發信設備和用戶端收信設備兩部分,在基站發信設備中,由多路相同的語音或低速數據用戶電路和一路高速數據用戶電路以及正交幅度調制電路、射頻處理器組成;其中,每一路語音或低速數據用戶的數據電路中的基帶信號處理器的輸出端通過擾碼器接到地址碼電路,地址碼電路的輸出端經增益調整器接至相加器,相加器的兩路輸出端經第一復擾碼電路接至正交幅度調制電路;高速數據用戶電路中的多個高速數據用戶信號經1x EV-DO基帶信號處理器接至串/并變換器,串/并變換器的輸出經脈沖幅度調制變換器接至第二復擾碼電路,第二復擾碼電路的輸出接至正交幅度調制電路;正交幅度調制電路的輸出經射頻處理器接至天線。用戶端收信設備中的射頻處理器的輸出端經正交幅度相干解調器接至干擾抵消和用戶數據解調器。
該設備包括基站發信設備和用戶端收信設備兩部分,在基站發信設備中,由具有不同小區地址碼的多路相同的語音或低速數據用戶電路和一路高速數據用戶電路以及正交幅度調制電路、射頻處理器組成;其中,每一路語音或低速數據用戶的數據電路中的基帶信號處理器的輸出端通過擾碼器接到地址碼電路,地址碼電路的輸出端經增益調整器接至相加器,相加器的兩路輸出端經第一復擾碼電路接至正交幅度調制電路;高速數據用戶電路中的多個高速數據用戶信號D經1x EV-DO基帶信號處理器接至串/并變換器,串/并變換器的輸出經脈沖幅度調制變換器接至第二復擾碼電路,第二復擾碼電路的輸出接至正交幅度調制電路;正交幅度調制電路的輸出經射頻處理器接至天線;用戶端收信設備中的射頻處理器的輸出端經正交幅度相干解調器接至干擾抵消和用戶數據解調器。
所述用戶端收信設備中的正交幅度相干解調器由兩部分電路組成,其中的第1運算放大器、第2運算放大器與第1乘法器和第2乘法器相串聯,第1運算放大器將輸入的信號S8′分為兩路相同的信號經第2運算放大器放大再濾波后送后面由第1乘法器和第2乘法器構成的兩路正交移相鍵控解調電路;第3運算放大器、第4運算放大器與第1逆調制器和第2逆調制器相串聯,導頻信號由電阻R7輸入,經第3運算放大器分為兩路并行信號,由第4運算放大器(U4)放大、濾波后送入第1逆調制器和第2逆調制器,與經相位調整后的第1擾碼序列和第2擾碼序列相乘后,取得相干載波信號送第1乘法器和第2乘法器。
所述干擾抵消和用戶數據解調器中的多徑接收和正交分集電路中,第1時延電感、第1時延電容組成的時延電路,第2時延電感第2時延電容組成的時延電路分別與第5運算放大器的同相輸入端相接;第3時延電感、第3時延電容組成的時延電路,第4時延電感、第4時延電容組成的時延電路分別與第6運算放大器的同相輸入端相接;第5運算放大器和第6運算放大器的輸出端分別接第7運算放大器的兩輸入端;分別用于兩路輸入信號時延的是第1時延電感,第1時延電容,第2時延電感第2時延電容,第5運算放大器用于3路輸入信號的相加;第3時延電感,第3時延電容,第4時延電感,第4時延電容,第6運算放大器用于另3路輸入信號的相加;第7運算放大器用于正交分集。
所述再生重構、低通濾波和多徑合路器中的第8運算放大器和第9運算放大器的輸入端分別接3路信號輸入,輸出端分別通過低通濾波電路接干擾抵消器中的第10運算放大器和第11運算放大器;所述再生重構、低通濾波和多徑合路器(19)、第8運算放大器和第9運算放大器用于3路再生重構輸入信號的合路,所述第8運算放大器和第9運算放大器接低通濾波電路;第5時延電感,第5時延電容,第6時延電感,第6時延電容,分別用于兩路輸入信號的時延調整,第10運算放大器和第11運算放大器用于干擾消除有益效果使用該設備可成10倍提高小區內的下行信道頻譜利用率,使這種CDMA/TDMA系統的容量基本等于雙頻點cdma2000 1x和1x EV-DO系統的和。而且系統的復雜性增加較少,只需使用最易實現的干擾抵消器,在語音或低速數據用戶的接收機中用于消除一條TDMA高速數據信道產生的自干擾即可;為了提高高速數據用戶的服務質量,對于高速數據用戶也可使用干擾抵消器,用于消除采用另一短PN序列地址碼的語音用戶信道的集總干擾。當考慮相鄰小區干擾時,干擾抵消器的復雜度將略有上升。但是和多用戶接收機相比,干擾抵消器的實現難度不大。這種設備不僅免去1x EV-DO系統需設置專用頻點的問題,而且由于基站端發信和用戶收信設備的簡單性和易實施性,使干擾抵消器得以應用,所涉及的CDMA/TDMA系統能實現EV-DV和HSDPA的功能,能大幅提升900MHz優質稀缺車載移動通信頻段的頻譜利用率。可改進cdma2000 1x標準上下行容量基本對稱的技術缺陷,使其符合移動因特網的需求。
以下結合附圖對本實用新型作進一步的說明。
圖1為本實用新型基站端發信電路框圖。其中有基帶信號處理器1,擾碼器2,地址碼電路3,增益調整器4,相加器5,第一復擾碼電路6,正交幅度調制電路7,射頻處理器8,1x EV-DO基帶信號處理器9,串/并變換器10,脈沖幅度調制變換器11,第二復擾碼電路12。
圖2為用戶端收信電路框圖。其中包括射頻處理器13,正交幅度相干解調器14,干擾抵消和用戶數據解調器15。
圖3為圖2中正交幅度相干解調器14的電路原理框圖。
圖4為圖2中干擾抵消和用戶數據解調器15的電路原理框圖(此處為了簡便起見在圖4中只給出含有一個用于消除高速數據信道對語音或低速數據信道干擾的干擾抵消器)。
圖5為圖3中多徑接收和正交分集電路18的電路原理圖。
圖6為圖3中再生重構、低通濾波器和多徑合路器19、干擾抵消器21的電路原理圖。
以上的圖中還包括第一復擾碼譯碼和多徑分離16、第二復擾碼譯碼和多徑分離17、第三復擾碼譯碼和多徑分離22、第四復擾碼譯碼和多徑分離23、第一多徑接收和正交分集18、再生重構、低通濾波器和多徑合路器19、時分多址分路20、第一基帶信號處理25、干擾抵消器21、第二多徑接收和正交分集24、地址碼譯碼和解擾26、第二基帶信號處理27。
具體實施方式
本實用新型可用于增大現存FDD CDMA移動通信系統的下行鏈路容量,這種設備的基本特點是在小區的一個頻點上同時使用cdma2000 1x和1x EV-DO技術,但將給這兩種技術分配兩個原用于不同的小區地址碼的短PN序列用作CDMA或TDMA方式的信道地址碼。顯然此處不再給1x EV-DO系統分配一個專用頻點。也就是說一個小區內仍然只使用一個頻點,TDMA的高速數據用戶信道和CDMA的語音或低速數據用戶信道各使用一個短PN序列地址碼。在語音或低速數據用戶的接收機中必須使用最易實現的干擾抵消器,只用于消除一條TDMA高速數據信道產生的自干擾即可;為了提高高速數據用戶的服務質量,對于高速數據用戶也可使用干擾抵消器,用于消除采用另一短PN序列地址碼的語音用戶信道的集總干擾。當考慮相鄰小區干擾時,干擾抵消器的復雜度將略有上升。但是和多用戶接收機相比,干擾抵消器的實現難度不大。由于上行鏈路的容量要求較低可繼續采用cdma2000 1x技術。
本實施例可使用圖1中的基站端發電路框圖。主要由基站信號處理器1,擾碼器2,地址碼電路3,增益調整器4,相加器5,復擾碼電路6,正交幅度調制電路7,射頻處理器8,1x EV-DO基帶信號處理器9,串/并變換器10,脈沖幅度調制變換器11,第二復擾碼電路12。該設備包括基站發信設備和用戶端收信設備兩部分,在基站發信設備中,由具有不同小區地址碼的多路相同的語音或低速數據用戶電路A和一路高速數據用戶電路B以及正交幅度調制電路7、射頻處理器8組成;其中,每一路語音或低速數據用戶的數據電路A中的基帶信號處理器1的輸出端通過擾碼器2接到地址碼電路3,地址碼電路3的輸出端經增益調整器4接至相加器5,相加器5的兩路輸出端經第一復擾碼電路6接至正交幅度調制電路7;高速數據用戶電路B中的多個高速數據用戶信號D經1x EV-DO基帶信號處理器9接至串/并變換器10,串/并變換器10的輸出經脈沖幅度調制變換器11接至第二復擾碼電路12,第二復擾碼電路12的輸出接至正交幅度調制電路7;正交幅度調制電路7的輸出經射頻處理器8接至天線;用戶端收信設備中的射頻處理器13的輸出端經正交幅度相干解調器14接至干擾抵消和用戶數據解調器15。圖1中的S11、S12、……、S1N為N個語音或低速數據用戶的數據,也可是信令信道的數據。經基帶信號處理器1完成糾錯編碼等過程,擾碼器2將輸入數據流S21與242-1位長的偽隨機序列PN7相加,有加密作用,PN7、PN8、……、PN6+N和PN0的序列結構相同,但具有不同的時延。地址碼電路3將S31信號與輸入的信道地址碼W2相乘,完成地址碼編碼、擴頻過程,輸入沃爾什(Walsh)地址碼的碼片速率取1.2288Mcps,碼字長度為64個碼片。增益調整器4將根據移動臺的收信誤幀率要求調整該路信道的發功率。N路輸入信號經上述類似處理后送入相加器5。相加器5輸出經第一復擾碼電路6處理后形成兩路信息內容相同的信號S7I和S7Q,PNI和PNQ分別為I、Q兩路不同的短擾碼序列,原用作小區地址碼,現兼有小區地址碼和語音或低速數據用戶信道地址碼的兩重功能。正交幅度調制電路7用于形成2路正交分集的二相相移鍵控信號,送入射頻處理器8,最后形成用于天線發送的射頻信號。
各路高速數據用戶的信號D11、D12、……、D1N進入1x EV-DO基帶信號處理器9后輸出SD信號。此處9的處理和1x EV-DO系統中基帶信號的處理基本相同,SD信號經串/并變換器10后的SD1信號路數取決于1x EV-DO選用的調制方式,選用16QAM時,應為4路。經脈沖幅度調制器11變換后,形成16QAM星座圖的兩正交分量SDI1和SDQ1。再經第二復擾碼電路12處理,它使用另一個短擾碼序列,其作用與語音或低速數據信道中的短PN序列類似。在這里需要注意的是高速數據用戶信道所用的短PN序列PNDI和PNDQ與語音或低速數據用戶信道的短PN序列是不同的,但工作頻點相同。
圖2下行鏈路用戶端的收信電路框圖中包括射頻處理器13用于將無線接收的射頻信號變換為與發端信號S9對應的中頻信號S9′,送正交幅度相干解調器14,它的兩路輸出信號S8I′和S8Q′送干擾抵消和用戶數據解調器15,由該電路輸出高速數據用戶K的信號D1K′,也可以送出語音或低速數據用戶K的信號S1K′。
用戶端收信設備中的正交幅度相干解調器14由兩部分電路組成,其中的第1運算放大器U1、第2運算放大器U2與第1乘法器M1和第2乘法器M2相串聯,第1運算放大器U1將輸入的信號S8′分為兩路相同的信號經第2運算放大器U2放大再濾波后送后面由第1乘法器M1和第2乘法器M2構成的兩路正交移相鍵控解調電路;第3運算放大器U3、第4運算放大器U4與第1逆調制器M3和第2逆調制器(M4)相串聯,導頻信號由電阻R7輸入,經第3運算放大器U3分為兩路并行信號,由第4運算放大器U4放大、濾波后送入第1逆調制器M3和第2逆調制器M4,與經相位調整后的第1擾碼序列PNIL和第2擾碼序列PNQL相乘后,取得相干載波信號送第1乘法器M1和第2乘法器M2。
正交幅度相干解調器14的電路見圖3,其中的U1將輸入的信號S8′分為兩路相同的信號經U2放大再濾波后送后面由M1和M2構成的兩路正交移相鍵控解調電路。導頻信號由R7輸入,經U3分為兩路并行信號,由U4放大、濾波后送入逆調制器M3和M4,與經相位調整后的PNIL和PNQL相乘后,取得相干載波信號送M1和M2。
圖2中的干擾抵消和用戶數據解調器15電路見圖4(此處為了簡便起見在圖4中只給出含有一個用于消除高速數據信道對語音或低速數據信道干擾的干擾抵消器)。圖4中的復擾碼譯碼和多徑分離16用于從S7I′信號中取出高速數據信道的信號,設多徑傳播信道數為3時,則它輸出3條路徑信號。復擾碼譯碼和多徑分離17、22、23的作用類似。多徑接收和正交分集18用于兩路輸入的三路傳播路徑信號的時延調整,將每一組三路傳播路徑信號合為一路,再將兩路正交分集信號合并,可用于克服多徑傳播衰落的影響。多徑接收和正交分集24電路的作用與多徑接收和正交分集18的作用類似,不過它是用于語音或低速數據用戶信號的接收。時分多址分路20用于從高速數據信道中取出某一高速數據用戶K的信號再經基帶信號處理25解密和糾錯后恢復用戶K的數據信號D1K′,它對應與基站發端的高速數據用戶K的發信號D1K。
所述干擾抵消和用戶數據解調器15中的多徑接收和正交分集電路18中,第1時延電感L1、第1時延電容C2組成的時延電路,第2時延電感L2,第2時延電容C3組成的時延電路分別與第5運算放大器A1的同相輸入端相接;第3時延電感L3、第3時延電容C5組成的時延電路,第4時延電感L4、第4時延電容C6組成的時延電路分別與第6運算放大器A2的同相輸入端相接;第5運算放大器A1和第6運算放大器A2的輸出端分別接第7運算放大器A3的兩輸入端;分別用于兩路輸入信號時延的是第1時延電感L1,第1時延電容C2,第2時延電感L2,第2時延電容C3,第5運算放大器A1用于3路輸入信號的相加;第3時延電感L3,第3時延電容C5,第4時延電感L4,第4時延電容C6,第6運算放大器A2用于另3路輸入信號的相加;第7運算放大器A3用于正交分集。
圖4中的再生重構低通濾波和多徑合路19用于用于將第一復擾碼譯碼和多徑分離16輸出的三路傳播路徑的信號合路,經低通濾波后恢復成S8I′中的高速信道信號S8II′,對第二復擾碼譯碼和多徑分離17輸出的信號進行類似處理,恢復成S8Q′中的高速信道信號S8QI′。干擾抵消器21含有S8I′和S8Q′的延遲調整電路和減法電路,將S8I′延遲,使其中的高速信道信號和S8II′對齊,再從S8I′中減去S8II′信號,可消除S8I′中的高速信道信號干擾;干擾抵消器21對S8Q′有類似的作用。使用于語音或低速數據用戶K信號解調的第三復擾碼譯碼和多徑分離22、第四復擾碼譯碼和多徑分離23輸入信號中的高速數據信道干擾大為下降,使要求的收信號功率下降,系統容量上升,多徑接收和正交分集24與18有類似的作用,地址碼譯碼和解擾26用于語音或低速數據用戶的地址碼譯碼和解密。基帶信號處理27主要用于糾錯譯碼。
圖5中給出多徑接收和正交分集框圖中的具體電路,其中L1,C2,L2,C3分別用于兩路輸入信號的時延,A1用于3路輸入信號的相加。L3,C5,L4,C6,A2有類似作用。A3用于正交分集。
圖6給出圖4中再生重構、低通濾波和多徑合路器19、干擾抵消器21的電路圖。其中I1和I3用于3路輸入信號的合路,所述I1和I3的輸出接低通濾波電路。L3,C5,L4,C6分別用于兩路輸入信號S7I′和S7Q′的時延調整,I2和I4用于干擾消除。
所述再生重構、低通濾波和多徑合路器19中的第8運算放大器I1和第9運算放大器I3的輸入端分別接3路信號輸入,輸出端分別通過低通濾波電路接干擾抵消器21中的第10運算放大器I2和第11運算放大器I4;所述再生重構、低通濾波和多徑合路器19、第8運算放大器I1和第9運算放大器I3用于3路再生重構輸入信號的合路,所述第8運算放大器I1和第9運算放大器I3接低通濾波電路;第5時延電感L3,第5時延電容C5,第6時延電感L4,第6時延電容C6,分別用于兩路輸入信號S7I′、S7Q′的時延調整,第10運算放大器I2和第11運算放大器I4用于干擾消除從上述實施例可以看出,由于基站端發信和用戶收信設備的簡單性和易實施性,使干擾抵消器得以應用,所涉及的CDMA/TDMA系統能實現EV-DV和HSDPA的功能,使高速數據用戶的用戶數和數據速率在原有語音或低速數據容量的基礎上大幅上升,并可滿足多用戶下行高速率的移動因特網要求。
除上述實施例外,本實用新型還可以有其它實施方式。凡采用等同替換成等效變換形成的技術方案,均落在本實用新型要求的保護范圍。
權利要求1.一種單載波碼分多址與數據專用信道同頻點兼容移動通信設備,其特征在于該設備包括基站發信設備和用戶端收信設備兩部分,在基站發信設備中,由具有不同小區地址碼的多路相同的語音或低速數據用戶電路(A)和一路高速數據用戶電路(B)以及正交幅度調制電路(7)、射頻處理器(8)組成;其中,每一路語音或低速數據用戶的數據電路(A)中的基帶信號處理器(1)的輸出端通過擾碼器(2)接到地址碼電路(3),地址碼電路(3)的輸出端經增益調整器(4)接至相加器(5),相加器(5)的兩路輸出端經第一復擾碼電路(6)接至正交幅度調制電路(7);高速數據用戶電路(B)中的多個高速數據用戶信號D經1x EV-DO基帶信號處理器(9)接至串/并變換器(10),串/并變換器(10)的輸出經脈沖幅度調制變換器(11)接至第二復擾碼電路(12),第二復擾碼電路(12)的輸出接至正交幅度調制電路(7);正交幅度調制電路(7)的輸出經射頻處理器(8)接至天線;用戶端收信設備中的射頻處理器(13)的輸出端經正交幅度相干解調器(14)接至干擾抵消和用戶數據解調器(15)。
2.根據權利要求1所述的單載波碼分多址與數據專用信道同頻點兼容移動通信設備,其特征在于所述用戶端收信設備中的正交幅度相干解調器(14)由兩部分電路組成,其中的第1運算放大器(U1)、第2運算放大器(U2)與第1乘法器(M1)和第2乘法器(M2)相串聯,第1運算放大器(U1)將輸入的信號S8′分為兩路相同的信號經第2運算放大器(U2)放大再濾波后送后面由第1乘法器(M1)和第2乘法器(M2)構成的兩路正交移相鍵控解調電路;第3運算放大器(U3)、第4運算放大器(U4)與第1逆調制器(M3)和第2逆調制器(M4)相串聯,導頻信號由電阻R7輸入,經第3運算放大器(U3)分為兩路并行信號,由第4運算放大器(U4)放大、濾波后送入第1逆調制器(M3)和第2逆調制器(M4),與經相位調整后的第1擾碼序列(PNIL)和第2擾碼序列(PNQL)相乘后,取得相干載波信號送第1乘法器(M1)和第2乘法器(M2)。
3.根據權利要求1所述的單載波碼分多址與數據專用信道同頻點兼容移動通信設備,其特征在于擾抵消和用戶數據解調器(15)中的多徑接收和正交分集電路(18)中,第1時延電感(L1)、第1時延電容(C2)組成的時延電路,第2時延電感(L2’)第2時延電容(C3)組成的時延電路分別與第5運算放大器(A1)的同相輸入端相接;第3時延電感(L3)、第3時延電容(C5)組成的時延電路,第4時延電感(L4)、第4時延電容(C6)組成的時延電路分別與第6運算放大器(A2)的同相輸入端相接;第5運算放大器(A1)和第6運算放大器(A2)的輸出端分別接第7運算放大器(A3)的兩輸入端;分別用于兩路輸入信號時延的是第1時延電感(L1),第1時延電容(C2),第2時延電感(L2’)第2時延電容(C3),第5運算放大器(A1)用于3路輸入信號的相加;第3時延電感(L3),第3時延電容(C5),第4時延電感(L4),第4時延電容(C6),第6運算放大器(A2)用于另3路輸入信號的相加;第7運算放大器(A3)用于正交分集。
4.根據權利要求1所述的單載波碼分多址與數據專用信道同頻點兼容移動通信設備,其特征在于所述再生重構、低通濾波和多徑合路器(19)中的第8運算放大器(I1)和第9運算放大器(I3)的輸入端分別接3路信號輸入,輸出端分別通過低通濾波電路接干擾抵消器(21)中的第10運算放大器(I2)和第11運算放大器(I4);所述再生重構、低通濾波和多徑合路器(19)、第8運算放大器(I1)和第9運算放大器(I3)用于3路再生重構輸入信號的合路,所述第8運算放大器(I1)和第9運算放大器(I3)接低通濾波電路;第5時延電感(L3),第5時延電容(C5),第6時延電感(L4),第6時延電容(C6),分別用于兩路輸入信號(S7I′、S7Q′)的時延調整,第10運算放大器(I2)和第11運算放大器(I4)用于干擾消除。
專利摘要單載波碼分多址與數據專用信道同頻點兼容移動通信設備是一種利用干擾抵消器實現cdma2000 1x和1x EV-DO同頻點兼容的碼分多址/時分多址移動通信設備,該設備包括基站發信設備和用戶端收信設備兩部分,在基站發信設備中,由具有不同小區地址碼的多路相同的語音或低速數據用戶電路(A)和一路高速數據用戶電路(B)以及正交幅度調制電路(7)、射頻處理器(8)組成;正交幅度調制電路(7)的輸出經射頻處理器(8)接至天線;用戶端收信設備中的射頻處理器(13)的輸出端經正交幅度相干解調器(14)接至干擾抵消和用戶數據解調器(15)。該設備可消除高速信道信號干擾,實現使語音或低速數據用戶信號解調輸入信號中的高速數據信道干擾大為下降。
文檔編號H04B7/26GK2886951SQ20062007145
公開日2007年4月4日 申請日期2006年5月16日 優先權日2006年5月16日
發明者傅海陽, 金卓琳, 張亞琪, 張青, 錢月清 申請人:南京郵電大學