專利名稱:信號同步系統的制作方法
技術領域:
本發明是有關于信號同步系統,特別有關于多個接收裝置如何正確接收 多個輸出裝置所輸出的數據。
背景技術:
信號同步一直以來都是電子系統中重要的課題。例如,多媒體信息在網 絡系統中的傳送、或圖像信息在系統中的傳送,都需要信號同步的技術,使 接收裝置得以正確接收輸出裝置的數據。
目前常用的同步技術為利用石英振蕩器提供基準頻率,并且配合鎖相 回路(PLL)以及除頻器產生不同的工作時鐘,以供系統中不同的裝置使用。然 而,鎖相回路產生的時鐘通常有噪聲問題,使得系統中各個裝置的工作時鐘
不完全相同,導致接收裝置無法正確接收輸出裝置的信號。
圖1所示的方塊圖包括傳統信號同步系統102。輸出裝置10a..... 10n
傳送信號S1..... Sn至接收裝置lla..... llz。其中,信號S1..... Sn各
自包括有數據與以及同步信息成分。傳統信號同步系統102接收該等輸出裝
置10a.....10n所輸出的信號Sl.....Sn以及工作時鐘Clockl.....Clockn
后,傳統信號同步系統102會分別對輸出裝置10a..... 10n的輸出進行同步
化操作后,對應輸出信號SA.....SZ,以及時鐘ClockA.....ClockZ至接
收裝置lla..... llz。其中,信號SA..... SZ各自包括經同步化調整后的
數據以及同步信息。
然而,傳統信號同步系統102需要針對每一個接收裝置設置一組芯片針 腳,隨著輸出裝置與接收裝置的增加,傳統信號同步系統102的針腳(pin) 數目會變成一種負擔,不僅電路板的電路布局(circuit layout)會相當復雜, 芯片(chip)的封裝(package)成本以及電路板(PCB)的成本也會上升。因此, 需要一種解決上述問題的技術
發明內容
本發明所提供的信號同步系統(synchron i za t i on sy s t em)不僅使多個接 收裝置與多個輸出裝置同步,還可以減少芯片所需要的針腳數目,使得電路 布局更簡易,同時降低芯片封裝與印刷電路板的制作成本。
本發明提供一種信號同步系統,其中包括多個同步單元以及一控制單元。 該等同步單元各自對應一個輸出裝置。該控制單元(control unit)產生系統 時鐘(systera clock)以及數據選擇信號。該數據選擇信號決定哪一個同步單 元(synchronization device)可以開始進行同步化的操作。而根據所對應的 輸出裝置的輸出信號、系統時鐘、以及數據選擇信號,同步單元可以對輸出 裝置的輸出信號進行同步化操作,且控制單元接收經同步化調整后的輸出裝 置的輸出信號。根據該等同步單元的輸出信號以及該系統時鐘,該控制單元 產生輸出選擇信號。且通過系統時鐘以及輸出選擇信號,控制單元可控制多 個接收裝置接收經同步化調整后的輸出裝置的輸出信號,而使接收裝置同步 接收輸出裝置所輸出的數據。
本發明所提出的信號同步系統亦可應用于多輸出裝置的比特流信號傳輸。
本發明所揭露的技術亦適用于其它狀況。例如將多個輸出裝置所輸出 的數據皆傳送至單一個接收裝置、或將多個輸出裝置所輸出的數據傳送至多 個接收裝置。
圖1為傳統信號同步系統的實施例; 圖2、 3、 4、 5為信號同步系統的實施圖; 圖6為信號同步系統的電路示意圖; 圖7為信號同步系統的輸出控制的時序圖8、 9顯示信號同步系統如何將多個輸出裝置所輸出的圖像數據傳遞至 單一接收裝置;
圖10為本說明書所提及的同步單元的實施例;
圖11顯示檢測及測量器1002所產生的同步差距信號Vph-A、 Vph—B所代 表的意義;
圖12為本說明書所提及的同步單元的另一實施例;
圖13顯示檢測及測量器1302所產生的同步差距信號Hph—A、 Hph—B所代表的意義,
102 ~傳統信號同步系統;202 控制單元;302 ~控制單元;402 控制單元;502 -控制單元;
600 ~信號同步系統;602 ~輸出選擇產生器;
604 ~輸出選擇電路;606 ~多工控制器;
612 ~控制信號;702-706 脈沖信號;
902、1002 控制單元;904、 1004 接收裝置;1102-檢測及測量器;1104-信號產生器;1106~比4交器;
1108~水平同步信號數量產生電路;
1110~水平同步信號數量刪除電路;
1112 水平同步信號長度計數器;
1114 第二垂直同步信號產生器;
1122 第二垂直同步信號;1124 ~參數信號;
1126 正水平同步信號;1128 ~負水平同步信號;
1130 計數結果信號;
1302 檢測及測量器;1304 ~信號產生器;
1306~比4交器;1308 ~數據產生電路;
1310 數據刪除電路;1312 ~數據緩沖及控制器;
1314 第二水平同步信號產生器;
1322 第二水平同步信號;1324 -參數信號;
1326 正數據信號;1328 ~負數據信號;
10a ~'10n、 20a ~ 20n、 30a ~-30n、 40a -—40n、 50a ~ 50n、 80a
輸出裝置;
lla ~'llz、 21a ~ 21z、 31a ~'31z、 41a --41z、 51a ~ 51z、 81a
接收裝置;
12a -'12n、 22a ~ 22n、 32a ~'32n、 42a --42n、 52a ~ 52n、 62a
、92a~ 92n~同步單元;
具體實施例方式
圖2為本發明所提供的一信號同步系統的實施圖。此信號同步系統可應 用在多個輸出裝置傳輸數據給多個接收裝置的情況。此信號同步系統包括有
多個同步單元22a..... 22n以及一控制單元202。同步單元22a..... 22n
各自對應一個輸出裝置(分別為20a..... 20n)。控制單元202根據該等輸出
裝置的數目n以及時鐘Clockl.....Clockn產生系統時鐘Clock—sys以及數
據選擇信號Data —sel。在使用系統時鐘Clock_sys的情況下,控制單元202 接收數據的順序乃由數據選擇信號Data —sel決定。數據選擇信號Data —sel 的內容可為該等輸出裝置的代號。例如,若輸出裝置的數量為2(n=2)、工作 時鐘皆為66MHz(Clockl= Clock2=66MHz),則系統時鐘Clock —sys可設定為 132MHz,并且數據選擇信號Data —sel隨著系統時鐘Clock —sys在T與"2" 之間來回變化。
同步單元22a ~ 22何時進行同步化操作,為根據輸出裝置20a輸出的信 號SI與、系統時鐘Clock-sys、以及數據選擇信號Data-sel所決定。而進 行同步化操作后,信號Sl Sn調整為信號Sl, ~Sn,。
控制單元202接收由同步單元22a 22n所輸出的信號Sl, ~ Sn,。且信 號S1, ~Sn,由控制單元202輸出時,則被定義為信號S — sys。其中,根據
同步單元22a..... 22n的輸出信號Sl'、…、Sn,以及系統時鐘Clock—sys,
控制單元202產生輸出選擇信號Out —sel。且系統時鐘Clock —sys搭配輸出 選擇信號0ut-sel則是控制單元202用來控制信號S-sys為由接收裝置21a ~ 21z中哪一個所接收。且其中,數據選擇信號Data-sel以及輸出選擇信號 Out — sel可為脈沖信號(pulse signal)或比特流信號(bitstream signal)。
由于系統時鐘Clock-sys為由控制單元202所提供,因此當控制單元202 提供系統時鐘Clock_sys給同步單元22a 22n以進行同步化,以及控制單元 202利用系統時鐘Clock-sys控制將信號輸入至接收裝置21a~21z時,所有 操作皆基于系統時鐘Clock-sys,也因此,輸出裝置20a 22n與接收裝置 21a 21z間的信號傳遞,通過本發明設計,仍屬于同步,且與已知相比較, 輸出裝置20a-20n與接收裝置21a與21z間的信號數目明顯為少。
圖3為本發明所提供的信號同步系統的實施圖。在其它應用上,同步單 元32a 32n,可為對應內建(build in)于輸出裝置30a ~ 30n中,且如同圖2 的概念,控制單元302,可將多個輸出裝置30a 30n的輸出,同步傳遞至接
收裝置21a ~ 21z。
圖4為本發明所提供的信號同步系統的實施圖。輸出裝置40a ~ 40n輸出 的信號包4舌有垂直同步信號(horizontal synchronization signal, 未顯示 在圖中)、水平同步信號(vertical synchronization signal,未顯示在圖中)、 以及數據信號(未顯示在圖中)。同步單元42a~42n用以分別對輸出裝置 40a~40n的輸出進行同步化調整,且調整后輸出分別輸出水平同步信號 Hsl'、 垂直同步信號Vsl,、數據信號Datal,…水平同步信號Hsn,、 垂 直同步信號Vsn,、數據信號Datan'。
同樣地,根據本發明概念,控制單元402通過系統時鐘Clock-sys以及 數據選擇信號Data-sel控制各同步單元42a~42n進行同步化操作。且,水 平同步信號Hsl'、垂直同步信號Vsl'、數據信號Datal,…水平同步信號 Hsn,、垂直同步信號Vsn,、數據信號Datan,由控制單元402輸出時為被定 義為水平同步信號Hs-sys、垂直同步信號Vsl —sys,以及數據信號Data_sys。 至水平同步信號Hs —sys、垂直同步信號Vsl-sys,以及數據信號Data —sys的 輸出控制,則通過控制單元402輸出系統時鐘Clock_sys以及輸出選擇信號 0ut一sel至接收裝置41a 41z。
圖5為信號同步系統的實施圖。輸出裝置50a 50n的輸出為比特流信號 (未顯示在圖中)。同步單元52a ~ 52n可分別輸出比特流信號Bitstreaml, ~ Bitstreamn,。且比特流信號Bitstreaml' ~ Bitstreamn,由控制單元502 輸出時^皮定義為比特流信號Bi t s t rearn— sys 。
仍根據本發明概念,通過系統時鐘Clock —sys以及數據選擇信號 Data —sel控制各同步單元52a 52n進行同步化操作。且通過控制單元402 輸出系統時鐘Clock_sys以及輸出選擇信號Out —sel至接收裝置41a ~ 41z, 以控制比特流信號Bitstream—sys的輸出。
圖6為信號同步系統的電路示意圖。此信號同步系統600包括同步單元 62a 62n、輸出選擇產生器(output— sel generator) 602 、輸出選擇電路 (output-select circuit) 604 , 以及多工控制器(multiplexer &
controller) 606。根據同步單元62a..... 62n所分別輸出的水平同步信號
Hsl'、垂直同步信號Vsl,...、水平同步信號Hsn,、垂直同步信號Vsn,,控 制單元402輸出水平同步信號Hs —sys與垂直同步信號Vs-sys。根據系統時 鐘Clock-sys以及水平同步信號Hs — sys與垂直同步信號Vs —sys,輸出選擇
產生器602產生輸出選擇信號0ut-sel。根據系統時鐘Clock—sys、輸出選擇 信號Out-sel,以及水平同步信號Hs —sys與垂直同步信號Vs-sys,輸出選擇 電路604產生控制信號612。根據控制信號612。輸出選擇信號Out_sel用來 控制數據信號Data-sys應該由哪一個接收裝置來接收。
圖7為信號同步系統的輸出控制的時序圖。請同時參考圖4,控制單元 4 02通過系統時鐘信號C1 ock—sys "搭配輸出選4奪信號0ut — se l(或0ut — se 1 [a]、 Out —sel[b] 、 Out —sel[c]...),以控制接收裝置41a ~ 41b是否接收伴隨在水 平同步信號Hs-sys與垂直同步信號Vs-sys之后的數據信號Data —sys。其中, 選擇信號Out-sel可以比特流信號的形式存在,實施的方式如圖7選擇信號 Out-sel其標頭后帶有接收裝置41a-41b是否可以接收的消息。或,選擇信 號Out-sel [a] 、 Out —sel[b] 、 Out —sel [c]…可以脈沖信號的形式存在,實 施的方式亦如圖7所示,以多支脈沖信號分別控制接收裝置41a-41b是否可 以接收的消息。
圖8顯示了信號同步系統如何將多個輸出裝置所輸出的圖像數據傳遞至 單一接收裝置。控制單元802通過系統時鐘Clock—sys以及數據選擇信號 Data —sel控制各同步單元82a ~ 82n是否進行同步化操作。同步單元82a ~ 可分別將輸出裝置80a 80z的輸出水平同步信號Hsl、垂直同步信號Vsl、 數據信號Datal…、水平同步信號Hsn,、垂直同步信號Vsn,、數據信號Datan 同步化調整為水平同步信號Hsl,、垂直同步信號Vsl,、數據信號Datal'…、 水平同步信號Hsn,、垂直同步信號Vsn,、數據信號Datan,后輸出。而控制 單元802接收同步單元82a-82n的輸出后,則可依序輸出或依照預先設定輸 出,且輸出時定義為水平同步信號Hs —sys、垂直同步信號Vs-sys 、數據信 號Data_sys。
圖9亦顯示了信號同步系統如何將多個輸出裝置所輸出的圖像數據傳遞 至單一接收裝置。其中,輸出裝置90a 90n、信號同步系統(同步單元"a ~ 92n與控制單元1002 ),以及接收裝置1004間信號傳遞方式,大致與圖8相 同,只是將同步信號與數據信號合并以比特流信號定義。
本發明所提供的信號同步系統亦可應用在其它狀況。例如將多個輸出 裝置所輸出的數據分別傳送至相對應的多個接收裝置中。其中接收裝置與輸 出裝置的數量相等,每一個接收裝置分別對應一個輸出裝置。
圖10為本說明書所提及的同步單元的實施例。檢測及測量器(detection
and measure device) 1002 ;險測第 一垂直同步信號Vs 1與4言號產生器(s igna 1 generator) 1004所提供的第二垂直同步信號1122的相位(phase)差,以產生 同步差距信號Vph—A、 Vph—B。比較器1106將該同步差距信號Vph—A、 Vph—B 與前一次的同步差距信號做比較,并且根據其變化量產生參數信號1124。根 據該參數信號1124,水平同步信號數量產生電路(Hs generating circuit) 1108產生正水平同步信號1126,以使該第二水平同步信號的無效區 域增加的長度為接收時鐘ClockR的整數倍,水平同步信號數量刪除電路(Hs eliminating circuit) 1110產生負水平同步信號1128,以使該第二水平同步 信號的無效區域減少的長度為接收時鐘ClockR的整數倍,并且水平同步信號 長度計數器(Hs length counter ) 1112產生長度小于一個接收時鐘的長度的 計數結果信號1130。第二垂直同步信號產生器1114,根據該參數信號1124、 該正水平同步信號1126、該負水平同步信號1128、以及該計數結果信號1130, 調整該第二垂直同步信號Vsl,的無效區域的長度。
圖11顯示檢測及測量器1002所產生的同步差距信號Vph—A、 Vph-B所代 表的意義。其中,比較第一垂直同步信號Vsl與第二垂直同步信號Vsl',令 第二垂直同步信號Vsl,的無效區域起始點a至第一垂直同步信號Vsl的無 效區域起始點b為同步差距信號Vph-A,并且令第二垂直同步信號Vsl,的無 效區域起始點a至第一垂直同步信號Vsl的無效區域終止點c為同步差距信 號Vph-B。
圖12為本說明書所提及的同步單元的另一實施例。檢測及測量器1302 檢測第一水平同步信號Hsl與信號產生器1304所提供的第二垂直同步信號 1 322的相位差,以產生同步差距信號Hph—A、Hph—B。比較器(comparator) 1306 將該同步差距信號Hph—A、 Hph—B與前一次的同步差距信號做比較,并且根據 其變化量產生參數信號1324。根據該參數信號1 324,數據產生電路(dummy data generating circuit) 1 308產生正數據信號1326,以增加該第二水平同 步信號的無效區間的長度,數據刪除電路(data eliminating circuit) 1310 產生負數據信號1328,以減少該第二水平同步信號的無效區間的長度。數據 緩沖及控制器1312根據該參數信號1324、該正數據信號1326、以及該負數 據信號1328,調整該第一數據信號Datal的無效區間的長度,以產生該第二 數據信號Datal'。第二水平同步信號產生器1314,根據該參數信號1324、 該正數據信號1326、該負數據信號1328、以及該第二數據信號Datal',調
整該第二水平同步信號的無效區域的長度。
圖13顯示檢測及測量器1302所產生的同步差距信號Hph丄Hph陽B所代 表的意義。其中,比較第一水平同步信號Hsl與第二水平同步信號Hsl',令 第二水平同步信號Hsl,的無效區域起始點a至第一水平同步信號Hsl的無 效區域起始點b為同步差距信號Hph_A,并且令第二水平同步信號Hsl,的無 效區域起始點a至第一水平同步信號Hsl的無效區域終止點c為同步差距信 號Hph—B。
本發明所提及的同步單元亦可采用其它技術。凡是通過調整輸出裝置的 數據以提供正確數據給控制單元的技術,皆屬于本發明中可以使用的同步單 元,已屬于本發明所欲保護的范疇。
以上實施例僅用來幫助了解本發明,并非用來限制本發明的范圍。任何 基于權利要求范圍所產生的裝置或技術,皆屬于本說明書所欲保護的范圍。
權利要求
1.一種信號同步系統,其中包括多個同步單元,分別接收多個輸出裝置的輸出,該等同步單元根據系統時鐘以及數據選擇信號以分別對該等輸出裝置的輸出進行同步化操作后輸出;以及控制單元,提供該系統時鐘、該數據選擇信號,該控制單元接收該同步單元的輸出,該控制單元提供該系統時鐘以及所接收的該同步單元的輸出至接收裝置。
2. 根據權利要求1所述的信號同步系統,其中該輸出裝置的輸出包括有 第一時鐘、第一同步信號,以及第一數據信號,該同步單元的輸出包括第二 同步信號以及第二數據信號。
3. 根據權利要求2所述的信號同步系統,其中該同步單元包括 檢測及測量器,是根據該系統時鐘以及該第一時鐘、該第一同步信號以及該第二同步信號,以輸出同步差距信號;以及信號產生器,是根據該同步差距信號,以調整該第二同步信號的區間長 度后輸出,其中該信號產生器根據該系統時鐘產生該第二同步信號。
4. 根據權利要求3所述的信號同步系統,其中該第一同步信號包括第一 水平同步信號以及第一垂直同步信號,該第二同步信號包括第二水平同步信號以及第二垂直同步信號。
5. 根據權利要求4所述的系統的信號同步裝置,其中該檢測及測量器檢 測該第一時鐘、該系統時鐘、該第一垂直同步信號、該第二垂直同步信號, 該信號產生裝置于該第二垂直同步信號區間,調整該第二水平同步信號的數 量以及該第二水平同步信號的長度中,兩者擇一,以調整該第二垂直同步信 號的區間長度。
6. 根據權利要求4所述的系統的信號同步裝置,其中該檢測及測量器檢 測該第一時鐘、該系統時鐘、該第一水平同步信號、該第二水平同步信號, 該信號產生裝置于該第二水平同步信號區間,調整該第 一數據信號的數據長 度,或調整該第二水平同步信號長度,以調整該第二水平同步信號的長度。
7. 根據權利要求1所述的信號同步系統,其中該輸出裝置的輸出包括有 第一時鐘、第一比特流信號,該同步單元的輸出包括第二比特流信號。
8. 根據權利要求1所述的信號同步系統,其中該控制單元利用輸出選擇 信號,控制所接收的該同步單元的輸出被多個輸出裝置所接收,該輸出選擇 信號可為脈沖信號與比特流信號間兩者擇一。
9. 根據權利要求8所述的信號同步系統,其中該控制單元還包括 輸出選擇產生器,根據該系統時鐘以及該同步單元輸出的同步信號,以產生該輸出選擇信號;輸出選擇電路,根據該系統時鐘、該輸出選擇信號,以及該同步單元輸 出的同步信號,以決定控制信號;以及多工控制器,接收該同步單元所輸出的數據信號,且根據該控制信號控 制輸出已接收的該同步單元所輸出的數據信號。
10. 根據權利要求1所述的信號同步系統,其中該數據選擇信號可為脈 沖信號與比特流信號間兩者擇一。
11. 一種信號同步系統,其中包括多個同步單元,分別接收多個輸出裝置的輸出,該等同步單元根據系統 時鐘以及數據選擇信號以分別對該等輸出裝置的輸出進行同步化操作后輸 出;以及控制單元,提供該系統時鐘、該數據選擇信號,該控制單元接收該等同 步單元的輸出,該控制單元利用該系統時鐘以及輸出選擇信號,以控制所接 收的該等同步單元的輸出被多個接收裝置所接收。
12. 根據權利要求11所述的信號同步系統,其中該輸出裝置的輸出包括 有第一時鐘、第一同步信號、以及第一數據信號,該同步單元的輸出包括第 二同步信號以及第二數據信號。
13. 根據權利要求12所述的信號同步系統,其中該同步單元包括 檢測及測量器,是根據該系統時鐘以及該第一時鐘、該第一同步信號以及該第二同步信號,以輸出同步差距信號;以及信號產生器,是根據該同步差距信號,以調整該第二同步信號的區間長 度后輸出,其中該信號產生器根據該系統時鐘產生該第二同步信號。
14. 根據權利要求13所述的信號同步系統,其中該第一同步信號包括第 一水平同步信號以及第 一垂直同步信號,該第二同步信號包括第二水平同步 信號以及第二垂直同步信號。
15. 根據權利要求14所述的系統的信號同步裝置,其中該檢測及測量器 檢測該第一時鐘、該系統時鐘、該第一垂直同步信號、該第二垂直同步信號, 該信號產生裝置于該第二垂直同步信號區間,調整該第二水平同步信號的數 量以及該第二水平同步信號的長度中,兩者擇一,以調整該第二垂直同步信 號的區間長度。
16. 根據權利要求14所述的系統的信號同步裝置,其中該檢測及測量器 檢測該第一時鐘、該系統時鐘、該第一水平同步信號、該第二水平同步信號, 該信號產生裝置于該第二水平同步信號區間,調整該第一數據信號的數據長 度,或調整該第二水平同步信號長度,以調整該第二水平同步信號的長度。
17. 根據權利要求11所述的信號同步系統,其中該輸出裝置的輸出包括 有第一時鐘、第一比特流信號,該同步單元的輸出包括第二比特流信號。
18. 根據權利要求11所述的信號同步系統,其中該控制單元還包括 輸出選擇產生器,根據該系統時鐘以及該同步單元輸出的同步信號,以產生該輸出選擇信號;輸出選擇電路,根據該系統時鐘、該輸出選擇信號、以及該同步單元輸 出的同步信號,以決定控制信號;以及多工控制器,接收該同步單元所輸出的數據信號,且根據該控制信號控 制輸出已接收的該同步單元所輸出的數據信號。
19. 根據權利要求11所述的信號同步系統,其中該數據選擇信號以及該 輸出選擇信號可為脈沖信號與比特流信號間兩者擇一 。
20. —種信號同步系統,其中包括多個同步單元,分別接收多個輸出裝置的輸出,該等同步單元根據系統 時鐘以及數據選擇信號以分別對該等輸出裝置的輸出進行同步化操作后輸 出;以及控制單元,提供該系統時鐘、該數據選擇信號,該控制單元接收該等同 步單元的輸出,該控制單元利用該系統時鐘以及該數據選擇信號,以控制所 接收的該等同步單元的輸出被接收裝置所接收。
21. 根據權利要求20所述的信號同步系統,其中該輸出裝置的輸出包括 有第一時鐘、第一同步信號,以及第一數據信號,該同步單元的輸出包括第 二同步信號以及第二數據信號。
22. 根據權利要求21所述的信號同步系統,其中該同步單元包括 檢測及測量器,是根據該系統時鐘以及該第一時鐘、該第一同步信號以及該第二同步信號,以輸出同步差距信號;以及信號產生器,是根據該同步差距信號,以調整該第二同步信號的區間長 度后輸出,其中該信號產生器根據該系統時鐘產生該第二同步信號。
23. 根據權利要求22所述的信號同步系統,其中該第一同步信號包括第 一水平同步信號以及第 一垂直同步信號,該第二同步信號包括第二水平同步 信號以及第二垂直同步信號。
24. 根據權利要求23所述的系統的信號同步裝置,其中該檢測及測量器 檢測該第一時鐘、該系統時鐘、該第一垂直同步信號、該第二垂直同步信號, 該信號產生裝置于該第二垂直同步信號區間,調整該第二水平同步信號的數 量以及該第二水平同步信號的長度中,兩者擇一,以調整該第二垂直同步信 號的區間長度。
25. 根據權利要求23所述的系統的信號同步裝置,其中該檢測及測量器 檢測該第一時鐘、該系統時鐘、該第一水平同步信號、該第二水平同步信號, 該信號產生裝置于該第二水平同步信號區間,調整該第 一數據信號的數據長 度,或調整該第二水平同步信號長度,以調整該第二水平同步信號的長度。
26. 根據權利要求20所述的信號同步系統,其中該輸出裝置的輸出包括 有第一時鐘、第一比特流信號,該同步單元的輸出包括第二比特流信號。
27. 根據權利要求20所述的信號同步系統,其中該控制單元還包括 輸出選擇電路,根據該系統時鐘、該數據選擇信號、以及該等同步單元輸出的同步信號決定控制信號;以及多工控制器,接收該等同步單元所輸出的數據信號,且根據該控制信號 控制輸出已接收的該等同步單元所輸出的數據信號。
28. 根據權利要求20所述的信號同步系統,其中該數據選擇信號可為脈 沖信號與比特流信號間兩者擇一。
29. —種信號同步系統,其中包括多個同步單元,分別接收多個輸出裝置的輸出,該等同步單元根據系統 時鐘以及數據選擇信號以分別對該等輸出裝置的輸出進行同步化操作后輸 出;以及控制單元,提供該系統時鐘、該數據選擇信號,該控制單元接收該等同 步單元的輸出,該控制單元利用該系統時鐘以及輸出選擇信號,以控制所接 收的該等同步單元的輸出被傳送至所對應的接收裝置,其中接收裝置與輸出裝置的數量相等,每一個接收裝置分別對應 一個輸出裝置。
30. 根據權利要求29所述的信號同步系統,其中該輸出裝置的輸出包括 有第一時鐘、第一同步信號、以及第一數據信號,該同步單元的輸出包括第 二同步信號以及第二數據信號。
31. 根據權利要求30所述的信號同步系統,其中該同步單元包括 檢測及測量器,是根據該系統時鐘以及該第一時鐘、該第一同步信號以及該第二同步信號,以輸出同步差距信號;以及信號產生器,是根據該同步差距信號,以調整該第二同步信號的區間長 度后輸出,其中該信號產生器根據該系統時鐘產生該第二同步信號。
32. 根據權利要求31所述的信號同步系統,其中該第一同步信號包括第 一水平同步信號以及第 一垂直同步信號,該第二同步信號包括第二水平同步 信號以及第二垂直同步信號。
33. 根據權利要求32所述的系統的信號同步裝置,其中該檢測及測量器 檢測該第一時鐘、該系統時鐘、該第一垂直同步信號、該第二垂直同步信號, 該信號產生裝置于該第二垂直同步信號區間,調整該第二水平同步信號的數 量以及該第二水平同步信號的長度中,兩者擇一,以調整該第二垂直同步信 號的區間長度。
34. 根據權利要求32所述的系統的信號同步裝置,其中該檢測及測量器 檢測該第一時鐘、該系統時鐘、該第一水平同步信號、該第二水平同步信號, 該信號產生裝置于該第二水平同步信號區間,調整該第一數據信號的數據長 度,或調整該第二水平同步信號長度,以調整該第二水平同步信號的長度。
35. 根據權利要求29所述的信號同步系統,其中該控制單元還包括 輸出選擇產生器,根據該系統時鐘以及該等同步單元輸出的同步信號,以產生該輸出選擇信號;輸出選擇電路,根據該系統時鐘、該輸出選擇信號、以及該等同步單元 輸出的同步信號,以決定控制信號;以及多工控制器,接收該等同步單元所輸出的數據信號,且根據該控制信號 控制輸出已接收的該等同步單元所輸出的數據信號。
36. 根據權利要求29所述的信號同步系統,其中該數據選擇信號以及該 輸出選擇信號可為脈沖信號與比特流信號間兩者擇一。
全文摘要
一種信號同步系統中包括多個同步單元以及一控制單元。該等同步單元各自對應一個輸出裝置,用以使該控制單元得以正確地接收輸出裝置所輸出的數據。該控制單元根據該等輸出裝置的數目以及時鐘產生系統時鐘以及數據選擇信號。該系統時鐘的頻率必須夠快,使該控制單元有能力實時接收所有輸出裝置所輸出的數據。該數據選擇信號決定該控制單元接收該等輸出裝置的數據的順序。該控制單元會產生輸出選擇信號并且將該等輸出裝置所輸出的數據安排在同一信號內,以提供給多個接收裝置接收。該輸出選擇信號乃用來標示該控制單元所輸出的數據應由哪一個接收裝置接收。
文檔編號H04J3/06GK101106448SQ20061010639
公開日2008年1月16日 申請日期2006年7月14日 優先權日2006年7月14日
發明者沈中理 申請人:碩頡科技股份有限公司