專利名稱:接收數(shù)字電視信號的分集組合器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明一般地涉及天線系統(tǒng)和信號接收機(jī),更具體地說,涉及改善諸如用于數(shù)字地面電視中的數(shù)字電視信號的信號的接收的裝置和方法。
當(dāng)二十世紀(jì)九十年代初期,第一家衛(wèi)星運(yùn)營商開始廣播數(shù)字格式的信號時,電視機(jī)的“數(shù)字革命”就開始了。從此,數(shù)字電視機(jī)(DTV)系統(tǒng)開始替代現(xiàn)有的地面模擬NTSC(國家電視制式委員會)電視系統(tǒng)。
數(shù)字電視節(jié)目廣播一般由若干同時的標(biāo)準(zhǔn)清晰度電視(SDTV)圖像流或單個高清晰度電視(HDTV)圖像組成。SDTV一般被認(rèn)為與今天的模擬電視廣播具有相同的質(zhì)量水平,而HDTV涉及大量更高清晰度的視頻標(biāo)準(zhǔn),這些標(biāo)準(zhǔn)大大提高了屏幕上的畫面質(zhì)量和聲音質(zhì)量。這兩種主要的電視標(biāo)準(zhǔn)被認(rèn)為是在ATSC(先進(jìn)電視標(biāo)準(zhǔn)委員會)之內(nèi),ATSC是美國在1994年開始的用于地面廣播的新標(biāo)準(zhǔn)。為了使消費(fèi)者把他們的老電視機(jī)換成接收機(jī),并且提高電視的視覺體驗(yàn),ATSC標(biāo)準(zhǔn)是兼容于HDTV。HDTV標(biāo)準(zhǔn)圖像的清晰度高達(dá)模擬電視圖像清晰度的6倍,并且時間分辨率高達(dá)全60幀每秒,這是目前NTSC分辨率的兩倍。運(yùn)動看上去平滑,并且畫面足夠清晰,可以坐得離非常大的屏幕很近。畫面以全景16∶9的水平-垂直長寬比顯示,從而更象電影并增加了電視的真實(shí)感。HDTV視頻信號包括的數(shù)據(jù)是NTSC圖像的數(shù)據(jù)的將近四到五倍。
從開始該標(biāo)準(zhǔn)開始至今,通過室內(nèi)天線接收HDTV信號就一直是一種挑戰(zhàn)。目前的室內(nèi)天線通常連接到由單個接收機(jī)芯片構(gòu)成的電視接收機(jī)。
圖1示意了典型的信號接收機(jī)系統(tǒng)。這些接收機(jī)接收比HDTV預(yù)期質(zhì)量差很多的低質(zhì)量信號。由于15dB的SNR(信噪比)能見度的標(biāo)準(zhǔn)閾值,信號中的噪聲常常使得接收機(jī)甚至難以接收這種信號。因此,不可能接收信噪比低于15dB的“噪聲”電視信號。所以,需要一種接收機(jī),它允許接收SNR低于15dB的信號。
此外,對于一個定向天線來說,天線的位置對于獲得滿意的接收是重要的。通過目前的接收機(jī)系統(tǒng),不轉(zhuǎn)動天線幾乎不可能改變頻道。因此,需要一種接收機(jī),它對天線的位置要求沒有那么高。
根據(jù)NAB/MSTV(全國廣播工作者協(xié)會與最大服務(wù)電視臺協(xié)會)聯(lián)盟進(jìn)行的現(xiàn)場試驗(yàn),如ATSC官方網(wǎng)站(http//www.atsc.org)所報告的,30%的接收機(jī)失敗源于弱場強(qiáng)。因此需要一種接收機(jī),它降低接收機(jī)處于低場強(qiáng)中的概率。
因此,本發(fā)明的一個目的是提供一種用于在連接到至少兩個位于室內(nèi)或室外的天線的接收機(jī)中改善信號接收的系統(tǒng)和方法。
本發(fā)明致力于先有技術(shù)的要求,它提供一種裝置,該裝置包括至少兩個第一接收機(jī)芯片,其中每個芯片與一個天線關(guān)聯(lián),每個芯片具有前端部分、均衡器以及后端部分;用于從所述芯片接收信號的數(shù)字組合器電路,該數(shù)字組合器電路具有至少兩個第一緩沖存儲器、至少兩個第二緩沖存儲器以及時鐘同步模塊,其中每個緩沖存儲器生成一個輸出信號;連接到第一接收機(jī)芯片以及數(shù)字組合器電路的公共總線;所述時鐘同步模塊能夠生成延遲信號并且根據(jù)公共時鐘調(diào)整各緩沖存儲器的輸出信號;所述數(shù)字組合器電路能夠生成組合輸出信號;以及用于接收數(shù)字組合器電路的組合輸出信號的單個第二接收機(jī)芯片,其中所述第二接收機(jī)芯片包括前端部分、均衡器以及后端部分。
在另一實(shí)施例中,提供了一種方法,該方法包括從第一接收機(jī)芯片中的第一和第二天線接收第一信號和第二信號;在包括第一緩沖存儲器、第二緩沖存儲器和時鐘同步模塊的數(shù)字組合器電路中處理這些信號,以生成延遲信號,從而將來自緩沖存儲器的輸出信號進(jìn)行同步和組合以生成組合輸出信號;以及將組合輸出信號傳遞到單個第二接收機(jī)芯片。
本發(fā)明的上述和其它特定及其優(yōu)點(diǎn),將通過以下特定有利實(shí)施例的詳細(xì)描述變得顯而易見,這些實(shí)施例應(yīng)結(jié)合作為本說明書的一個組成部分的附圖進(jìn)行閱讀,并且其中相應(yīng)部分和部件在附圖中多個視圖中用相同的標(biāo)號標(biāo)識。本發(fā)明的范圍將在所附權(quán)利要求中指出。
現(xiàn)參考附圖對本發(fā)明的實(shí)施例進(jìn)行例示性地描述,其中圖1是根據(jù)先有技術(shù)的單個信號接收機(jī)裝置的方框圖;圖2是根據(jù)本發(fā)明的一個實(shí)施例的信號接收機(jī)裝置的示意性實(shí)施例的方框圖。
圖3是根據(jù)本發(fā)明的一個實(shí)施例,說明圖2的裝置中接收機(jī)之間的通信的方框圖;以及圖4是說明本發(fā)明的一個實(shí)施例中所用的最大比值合并算法的流程圖;如圖1所示,典型的信號接收機(jī)系統(tǒng)包括天線1,它連接到調(diào)諧器5,用于接收電視信號,其中調(diào)諧器5接收中頻(IF)信號2并且將信號下變頻到低IF信號3。一般來說,標(biāo)準(zhǔn)IF信號是44Mhz的信號,而低IF信號是低于10Mhz的信號。然后,模數(shù)轉(zhuǎn)換器(ADC)10將低IF信號3轉(zhuǎn)換為數(shù)字信號4。接收機(jī)芯片15包括前端部分(FE)16、均衡器(EQ)17以及后端部分(BE)18,該芯片接收數(shù)字信號4并在所有三個部分中處理該信號。接收機(jī)芯片15最好是ATSC A/53依從性芯片,這意味著它能夠接收8-VSB信號,這種信號是模擬NTSC電視系統(tǒng)目前所用的相同6Mhz頻道上以地面廣播模式廣播的8級({±1、±3、±5、±7})VSB信號。數(shù)字和字母8-VSB指的是電視信號調(diào)制形式,其中電視信號具有8個殘留邊帶。典型的標(biāo)準(zhǔn)符號率是10.76Mhz。
根據(jù)圖2中所示的本發(fā)明的優(yōu)選實(shí)施例,多個并且至少兩個ATSCA/53依從性DTV接收機(jī)芯片15A、15B和15C被組合在一塊板上,作為分集組合器接收機(jī),借此將改善數(shù)字地面電視的接收機(jī)性能。具體地說,天線1A和1B接收傳遞到調(diào)諧器5A-5B的兩個不同IF信號2A-2B。使用兩個天線而不是一個天線提供了接收信號的更大可能性。I2C總線30A電連接到集成芯片(IC)板20A-20B,并建立調(diào)諧器5A-5B之間的通信。然后,通過I2C總線30A將調(diào)諧器5A-5B調(diào)諧到同一頻道,其中總線30A由計算機(jī)控制并且可由計算機(jī)進(jìn)行程序設(shè)計(未示出)?;蛘撸偩€30A可以由電視機(jī)控制。調(diào)諧器5A-5B必須接收相同信號。計算機(jī)一般將具有為控制I2C總線30A而安裝的標(biāo)準(zhǔn)通信軟件。調(diào)諧器5A-5B將IF信號2A-2B下變頻到低IF信號3A-3B,然后分別通過模數(shù)轉(zhuǎn)換器10A-10B將這些低IF信號轉(zhuǎn)換為數(shù)字信號4A-4B。
接收機(jī)芯片15A-15B在前端部分16A-16B接收數(shù)字信號4A-4B,并且在前端部分16A-16B以及均衡器17A-17B中對這些信號進(jìn)行處理。如圖3所示,沒有利用后端部分18A-18B。接收機(jī)芯片的前端部分一般被用于定時恢復(fù)目的,而均衡器則被用作消除干擾和回波的解調(diào)器。后端部分被用作解碼器,具體地說,用于前向糾錯(FEC)處理。
接收機(jī)芯片15A-15B的所有輸出被送到數(shù)字組合器電路25。在本發(fā)明的優(yōu)選實(shí)施例中,數(shù)字組合器電路25是現(xiàn)場可編程門陣列(FPGA)?;蛘?,該數(shù)字組合器電路25可以是數(shù)字信號處理器(DSP)或運(yùn)行在計算機(jī)上的軟件。同步輸出33A-33B被送到時鐘同步模塊85的相關(guān)器50。同步輸出33A-33B表示段同步何時到達(dá)。在標(biāo)準(zhǔn)ATSC信號中垂直傳輸段同步。根據(jù)這些同步輸出,相關(guān)器50生成延遲信號45,它是兩個信號4A-4B之間的時間差。例如,頻道1上的信號可能比頻道2上的信號早0.1微秒到達(dá),即天線1A接收信號比天線1B早。因此,產(chǎn)生了延遲45。相關(guān)器50一般作為減法器,它計算兩個同步信號之間的時間差,即相關(guān)器50通知數(shù)字組合器25兩個數(shù)據(jù)流之間的時間偏移量,以及在緩沖存儲器35的流之一上延遲45為多少。然后,相關(guān)器50對多個同步信號上的偏移量進(jìn)行平均。相關(guān)器50還生成同步輸出信號52,該信號被送到符號時鐘選擇器55。同步輸出信號52通知系統(tǒng)數(shù)據(jù)流在ATSC結(jié)構(gòu)中的什么位置,每個接收機(jī)芯片獨(dú)立地知道其數(shù)據(jù)流在ATSC幀中的何處。
接收機(jī)芯片15A-15B還生成鎖信號34A-34B,它們表示信號4A-4B存在或不存在,即鎖信號表示是否已得到信號。接收機(jī)芯片15A-15B的其他輸出是均衡器輸出41A-41B以及符號選通輸出42A-42B,它們作為到緩沖存儲器35和40的輸入。然后,鎖信號34A-34B以及符號選通信號42A-42B被送到符號時鐘選擇器。符號選通信號42A-42B最好在10.76Mhz的頻率上工作。因此,存在兩個與各個符號選通42A-42B對應(yīng)的時鐘,即各接收機(jī)芯片在不同時鐘上工作。但是,由于這些信號將被組合,其結(jié)果必須在一個時鐘上工作。因此,在兩個時鐘之間發(fā)生切換,這種切換可能導(dǎo)致一些時鐘干擾。為了使這種時鐘干擾最小化,可用12Mhz信號替代10.76Mhz。響應(yīng)于輸入34A-34B以及42A-42B,符號時鐘選擇器55生成符號選通輸出60,該輸出被選為圖2所示系統(tǒng)的公共時鐘。
第一存儲緩沖器最好是先進(jìn)先出存儲器(FIFO)35。這意味著先寫入存儲器的數(shù)據(jù)先出去。第二存儲緩沖器最好是隨機(jī)存取存儲器(RAM)40。最好用硬件實(shí)現(xiàn)FIFO 35,但是,用軟件的備選實(shí)現(xiàn)也是可能的。FIFO 35接收均衡器輸出信號41A和符號選通信號42A。這樣,根據(jù)符號選通42A將均衡器輸出信號41A寫入FIFO 35。對兩個輸入的10.76Mhz符號流進(jìn)行調(diào)整,從而將每個符號加到來自另一流的相應(yīng)符號上。可以預(yù)期,各路徑之間將不存在超過1-2個符號的變化(<200ns)。這意味著可以利用相對較短的FIFO。例如,對于2個符號變化,可以利用長度為4個符號的FIFO。相應(yīng)的場同步輸出可被用于調(diào)整符號流。場同步輸出是標(biāo)準(zhǔn)ATSC信號的一個部分。ATSC標(biāo)準(zhǔn)具有場結(jié)構(gòu)的數(shù)據(jù)-對于數(shù)據(jù)的每312段,存在一個被稱為場同步的段以建立完整的ATSC場。這種場同步被用于調(diào)整數(shù)據(jù)流。符號時鐘選擇器55選擇符號選通42A或42B,并且生成符號選通輸出信號60。由相關(guān)器50生成的延遲信號45也被送到FIFO35。根據(jù)該延遲信號45,F(xiàn)IFO 35對信號41進(jìn)行延遲,使得緩沖器輸出信號74A-74B精確同步,并且在同一時間到達(dá)點(diǎn)75A和75B。FIFO一般以深度進(jìn)行測量,該深度表示FIFO的長度。在優(yōu)選實(shí)施例中,F(xiàn)IFO的長度與延遲相等。例如,可利用8×16的FIFO(每符號8比特,長度為16符號陣列)。在同一時間,根據(jù)符號選通輸出60讀出緩沖器輸出信號,該信號從符號時鐘選擇器送到各緩沖器35和40。
處理以上提到的輸出之外,接收機(jī)芯片15A-15B還生成信號質(zhì)量指示符(SQI)輸出(未示出)。電連接到接收機(jī)芯片15A-15B的I2C總線30B具有輸入和輸出。I2C總線30B從接收機(jī)芯片15A-15B讀取SQI輸出。一般在運(yùn)行在計算機(jī)(未示出)上的軟件中生成SQI值。標(biāo)準(zhǔn)ATSC信號具有水平傳輸?shù)膸揭约按怪眰鬏數(shù)亩瓮健阶鳛橛?xùn)練信號;一旦它到達(dá),其后的整個信號才變得清楚。然后,將預(yù)期信號與實(shí)際達(dá)到的信號進(jìn)行比較,并且根據(jù)這種比較,在每個接收機(jī)芯片中生成SNR(信噪比)。SQI是從SNR中得到的。
最大比值合并I2C總線30C電連接到數(shù)字組合器電路25,具體地說,連接到接口模塊65,該接口模塊將加權(quán)因子K以及1-K應(yīng)用于緩沖器輸出信號74A-75B。利用圖4所示的最大比值合并算法確定加權(quán)因子。
在步驟A1接收信號之后,在接收機(jī)芯片內(nèi)確定各信號的質(zhì)量并通過I2C總線進(jìn)行通信。SQI表示信號質(zhì)量。在本發(fā)明的優(yōu)選實(shí)施例中,均方誤差(MSE)被用于SQI?;蛘?,可以利用測量信號中的誤差的其他函數(shù)。作為標(biāo)準(zhǔn)ATSC信號的一部分,已知的場同步每24毫秒到達(dá)一次。因?yàn)楦鶕?jù)符號選通信號42A-42B以及同步時鐘信號33A-33B,已經(jīng)知道在幀中的準(zhǔn)確位置,因此場同步是預(yù)先已知的。因此,由于已知標(biāo)準(zhǔn)幀為832乘313個符號,也就知道了下一幀到達(dá)的準(zhǔn)確時間。將場同步與實(shí)際到達(dá)的進(jìn)行比較,并且根據(jù)這種比較計算MSE。對多個場同步的各個頻道執(zhí)行相同的過程,并且對MSE進(jìn)行平均以產(chǎn)生平均MSE,這就是SQI。頻道上的MSE越低,信號質(zhì)量越好。相反也成立MSE越高,信號質(zhì)量越差。在步驟A5,執(zhí)行上述確定信號質(zhì)量的過程。只有當(dāng)頻道1上的信號是好的,并且不使用頻道2上的信號時,才在步驟A10中將加權(quán)因子K設(shè)置為零。只有當(dāng)頻道2上的信號是好的時,才在步驟A20中將加權(quán)因子設(shè)置為1。如果兩個頻道上的信號都是好的,則在步驟A15中,用加法器70智能地將它們組合,其中K被設(shè)置為K=MSE1/(MSE1+MSE2) (式1)在步驟A25中計算組合輸出信號77(eqout)Eqout=(1-K)(eqout1(n))+(K)(eqout2(n))(式2)其中加權(quán)因子K在0到1之間。K越接近零,頻道1的信號越占優(yōu)勢。K越接近1,頻道2的信號越占優(yōu)勢。然后,將組合輸出信號77送到接收機(jī)芯片15C。具體地說,如圖3所示,信號77只被送到后端部分18C,該后端部分最好是前向糾錯(FEC)單元,用于解碼目的。后端部分18C的輸出是所需數(shù)字信號80。這種組合信號80的質(zhì)量大大高于圖3所示的信號13。通過將兩個信號與不同噪聲組合,可得到大約3db的增益。實(shí)驗(yàn)上,14.9dB SNR的能見度的理論閾值約被降低到根據(jù)本發(fā)明的組合信號的12.5dB。另外,根據(jù)本發(fā)明的接收機(jī)降低了接收機(jī)位于低場強(qiáng)區(qū)的概率。例如,通過n個天線,接收機(jī)在空場中的機(jī)會減少了n倍。同時,能見度閾值的降低有助于減少更低磁場強(qiáng)度效應(yīng)。
在備選實(shí)施例中,可以實(shí)現(xiàn)兩個以上的天線以及與天線有關(guān)的兩個以上的平行接收機(jī)鏈。這將導(dǎo)致比雙天線系統(tǒng)更復(fù)雜和昂貴的系統(tǒng),如本領(lǐng)域的普通技術(shù)人員所理解的。數(shù)字組合器電路將變得更加復(fù)雜,具體地說,將需要利用多個緩沖存儲器。例如,對于n個接收機(jī)鏈,在n>2的情況下需要(n-1)個FIFO以及(n-1)個RAM。但是,將只使用如優(yōu)選實(shí)施例中的單個接收機(jī)芯片中的一個解碼器以及一個時鐘同步模塊。
本發(fā)明的裝置和方法并不只限于改善電視信號。本領(lǐng)域的技術(shù)人員將容易地理解,本發(fā)明的原理還可以成功地應(yīng)用于其他類型的信號。
本文中所用的術(shù)語應(yīng)當(dāng)作為描述術(shù)語而不是限制性術(shù)語來理解,因?yàn)橥ㄟ^本說明書,本領(lǐng)域的技術(shù)人員將可以對本發(fā)明進(jìn)行修改,并不背離本發(fā)明的精神。除本文中所論述的實(shí)施例以外的其他實(shí)施例在所附權(quán)利要求的精神和范圍內(nèi)。
權(quán)利要求
1.一種用于改善具有至少兩個天線的接收機(jī)中的接收的裝置,所述裝置包括-至少兩個第一接收芯片,其中所述每個芯片與所述天線之一相關(guān),所述每個芯片包括前端部分、均衡器以及后端部分;-數(shù)字組合器電路,用于從所述芯片接收信號,所述數(shù)字組合器電路包括至少兩個第一緩沖存儲器、至少兩個第二緩沖存儲器以及時鐘同步模塊,其中各緩沖存儲器生成輸出信號;-公共總線,連接到所述第一接收機(jī)芯片以及所述數(shù)字組合器電路;-所述時鐘同步模塊能夠根據(jù)公共時鐘生成延遲信號并調(diào)整所述各緩沖存儲器的所述輸出信號;-所述數(shù)字組合器電路能夠生成組合輸出信號;-單個第二接收機(jī)芯片,用于接收所述數(shù)字組合器電路的所述組合輸出信號,所述第二接收機(jī)芯片包括前端部分、均衡器以及后端部分。
2.如權(quán)利要求1所述的裝置,其特征在于還包括至少2個調(diào)諧器,用于從各天線接收IF信號并將所述IF信號轉(zhuǎn)換為低IF信號,所述轉(zhuǎn)換之后將所述低IF信號傳遞到所述第一接收機(jī)芯片。
3.如權(quán)利要求2所述的裝置,其特征在于還包括至少2個模數(shù)轉(zhuǎn)換器,每個模數(shù)轉(zhuǎn)換器接收所述低IF信號并生成將傳遞到所述第一接收機(jī)芯片的數(shù)字輸入信號。
4.如權(quán)利要求3所述的裝置,其特征在于每個所述第一接收機(jī)芯片生成均衡器輸出信號,以響應(yīng)于所述數(shù)字輸入信號,其中在所述前端部分和所述均衡器中處理所述數(shù)字輸入信號,然后所述均衡器生成均衡器輸出信號。
5.如權(quán)利要求4所述的裝置,其特征在于每個所述第一緩沖存儲器以及每個所述第二緩沖存儲器接收所述均衡器輸出信號,并且生成同步存儲緩沖器輸出信號,根據(jù)信號質(zhì)量指示符的值對所述同步的存儲緩沖器輸出信號進(jìn)行加權(quán)。
6.如權(quán)利要求5所述的裝置,其特征在于通過所述公共總線傳遞所述信號質(zhì)量指示符的值,所述公共總線由計算機(jī)控制。
7.如權(quán)利要求5所述的裝置,其特征在于利用最大比值合并算法對所述同步存儲緩沖輸出進(jìn)行加權(quán)。
8.如權(quán)利要求5所述的裝置,其特征在于所述數(shù)字組合器電路還包括加法器,所述加法器產(chǎn)生所述組合輸出信號,以響應(yīng)于所述加權(quán)同步存儲緩沖器輸出信號。
9.如權(quán)利要求1所述的裝置,其特征在于所述第二接收機(jī)芯片在所述后端部分接收所述組合輸出信號。
10.一種改善具有第一天線和第二天線的信號接收機(jī)中的信號接收的方法,所述方法包括以下步驟-對公共總線進(jìn)行程序設(shè)計,以使得第一和第二調(diào)諧器在同一頻道上工作;-分別將從所述第一和第二天線接收的第一和第二IF信號下變頻到第一低IF信號以及第二低IF信號;-將所述第一和第二低IF信號轉(zhuǎn)換為所述第一和第二數(shù)字信號;-在第一和第二接收機(jī)芯片的前端部分和均衡器中修改所述第一和第二信號,以恢復(fù)計時并調(diào)整所述第一和第二數(shù)字信號中的失真。-將所述第一和第二數(shù)字信號傳遞到數(shù)字組合器電路;-在第一和第二存儲緩沖器中根據(jù)時鐘同步單元生成的延遲信號,延遲所述第一和第二數(shù)字信號;-將所述第一和第二數(shù)字信號調(diào)整到公共時鐘;-根據(jù)信號質(zhì)量指示符的值,對所述第一和第二數(shù)字信號進(jìn)行加權(quán);-將所述加權(quán)的數(shù)字信號相加;-將組合輸出信號傳遞到第三接收機(jī)芯片的后端部分中。
11.如權(quán)利要求10所述的方法,其特征在于,利用最大比值合并算法對所述數(shù)字信號進(jìn)行加權(quán)。
12.一種用于改善至少具有第一和第二天線的接收機(jī)中的接收的方法,所述方法包括以下步驟-從第一接收機(jī)芯片中的所述第一和第二天線接收第一和第二信號;-為了生成延遲信號以對來自所述緩沖存儲器的輸出信號進(jìn)行同步和組合,從而生成組合輸出信號,在數(shù)字組合器電路中處理所述信號,其中所述數(shù)字組合器電路包括第一和第二緩沖存儲器以及時鐘同步模塊;-將所述組合輸出信號傳送到單個第二接收機(jī)芯片。
全文摘要
公開了一種用于改善信號接收機(jī)中的信號接收的裝置和方法。該裝置包括至少兩個第一接收機(jī)芯片、數(shù)字組合器電路以及單個第三接收機(jī)芯片。至少兩個天線被用于接收至少兩個信號,這些信號通過第一接收機(jī)芯片的前端部分和均衡器估計信號的質(zhì)量。在數(shù)字組合器電路中,根據(jù)每個信號的質(zhì)量智能地組合這些信號。組合結(jié)果被送到位于單個第三接收機(jī)芯片的后端部分中的解碼器。
文檔編號H04B7/08GK1460359SQ02800836
公開日2003年12月3日 申請日期2002年3月28日 優(yōu)先權(quán)日2001年3月29日
發(fā)明者J·梅漢, P·凱利赫爾, G·圖爾克尼希, M·高希 申請人:皇家菲利浦電子有限公司